• 제목/요약/키워드: scan circuit

검색결과 118건 처리시간 0.027초

시험성 분석 기법(ITEM)의 부분 스캔 성능 평가 (Partial Scan Performance Evaluation of Iterative Method of Testability Measurement(ITEM))

  • 김형국;이재훈;민형복
    • 전자공학회논문지C
    • /
    • 제35C권11호
    • /
    • pp.11-20
    • /
    • 1998
  • 검사용이성 분석에서는 회로의 모든 선에서 제어율과 관측율 값을 계산하고 이를 기반으로 결함 시험도를 평가한다. 검사용이성 분석은 응용에 따라 제어율과 관측율 값을 이용하기도 하고, 결함 시험도 값을 사용하기도 한다. 검사용이성 분석 알고리즘 ITEM은 이미 결함 시험도 측정 관점에서 평가되었다. 하지만 부분스캔과 같은 응용 분야를 위해 회로 내의 각 선들에 대한 제어율과 관측율 값도 중요한 의미를 가지므로 평가되어야 한다. 본 논문에서는 회로내의 각 선들에 대한 검출율 관점에서 STAFAN과 ITEM을 비교 평가하기 위해, 플립플롭을 스캔함에 따른 전체 회로의 검사용이성 영향을 분석하는 민감도 분석을 이용한 검사용이성 부분 스캔 기법을 통해 간접적으로 ITEM을 평가하였다. ITEM에 의해서 구해진 검사용이성은 STAFAN에 의해 구해진 것과 거의 유사한 값을 유지하였지만, 빠른 실행 시간을 보였다. ITEM은 부분 스캔과 실행 시간에 민감한 크기가 큰 회로에 있어서 효과적일 것으로 판단된다.

  • PDF

논리함수처리에 의한 부분스캔순차회로의 테스트생성 (Test Generation for Partial Scanned Sequential Circuits Based on Boolean Function Manipulation)

  • 최호용
    • 한국정보처리학회논문지
    • /
    • 제3권3호
    • /
    • pp.572-580
    • /
    • 1996
  • 본 논문은 IPMT법에 부분스캔설계 방법을 적용하여, IPMT법의 적용 한계를 개선 한 순차회로의 테스트생성법에 관해 기술한다. IPMT법에서의 像계산(image computation) 시 방대한 계산량이 필요로한 문제점을 해결하기 위하여,부분스캔설계를 도입하여테스트 복잡도를 줄인 후 IPMT법으로 테스트생성을 한다. 부분스캔설계를 위한 스캔 플립플롭의 선택은 순차회로의 狀態 함수를 二分決定그래프가binary decision diagram) 로 표현했을 때의 노드의 크기 순으로 한다. 본 방법을 이용하여 ISCAS'89 벤치마크회로에 대해 실험 한 결과, 종래의 IPMT법 에서 100% 고장검출률을 얻을 수 없었던 s344, s420에 대해 20% 부분스캔으로 100%의 고장검출률을 얻었고, sl423에 대해서는 80%의 부분스캔으로 100% 고장검출률을 얻었다.

  • PDF

칩 및 코아간 연결선의 지연 고장 테스트 (Delay Fault Test for Interconnection on Boards and SoCs)

  • 이현빈;김두영;한주희;박성주
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제34권2호
    • /
    • pp.84-92
    • /
    • 2007
  • 본 논문은, IEEE 1149.1 및 IEEE P1500 기반의 보드 및 SoC의 연결선 지연 고장 테스트를 위한 회로 및 테스트 방법을 제안한다. IDFT 모드 시, 출력 셀의 Update와 입력 셀의 Capture가 한 시스템 클럭 간격 내에 이루어지도록 하는 시스템 클럭 상승 모서리 발생기를 구현한다. 이 회로를 이용함으로써, 단일 시스템 클럭 뿐만 아니라 다중 시스템 클럭을 사용하는 보드 및 SoC의 여러 연결선의 지연고장 테스트를 쉽게 할 수 있다. 기존의 방식에 비해 면적 오버헤드가 적고 경계 셀 및 TAP의 수정이 필요 없으며, 테스트 절차도 간단하다는 장점을 가진다.

A Multi-purpose Fingerprint Readout Circuit Embedding Physiological Signal Detection

  • Eom, Won-Jin;Kim, Sung-Woo;Park, Kyeonghwan;Bien, Franklin;Kim, Jae Joon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권6호
    • /
    • pp.793-799
    • /
    • 2016
  • A multi-purpose sensor interface that provides dual-mode operation of fingerprint sensing and physiological signal detection is presented. The dual-mode sensing capability is achieved by utilizing inter-pixel shielding patterns as capacitive amplifier's input electrodes. A prototype readout circuit including a fingerprint panel for feasibility verification was fabricated in a $0.18{\mu}m$ CMOS process. A single-channel readout circuit was implemented and multiplexed to scan two-dimensional fingerprint pixels, where adaptive calibration capability against pixel-capacitance variations was also implemented. Feasibility of the proposed multi-purpose interface was experimentally verified keeping low-power consumption less than 1.9 mW under a 3.3 V supply.

인쇄회로기판의 미세 신호 연결 홀 형성을 위한 레이저 드릴링 시스템 (Laser Drilling System for Fabrication of Micro via Hole of PCB)

  • 조광우;박홍진
    • 한국정밀공학회지
    • /
    • 제27권10호
    • /
    • pp.14-22
    • /
    • 2010
  • The most costly and time-consuming process in the fabrication of today's multi-layer circuit board is drilling interconnection holes between adjacent layers and via holes within a layer. Decreasing size of via holes being demanded and growing number of via holes per panel increase drilling costs. Component density and electronic functionality of today's multi-layer circuit boards can be improved with the introduction of cost-effective, variable depth laser drilled blind micro via holes, and interconnection holes. Laser technology is being quickly adopted into the circuit board industry but can be accelerated with the introduction of a true production laser drilling system. In order to get optimized condition for drilling to FPCB (Flexible Printed Circuit Board), we use various drill pattern as drill step. For productivity, we investigate drill path optimization method. And for the precise drilling the thermal drift of scanner and temperature change of scan system are tested.

칩 마운터에의 FIC 부품 인식을 위한 실시간 처리 알고리듬에 관한 연구 (A study on the real time inspection algorithm of FIC device in chip mounter)

  • 류경;김영기;문윤식;박귀태;김경민
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 1997년도 한국자동제어학술회의논문집; 한국전력공사 서울연수원; 17-18 Oct. 1997
    • /
    • pp.48-51
    • /
    • 1997
  • This paper presents the algorithm of FIC inspection in chip mounter. When device is mounted on the PCB, it is impossible to get zero defects since there are many problems which can not be predicted. Of these problems, devices with bent corner leads due to mis-handling and which are not placed at a given point measured along the axis are principal problem in SMT(Surface Mounting Technology). In this paper, we proposed a new algorithm based on the Radon transform which uses a projection to inspect the FIC(Flat Integrated Circuit) device and compared this method with other algorithms. We measured the position error and applied this algorithm to our image processing board which is characterized by line scan camera. We compared speed and accuracy in our board.

  • PDF

An On-Chip Test Clock Control Scheme for Circuit Aging Monitoring

  • Yi, Hyunbean
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제13권1호
    • /
    • pp.71-78
    • /
    • 2013
  • In highly reliable and durable systems, failures due to aging might result in catastrophes. Aging monitoring techniques to prevent catastrophes by predicting such a failure are required. Aging can be monitored by performing a delay test at faster clocks than functional clock in field and checking the current delay state from the test clock frequencies at which the delay test is passed or failed. In this paper, we focus on test clock control scheme for a system-on-chip (SoC) with multiple clock domains. We describe limitations of existing at-speed test clock control methods and present an on-chip faster-than-at-speed test clock control scheme for intra/inter-clock domain test. Experimental results show our simulation results and area analysis. With a simple control scheme, with low area overhead, and without any modification of scan architecture, the proposed method enables faster-than-at-speed test of SoCs with multiple clock domains.

Rear-Projection CRT Deflection Circuit System

  • Ho, Ming-Tsung;Mo, Chi-Neng;Lin, Chia-Jin;Liu, Chia-Lin;Juan, Chang-Jung;Tsai, Ming-Jong
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.I
    • /
    • pp.732-736
    • /
    • 2005
  • Discussion of this study is that a horizontal deflection system satisfactory of operating at horizontal scan rates from 30KHz to 50KHz has been developed. It will be used in the large-area, color, high-resolution and multi-sync rear-projection CRT display device. Its characters, including the description, analysis and deflection circuit loss, are presented.

  • PDF

비 고주파동조 플라이백 트랜스포머에 관한 연구 (A Study on the Unharmonic-tuning Flyback Transformer)

  • 지철근;박지식
    • 대한전기학회논문지
    • /
    • 제35권12호
    • /
    • pp.586-593
    • /
    • 1986
  • Ringing during the scan time deteriorates the picture quality of television receiver. By tuning the stray reactance of the flyback transformer(FBT)to harmonics of the retrace pulse, the ringing can be suppressed and this is, what is called, the harmonic tuning methed. But finding the conditions for the ringing to cease in lossy FBT and satisfying these conditions at design stage require much time and experience. In this paper, the conditions for the ringing to cease in loss-included equivalent circuit are derived and a new method, unharmonic-tuning method, is suggested.

  • PDF

IEEE 1149.1 구조에서 다중 동적 신호 검출 (Detecting the Multiful Dynamic Signals on IEEE 1149.1 Structure)

  • 김상진;오주환
    • 한국산업정보학회:학술대회논문집
    • /
    • 한국산업정보학회 2001년도 춘계학술대회논문집:21세기 신지식정보의 창출
    • /
    • pp.209-216
    • /
    • 2001
  • A key advantage of boundary scan technology is the ability to observe data at device inputs and control data at device outputs, independent of on-chip system logic. But, this method has a disadvantage for detecting of faults that changes their states very fast. We present a method to solve this problem and make it possible to detect the signals. We shown the simulation results of testing a circuit that has fast signal above the clock speed.

  • PDF