• 제목/요약/키워드: polycide

검색결과 43건 처리시간 0.02초

코발트 폴리사이드 게이트의 전기적 특성에 관한 연구 (A Study on the Electrical Properties of Cobalt Policide Gate)

  • 정연실;구본철;배규식
    • 한국재료학회지
    • /
    • 제9권11호
    • /
    • pp.1117-1122
    • /
    • 1999
  • 5~10nm 두께의 얇은 산화막 위에 $\alpha$-실리콘과 Co/Ti 이중막을 순차적으로 증착하고 급속열처리하여 코발트 폴리사이드 전극을 만든 후, SADS법으로 다결정 Si을 도핑하여 MOS 커패시터를 제작하였다. 이때 drive-in 열처리조건에 따른 커패시터의 C-V 특성과 누설전류를 측정하여, $\textrm{CoSi}_{2}$의 열적안정성과 도판트 (B 및 As)의 재분포가 Co-폴리사이드 게이트의 전기적 특성에 미치는 영향을 연구하였다.$ 700^{\circ}C$에서 60~80초간 열처리시, 다결정 Si층의 도핑으로 우수한 C-V 특성과 낮은 누설전류를 나타냈으나, 그 이상 장시간 또는 $900^{\circ}C$의 고온에서는 $\textrm{CoSi}_{2}$의 분해에 따른 Co의 확산으로 전기적 특성이 저하되었다. SADS법으로 Co-폴리사이드 게이트 전극을 형성할 때, 도판트가 다결정 Si층으로 충분히 확산되는 것뿐만 아니라, $\textrm{CoSi}_{2}$의 분해를 억제하는 것이 매우 중요하다.

  • PDF

Titanium과 Cobalt silicide의 연구 (A Study of Titanium and Cobalt Silicide)

  • 김상용;유석빈;서용진;김태형;김창일;장의구
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1989년도 추계학술대회 논문집 학회본부
    • /
    • pp.122-126
    • /
    • 1989
  • A composite polycide struoture consisting of refractory metal and noble metal silicide film on top of polysilicon bas been considered as a replacement for polysilicon as a gate electrode and Interconnect line in MOSFET integrated circuits. In this paper presents divice characteristics of NOS with $TiSi_2/n^+$polyoide and $CoSi_2/n^+$polycide gate. Also, evaporated Ti,Co films on polysilicon has been annealed by RTA and furnace annealing in $N_2$ abient at temperature of $400^{\circ}C-1000^{\circ}C$. The Ti-,Co-silioide formation is characterized by 4-point probe, silicide growth rate and Its reproductivity bas been examined by SEM.

  • PDF

니켈 폴리사이드 게이트의 열적안정성과 C-V 특성 (Thermal Stability and C- V Characteristics of Ni- Polycide Gates)

  • 정연실;배규식
    • 한국재료학회지
    • /
    • 제11권9호
    • /
    • pp.776-780
    • /
    • 2001
  • $SiO_2$ and polycrystalline Si layers were sequentially grown on (100) Si. NiSi was formed on this substrate from a 20nm Ni layer or a 20nm Ni/5nm Ti bilayer by rapid thermal annealing (RTA) at $300~500^{\circ}C$ to compare thermal stability. In addition, MOS capacitors were fabricated by depositing a 20nm Ni layer on the Poly-Si/$SiO_2$substrate, RTA at $400^{\circ}C$ to form NiSi, $BF_2$ or As implantation and finally drive- in annealing at $500~800^{\circ}C$ to evaluate electrical characteristics. When annealed at $400^{\circ}C$, NiSi made from both a Ni monolayer and a Ni/Ti bilayer showed excellent thermal stability. But NiSi made from a Ni/Ti bilayer was thermally unstable at $500^{\circ}C$. This was attributed to the formation of insignificantly small amount of NiSi due to suppressed Ni diffusion through the Ti layer. PMOS and NMOS capacitors made by using a Ni monolayer and the SADS(silicide as a dopant source) method showed good C-V characteristics, when drive-in annealed at $500^{\circ}C$ for 20sec., and$ 600^{\circ}C$ for 80sec. respectively.

  • PDF

텅스텐 폴리사이드의 산화반응속도에 미치는 인 도핑 농도의 영향 I (Effects of Phosphorus Doping Concentration on the Oxidation Kinetics of Tungsten Polycide I)

  • 이종무;윤국한;임호빈;이종길
    • E2M - 전기 전자와 첨단 소재
    • /
    • 제4권1호
    • /
    • pp.19-30
    • /
    • 1991
  • W/Si의 조성비가 2.6인 CVD텅스텐 실리사이드를 어닐링처리후 dry 또는 wet oxidation하여 폴리사이드 구조에서 다결정 Si내의 농도가 실리사이드의 산화반응속도에 미치는 영향을 조사하였다. 인의 농도에 관계없이 항상 실리사이드의 산화속도가 (100)Si의 그것보다 더 높았다. 저온에서 dry oxidation한 경우 인의 농도가 증가함에 따라 산화속도는 감소하였으나 고온에서 dry oxidation한 경우에는 P농도와 산화속도간에 상관관계가 별로 없었다. 한편, wet oxidation의 경우에는 모든 산화온도에서 인의 농도가 높을수록 실리사인의 산화속도가 더 낮은 것으로 나타났다.

  • PDF

텅스텐 폴리사이드 게이트 구조에서의 열처리 효과 (Effect of Heat Treatments on Tungsten Polycide Gate Structures)

  • 고재석;천희곤;조동율;구경완;홍봉식
    • 한국진공학회지
    • /
    • 제1권3호
    • /
    • pp.376-381
    • /
    • 1992
  • Tungsten silicide films were deposited on the highly phosphorus-doped poly Si/SiO2/Si substrates by Low Pressure Chemical Vapor Deposition. They were heat treated in different conditions. XTEM, SIMS and high frequency C-V analysis were conducted for characterization. It can be concluded that outdiffusion of phosphours impurity throught the silicide films lead to its depletion in the poly-Si gate region near the gate oxide, resulting in loss of capacitance and increase of effective gate oxide thickness.

  • PDF

$1{\mu}m$ 이하의 채널 길이를 가지는 P-MOSFET의 특성 개선에 관한 연구 (Study on the Improvement of Sub-Micron Channel P-MOSFET)

  • Park, Young-June
    • 대한전자공학회논문지
    • /
    • 제24권3호
    • /
    • pp.472-477
    • /
    • 1987
  • In order to prevent the short-channel effects due to threshold voltage adjustment implantation in conventional n+ doped silicon gate process, a new approach involving automatic doping of polycide by boron during source and drain implantation is introduced. P-MOSFET devece fabricated by theis approach shows improved short channel characteristics than conventional device with n+ doped gate. Some concerns of adopting this approach in CMOS technology are addressed togetheer with some suggestions.

  • PDF

코발트 폴리사이드 게이트의 전기적 특성 (Electrical Properties of Cobalt Polycide Gate)

  • 정연실;정시중;김주연;배규식
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1999년도 춘계학술대회 논문집
    • /
    • pp.473-476
    • /
    • 1999
  • PMOS capacitors with Ce-policide electrode were fabricated by the SADS method to study the effects of activation condition on the C-V characteristics. For the activation temperature of $600^{\circ}C$ , the capacitor using CoSi$_2$ formed from Co/Ti bilayer as diffusion source showed excellent C-V properties and the increase in V$_{th}$ with the increasing activation time. But impurties into the oxide.e.

  • PDF