• 제목/요약/키워드: source/drain

검색결과 578건 처리시간 0.035초

Effects of Offset Gate on Programing Characteristics of Triple Polysilicon Flash EEPROM Cell

  • Kim, Nam-Soo;Choe, Yeon-Wook;Kim, Yeong-Seuk
    • Journal of Electrical Engineering and information Science
    • /
    • 제2권3호
    • /
    • pp.132-138
    • /
    • 1997
  • Electrical characteristics of split-gate flash EEPROM with triple polysilicon is investigated in terms of effects of floating gate and offset gate. In order to search for t the effects of offset gate on programming characteristics, threshold voltage and drain current are studied with variation of control gate voltage. The programming process is believed to depend on vertical and horizontal electric field as well as offset gate length. The erase and program threshold voltage are found to be almost constant with variation of control gate voltage above 12V, while endurance test indicates degradation of program threshold voltage. With increase of offset gate length, program threshold voltage becomes smaller and the drain source voltage just after program under constant control gate voltage becomes higher.

  • PDF

Low-Temperature Poly-Si TFT Charge Trap Flash Memory with Sputtered ONO and Schottky Junctions

  • An, Ho-Myoung;Kim, Jooyeon
    • Transactions on Electrical and Electronic Materials
    • /
    • 제16권4호
    • /
    • pp.187-189
    • /
    • 2015
  • A charge-trap flash (CTF) thin film transistor (TFT) memory is proposed at a low-temperature process (≤ 450℃). The memory cell consists of a sputtered oxide-nitride-oxide (ONO) gate dielectric and Schottky barrier (SB) source/drain (S/D) junctions using nickel silicide. These components enable the ultra-low-temperature process to be successfully achieved with the ONO gate stacks that have a substrate temperature of room temperature and S/D junctions that have an annealing temperature of 200℃. The silicidation process was optimized by measuring the electrical characteristics of the Ni-silicided Schottky diodes. As a result, the Ion/Ioff current ratio is about 1.4×105 and the subthreshold swing and field effect mobility are 0.42 V/dec and 14 cm2/V·s at a drain voltage of −1 V, respectively.

매몰채널 pMOSFET소자의 서브쓰레쉬홀드 특성 고찰 (Subthreshold characteristics of buried-channel pMOSFET device)

  • 서용진;장의구
    • E2M - 전기 전자와 첨단 소재
    • /
    • 제8권6호
    • /
    • pp.708-714
    • /
    • 1995
  • We have discussed the buried-channel(BC) behavior through the subthreshold characteristics of submicron PMOSFET device fabricated with twin well CMOS process. In this paper, we have guessed the initial conditions of ion implantation using process simulation, obtained the subthreshold characteristics as a function of process parameter variation such as threshold adjusting ion implant dose($D_c$), channel length(L), gate oxide thickness($T_ox$) and junction depth of source/drain($X_j$) using device simulation. The buried channel behavior with these process prarameter variation were showed apparent difference. Also, the fabricated pMOSFET device having different channel length represented good S.S value and low leakage current with increasing drain voltage.

  • PDF

Mist-CVD법으로 증착된 다결정 산화갈륨 박막의 MOSFET 소자 특성 연구 (Characteristics of MOSFET Devices with Polycrystalline-Gallium-Oxide Thin Films Grown by Mist-CVD)

  • 서동현;김용현;신윤지;이명현;정성민;배시영
    • 한국전기전자재료학회논문지
    • /
    • 제33권5호
    • /
    • pp.427-431
    • /
    • 2020
  • In this research, we evaluated the electrical properties of polycrystalline-gallium-oxIde (Ga2O3) thin films grown by mist-CVD. A 500~800 nm-thick Ga2O3 film was used as a channel in a fabricated bottom-gate MOSFET device. The phase stability of the β-phase Ga2O3 layer was enhanced by an annealing treatment. A Ti/Al metal stack served as source and drain electrodes. Maximum drain current (ID) exceeded 1 mA at a drain voltage (VD) of 20 V. Electron mobility of the β-Ga2O3 channel was determined from maximum transconductance (gm), as approximately, 1.39 ㎠/Vs. Reasonable device characteristics were demonstrated, from measurement of drain current-gate voltage, for mist-CVD-grown Ga2O3 thin films.

비대칭 DGMOSFET에서 채널길이와 두께 비에 따른 DIBL 의존성 분석 (Dependence of Drain Induced Barrier Lowering for Ratio of Channel Length vs. Thickness of Asymmetric Double Gate MOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제19권6호
    • /
    • pp.1399-1404
    • /
    • 2015
  • 본 연구에서는 비대칭 이중게이트 MOSFET의 채널길이와 채널두께의 비에 따른 드레인 유도 장벽 감소 현상의 변화에 대하여 분석하고자한다. 드레인 전압이 소스 측 전위장벽에 영향을 미칠 정도로 단채널을 갖는 MOSFET에서 발생하는 중요한 이차효과인 드레인 유도 장벽 감소는 문턱전압의 이동 등 트랜지스터 특성에 심각한 영향을 미친다. 드레인 유도 장벽 감소현상을 분석하기 위하여 포아송방정식으로부터 급수형태의 전위분포를 유도하였으며 차단전류가 10-7 A/m일 경우 비대칭 이중게이트 MOSFET의 상단게이트 전압을 문턱전압으로 정의하였다. 비대칭 이중게이트 MOSFET는 단채널 효과를 감소시키면서 채널길이 및 채널두께를 초소형화할 수 있는 장점이 있으므로 본 연구에서는 채널길이와 두께 비에 따라 드레인 유도 장벽 감소를 관찰하였다. 결과적으로 드레인 유도 장벽 감소현상은 단채널에서 크게 나타났으며 하단게이트 전압, 상하단 게이트 산화막 두께 그리고 채널도핑 농도 등에 따라 큰 영향을 받고 있다는 것을 알 수 있었다.

비대칭 이중게이트 MOSFET에 대한 DIBL의 채널도핑농도 의존성 (Dependence of Channel Doping Concentration on Drain Induced Barrier Lowering for Asymmetric Double Gate MOSFET)

  • 정학기
    • 한국정보통신학회논문지
    • /
    • 제20권4호
    • /
    • pp.805-810
    • /
    • 2016
  • 본 논문에서는 비대칭 이중게이트 MOSFET의 채널 내 도핑농도에 대한 드레인 유도 장벽 감소 현상에 대하여 분석하고자한다. 드레인 유도 장벽 감소 현상은 드레인 전압에 의하여 소스 측 전위장벽이 낮아지는 효과로서 중요한 단채널 효과이다. 이를 분석하기 위하여 포아송방정식을 이용하여 해석학적 전위분포를 구하였으며 전위분포에 영향을 미치는 채널도핑 농도뿐만이 아니라 상하단 산화막 두께, 하단 게이트 전압 등에 대하여 드레인 유도 장벽 감소 현상을 관찰하였다. 결과적으로 드레인 유도 장벽 감소 현상은 채널도핑 농도에 따라 큰 변화를 나타냈다. 채널길이가 25 nm 이하로 감소하면 드레인 유도 장벽 감소 현상은 급격히 상승하며 채널도핑농도에도 영향을 받는 것으로 나타났다. 산화막 두께가 증가할수록 도핑농도에 따른 드레인유도장벽감소 현상의 변화가 증가하는 것을 알 수 있었다. 채널도핑 농도에 관계없이 일정한 DIBL을 유지하기 위하여 상단과 하단의 게이트 산화막 두께가 반비례하는 것을 알 수 있었다. 또한 하단게이트 전압은 그 크기에 따라 도핑농도의 영향이 변화하고 있다는 것을 알 수 있었다.

고전압 정전기 보호용 DDDNMOS 소자의 더블 스냅백 방지를 위한 최적의 이온주입 조건 결정 (Determination of optimal ion implantation conditions to prevent double snapback of high voltage operating DDDNMOS device for ESD protection)

  • 서용진
    • 전기전자학회논문지
    • /
    • 제26권3호
    • /
    • pp.333-340
    • /
    • 2022
  • 고전압용 정전기 보호소자인 DDDNMOS(double diffused drain N-type MOSFET) 소자의 더블 스냅백 방지를 위한 최적의 이온주입 조건을 결정하기 위해 공정 및 소자 시뮬레이션이 수행되었다. HP-Well, N- 드리프트 및 N+ 드레인 이온주입량의 변화가 더블 스냅백 및 애발란치 브레이크다운 전압에 미치는 영향을 고찰함으로써 더블 스냅백을 방지하여 정전기 보호 성능 개선할 수 있었다. HP-Well 영역보다는 N- 드리프트 영역의 이온주입 농도를 최적으로 설계할 경우, 1차 on 상태에서 2차 on 상태로 전이하는 것을 막아주므로 비교적 양호한 정전기 보호 성능을 얻을 수 있었다. 또한 드리프트 이온주입 농도는 누설전류 및 애발란치 브레이크다운 전압에도 영향을 미치므로 동작전압이 30V보다 큰 공정기술에서는 DPS와 같은 새로운 구조를 적용하거나, 대안으로 여러 공정 변수들을 종합(colligation)하여 적용할 경우 향상된 정전기 보호 성능을 실현할 수 있을 것이다.

소오스/드레인 영역의 도펀트 양의 증가에 따른 코발트실리사이드의 물성변화 (Influence of Dose on the Property of Cobalt Silicides in Source/Drain Area)

  • 정성희;송오성;김민성
    • 한국재료학회지
    • /
    • 제13권1호
    • /
    • pp.43-47
    • /
    • 2003
  • As and BF$_2$dopants are implanted for the formation of source/drain with dose of 1${\times}$10$^{15}$ ions/$\textrm{cm}^2$∼5${\times}$10$^{15}$ ions/$\textrm{cm}^2$ then formed cobalt disilicide with Co/Ti deposition and doubly rapid thermal annealing. Appropriate ion implantation and cobalt salicide process are employed to meet the sub-0.13 $\mu\textrm{m}$ CMOS devices. We investigated the process results of sheet resistance, dopant redistribution, and surface-interface microstructure with a four-point probe, a secondary ion mass spectroscope(SIMS), a scanning probe microscope (SPM), and a cross sectional transmission electron microscope(TEM), respectively. Sheet resistance increased to 8%∼12% as dose increased in $CoSi_2$$n^{+}$ and $CoSi_2$$p^{V}$ , while sheet resistance uniformity showed very little variation. SIMS depth profiling revealed that the diffusion of As and B was enhanced as dose increased in $CoSi_2$$n^{+}$ and $CoSi_2$$p^{+}$ . The surface roughness of root mean square(RMS) values measured by a SPM decreased as dose increased in $CoSi_2$$n^{+}$ , while little variation was observed in $CoSi_2$$p^{+}$ . Cross sectional TEM images showed that the spikes of 30 nm∼50 nm-depth were formed at the interfaces of $CoSi_2$$n^{+}$ / and $CoSi_2$/$p^{+}$, which indicate the possible leakage current source. Our result implied that Co/Ti cobalt salicide was compatible with high dose sub-0.13$\mu\textrm{m}$ process.

SiC MOSFET 소자에서 금속 게이트 전극의 이용 (Metal Gate Electrode in SiC MOSFET)

  • 방욱;송근호;김남균;김상철;서길수;김형우;김은동
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2002년도 하계학술대회 논문집
    • /
    • pp.358-361
    • /
    • 2002
  • Self-aligned MOSFETS using a polysilicon gate are widely fabricated in silicon technology. The polysilicon layer acts as a mask for the source and drain implants and does as gate electrode in the final product. However, the usage of polysilicon gate as a self-aligned mask is restricted in fabricating SiC MOSFETS since the following processes such as dopant activation, ohmic contacts are done at the very high temperature to attack the stability of the polysilicon layer. A metal instead of polysilicon can be used as a gate material and even can be used for ohmic contact to source region of SiC MOSFETS, which may reduce the number of the fabrication processes. Co-formation process of metal-source/drain ohmic contact and gate has been examined in the 4H-SiC based vertical power MOSFET At low bias region (<20V), increment of leakage current after RTA was detected. However, the amount of leakage current increment was less than a few tens of ph. The interface trap densities calculated from high-low frequency C-V curves do not show any difference between w/ RTA and w/o RTA. From the C-V characteristic curves, equivalent oxide thickness was calculated. The calculated thickness was 55 and 62nm for w/o RTA and w/ RTA, respectively. During the annealing, oxidation and silicidation of Ni can be occurred. Even though refractory nature of Ni, 950$^{\circ}C$ is high enough to oxidize it. Ni reacts with silicon and oxygen from SiO$_2$ 1ayer and form Ni-silicide and Ni-oxide, respectively. These extra layers result in the change of capacitance of whole oxide layer and the leakage current

  • PDF

고성능 투명박막트랜지스터 Source/Drain용 AZO박막 특성연구

  • 박온전;노지형;박재호;신주홍;조슬기;여인형;문병무
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.357-357
    • /
    • 2012
  • 박막트랜지스터의 전극으로 Au, Ag, Mo, ITO와 같은 물질들이 이미 많이 연구되어 왔으며, 투명 Source/Drain 전극을 활용한 물질로는 ITO에 초점이 맞춰져 왔다. 하지만 ITO의 높은 가격과 Indium의 인체 유해한 독성 때문에 ITO를 대체하는 물질에 대해 많은 연구가 진행되고 있다. 그 중 Al이 도핑된 ZnO (AZO) 는 가시광 영역에서 85% 이상의 높은 투과율과 높은 전도성, 낮은 비저항으로 다양한 광전소자의 전극과 윈도우 물질로 많은 응용 가능성을 보여주고 있다. 본 실험에서는 고 품질의 박막성장이 가능하고, 박막의 두께를 세밀하게 조절할 수 있는 Pulsed Laser Deposition (PLD) 을 이용하여 온도변화에 따라 AZO 박막을 성장시키고 구조적, 전기적, 광학적 특성을 조사하였다. 또한 온도변화가 AZO 박막 특성에 미치는 영향을 분석하여 Source/Drain 전극으로 사용하기 위한 조건을 최적화하였고, 실제 투명박막트랜지스터 제작을 통해 소자의 I-V Curve 와 Transfer 특성을 확인하고, Transfer Length Method 방법을 이용하여 투명박막트랜지스터의 접촉저항, 채널 비저항 등을 확인해 보았다. 소결된 타겟으로는 99.99%의 순도를 갖는 ZnO-$Al_2O_3$ (98:2 wt%) 타겟을 이용하였으며, 장비조건으로는 355 nm의 파장대역을 갖는 Nd:YAG 레이저를 사용하였고, 실험변수로는 온도범위 RT, $200^{\circ}C$, $400^{\circ}C$, $600^{\circ}C$에서 실험을 진행하였다. AZO 박막의 구조적, 전기적 특성을 분석하기 위해 각각 X-Ray Diffraction (XRD), Hall measurement 장비를 사용하였으며, 광학적 특성을 분석하기 위한 투과도의 측정은 UV-Visible spectrophotometer 장비를 사용하였다.

  • PDF