• 제목/요약/키워드: output impedance

검색결과 529건 처리시간 0.029초

Coil-Capacitor Circuit Design of a Transcutaneous Energy Transmission System to Deliver Stable Electric Power

  • Choi, Seong-Wook;Lee, Min-Hyong
    • ETRI Journal
    • /
    • 제30권6호
    • /
    • pp.844-849
    • /
    • 2008
  • A new transcutaneous energy transmission (TET) system was developed for transmitting electrical power to an implanted device, such as an artificial heart in a patient's body. This new design can maintain a stable output voltage independent of the load resistance. The system includes a compensation capacitor to reduce energy loss and increase power transfer efficiency. Experimental results show that the output voltage of the receiving coil changes very little as the load resistance varies from 14.8 ${\Omega}$ to 15 $k{\Omega}$, which corresponds to a change in output power from 0.1 to 97 W.

  • PDF

출력 스위치의 열화를 고려한 주파수 가변 구동 방식의 전자식 안정기 설계 (Design of Electronic Ballasts applied with Variable Frequency Driving Technique with regard for Thermal Degradation of Output Switches)

  • 오성근;최명호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 학술대회 논문집 전문대학교육위원
    • /
    • pp.157-161
    • /
    • 2000
  • The electronic ballasts for low pressure discharge lamps are produced and commercialized. However, the electronic ballasts for high pressure lamps are now in progress because of poor reliability and high cost. The major case of troubles with electronic ballasts are thermal destruction of semiconductor output switches due to non ideal i-v characteristics of switch. The loss converts to heat and rises the temperature of switch and it increases proportionally to switching frequency and value of current and voltage. This study shows the variable frequency ballasts which can suppress the heating of switches efficiently. It is used for the limitation the switch current and the rising temperature of switch by impedance variation of lamp inductor. As a result, initial warm-up time of the proposed ballasts was faster than that of magnetic ballasts about 90 msec. Power factor of tested ballasts follow as ; input and output average of magnetic ballasts are 93 [%] and 86 [%], respectively, And proposed ballasts are 97 [%] and 99 [%], respectively.

  • PDF

9개의 하모닉을 억제하는 월킨슨 전력 분배기 (Modified Wilkinson Power Divider for Harmonic 제거)

  • 강인호;김정훈
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.273-277
    • /
    • 2003
  • This paper presents a structure of the Wilkinson power divider that can suppress the 9ea harmonic output. The power divider consists of ${\lambda}/4n$ open stubs, which are located at the $3{\lambda}/4$ branches and parallel connection of resistor which shunts the output ports. Experimental results show that this power divider suppresses from 1st to 9th harmonic components to less than -37dB, while maintaining the characteristics of a conventional Wilkinson power divider; featuring an equal power split, a simultaneous impedance matching at all ports and a good isolation between output ports. these results agree quite well with the simulation results.

  • PDF

High Output Power and High Fundamental Leakage Suppression Frequency Doubler MMIC for E-Band Transceiver

  • Chang, Dong-Pil;Yom, In-Bok
    • Journal of electromagnetic engineering and science
    • /
    • 제14권4호
    • /
    • pp.342-345
    • /
    • 2014
  • An active frequency doubler monolithic microwave integrated circuit (MMIC) for E-band transceiver applications is presented in this letter. This MMIC has been fabricated in a commercial $0.1-{\mu}m$ GaAs pseudomorphic high electron mobility transistor (pHEMT) process on a 2-mil thick substrate wafer. The fabricated MMIC chip has been measured to have a high output power performance of over 13 dBm with a high fundamental leakage suppression of more than 38 dBc in the frequency range of 71 to 86 GHz under an input signal condition of 10 dBm. A microstrip coupled line is used at the output circuit of the doubler section to implement impedance matching and simultaneously enhance the fundamental leakage suppression. The fabricated chip is has a size of $2.5mm{\times}1.2mm$.

고출력 트랜지스터 패키지 설계를 위한 새로운 와이어 본딩 방식 (A New Wire Bonding Technique for High Power Package Transistor)

  • 임종식;오성민;박천선;이용호;안달
    • 전기학회논문지
    • /
    • 제57권4호
    • /
    • pp.653-659
    • /
    • 2008
  • This paper describes the design of high power transistor packages using high power chip transistor dies, chip capacitors and a new wire bonding technique. Input impedance variation and output power performances according to wire inductance and resistance for internal matching are also discussed. A multi crossing type(MCT) wire bonding technique is proposed to replace the conventional stepping stone type(SST) wire bonding technique, and eventually to improve the output power performances of high power transistor packages. Using the proposed MCT wire bonding technique, it is possible to design high power transistor packages with highly improved output power compared to SST even the package size is kept to be the same.

Output filter design for conducted EMI reduction of PWM Inverter-fed Induction Motor System

  • Kim Lee-Hun;Won Chung-Yuen;Kim Young-Seok;Choi Se-Wan
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2001년도 Proceedings ICPE 01 2001 International Conference on Power Electronics
    • /
    • pp.761-767
    • /
    • 2001
  • In this paper, filtering techniques to reduce the adverse effects of motor leads on high-frequency PWM inverter fed AC motor drives will be examined. The filter was designed to keep the motor terminal from the cable surge impedance to reduce overvoltage reflections, ringing, and the dv/dt, di/dt. Therefore, filtering techniques are investigated to reduce the motor terminal overvoltage, ringing, and EMI noise in inverter fed ac motor drive systems. The output filter is used to limit the rate of the inverter output voltage and reduce EMI(common mode noise) to the motor. The performance of the output filter is evaluated through simulations (PSIM) and experiment on PWM inverter-fed ac motor drive(3phase, 3hp(2.2kw), input voltage 220/380V, induction motor). An experimental PWM drive system reduction of conducted EMI was implemented on an available TMS320C31 microprocessor control board. Finally, experimental results showed that the inverter output filter reduces more CM noise than the LPF(low pass filter) and reduce overvoltage and ringing at the motor terminal.

  • PDF

PWM 인버터 시스템에서의 전도노이즈 저감을 위한 출력필터 설계에 관한 연구 (Output Filter Design for Conducted EMI Reduction of PWM Inverter-Fed AC Motor Drive System)

  • 김이훈;박규현;원충연;김영석;최세완
    • 전력전자학회논문지
    • /
    • 제6권6호
    • /
    • pp.546-555
    • /
    • 2001
  • 본 논문에서는 PWM 인버터-유도전동기 구동시스템의 전도노이즈 저감을 위한 출력필터 설계에 관한 연구를 수행하였다. 전도노이즈는 고전압 입력, 고용량 구동시스템 그리고 긴 전동기 터미널 등의경우에서 크게 문제가 된다. 고압력을 갖는 시스템에서는 높은 압력에 비례한 직류 링크 전압을 갖고 이에 따라 스위칭 dv/dt가 순간 최대 CM 접지전류를 발생시킨다. 그러므로 이에 대한 대책이 필요하다. 따라서 최근 산업 현장에서 많이 사용되고 있는 PWM 인버터를 설계 제작하여 유도전동기를 구동하고 이에 따라 발생되는 전도노이즈 성분을 감쇠 시킬 수 있는 출력필터를 설계하였고 제작 및 실험을 통하여 그 타당성을 입증하였다.

  • PDF

NiZn 페라이트코어를 이용하여 제작한 직교형 플럭스게이트 센서의 출력에 미치는 바이어스전류의 영향 (DC Bias Current Influence to the Sensitivity of Orthogonal Fluxgate Sensor Fabricated with NiZn Ferrite Core)

  • 신광호
    • 한국자기학회지
    • /
    • 제23권3호
    • /
    • pp.94-97
    • /
    • 2013
  • 본 연구에서는 원통형 페라이트 코어와 페라이트코어를 관통하는 구리선, 그리고 검출 코일을 이용하여서 직교형 플럭스게이트 센서를 제작하고, 직류 바이어스 전류가 출력 감도에 미치는 영향에 대해서 조사하였다. 제작한 직교형 플럭스게이트 센서의 출력 및 감도는 구동주파수에 의존하였으며, 이는 검출코일 임피던스의 주파수특성이 나타내는 경향과 유사하였다. 직류 바이어스 전류가 교류 구동전류의 크기에 비해서 대략 50% 이상일 때 출력감도가 최대가 되었으며, 그 보다 큰 직류 바이어스 전류에 의해서는 출력감도가 포화되는 경향을 나타내었다.

Push-Push FET DRO에 부가된 유전체 공진기의 전력 증강 역할에 관한 분석 (Investigation on the Output Power Improvement of Push-Push FET DRO with an Additional DR)

  • 박승욱;김인석
    • 한국전자파학회논문지
    • /
    • 제14권11호
    • /
    • pp.1170-1175
    • /
    • 2003
  • 본 논문에서는 Push-Push FET DRO회로의 게이트단에서 이용했던 동일한 유전체 공진기를 드레인단에 추가하면 출력이 증강되는 현상을 이론적으로 해석하였다. 본 해석은 두 개의 마이크로스트립 선로 사이에 위치한 유전체 공진기가 두개의 FET 출력 의 위상차를 고정시켜서 Push-Push FET DRO의 출력이 증가되는 것을 보인다. 이 영향을 Push-Push FET DRO 발진기 제작에서 발생할 수 있는 두 개의 FET 출력회로 사이의 임피던스 차이와 전력결합기의 전기적인 길이 오차를 수정하기 위해 사용할 수 있기 때문에 유전체 공진기가 부가된 Push-Push FET DRO는 발진기 제작에 유용한 구조가 될 것이다.

3-dB Coupler Tuner를 이용한 초고주파 발진기의 출력 정합회로 설계에 관한 연구 (A Study on the Design of Microwave Oscillator Output Matching Circuit Using 3-dB Coupler Tuner)

  • 이석기;오재석;이영순;김병철
    • 한국전자파학회논문지
    • /
    • 제9권2호
    • /
    • pp.171-178
    • /
    • 1998
  • 일반적으로 발진기 설계에서 출력에 가장 큰 영향을 미치는 부분이 출력단 정합부분인데 기존의 출력단 정합 방법은 스미스차트의 무한대 임피던스 근방에서 정합회로를 설계해야 하므로 최적의 출력 정합회로를 구현해 주기가 어렵다. 본 논문에서는 초고주파 발진기를 설계하는데 있어서 보다 쉽게 최대 발진출력을 얻기 위한 출력단 정합방법에 관하여 연구하였다. 출력단이 정합되지 않은 발진기에 3-dB Coupler Tuner를 연결하고 발진기가 동작하고 있는 상태에서 Tuner 의 가변 단락회로를 조정하여 최대출력이 나오는 지점을 확인하고, Tuner의 S 파라미터를 측정한 후 이를 마이 크로스트립으로 구현하는 벙법을 이용하여 최대 발진출력이 나오는 발진기를 쉽게 설계 제작할 수 있었다. 본 논문에서 제안한 방법으로 설계 제작한 발진기 출력과 기존 정합방법에 의한 발진기 출력을 비교해 보면, 기존의 정합방법에 의한 발진기 출력은 발진주파수 1.0338 GHz에서 6.45 dBm을 나타내었고, 본 논문에서 제시 한 방법으로 제작된 발진기의 출력은 9.71 dBm으로 기존의 정합방법에 의한 발진기 출력보다 3.26 dBm 높은 출력을 나타내었다.

  • PDF