• 제목/요약/키워드: detector data

검색결과 1,144건 처리시간 0.023초

OPGW Corrosion Detection Using Nondestructive Test Method

  • Jeong, Jae-Kee;Yoon, Gi-Gab;Kang, Ji-Won;Yang, Hai-Won
    • Journal of Electrical Engineering and information Science
    • /
    • 제3권1호
    • /
    • pp.45-50
    • /
    • 1998
  • This paper deals with some characteristics of a nondestructive eddy current detector to measure OPGW(Composite overhead ground wire with optical fiber) corrosion. This detector is designed to automatically run on OPGW and to continuously inspect the corrosion of the line. The impedance of the eddy current coil changing by any corrosion phenomenon of OPGW is analyzed. Several performances of the detector are described and experimental procedures and test results are also given. As a result, it is shown that the implemented detector can be measured some quantitative data for crack, broken wires or severe deteriorations in OPGW. This nondestructive test method would be applied to improve the reliability and efficiency of transmission line in service.

  • PDF

2-5 Gb/s 클럭-데이터 복원기를 위한 위상 비교기 설계 연구 (A Design Study of Phase Detectors for the 2.5 Gb/s Clock and Data Recovery Circuit)

  • 이영미;우동식;유상대;김강욱
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2002년도 종합학술발표회 논문집 Vol.12 No.1
    • /
    • pp.394-397
    • /
    • 2002
  • A design study of phase detectors for the 2.5 Gb/s CDR circuit using a standard 0.18-${\mu}{\textrm}{m}$ CMOS process has been performed. The targeted CDR is based on the phase-locked loop and thus it consists of a phase detector, a charge pump, a LPF, and a VCO. For high frequency operation of 2.5 Gb/s, phase detector and charge pump, which accurately compare phase errors to reduce clock jitter, are critical for designing a reliable CDR circuit. As a phase detector, the Hogge phase detector is selected but two transistors are added to improve the performance of the D-F/F. The charge pump was also designed to be placed indirectly input and output.

  • PDF

재건축현장 철근탐사 검사장비의 정확도 평가 (Assessment of Accuracy for the Rebar Detecting Device at Reconstruction Site)

  • 박성모;임홍철;임병호
    • 한국건축시공학회:학술대회논문집
    • /
    • 한국건축시공학회 2006년도 춘계학술논문 발표대회 제6권1호
    • /
    • pp.163-166
    • /
    • 2006
  • The purpose of the research is to assess the accuracy of steel bar detector among other nondestructive testing equipment. The result of previous research shows that the average errors of rebar detector are 14.7% for the cover depth, 2.3% for the rebar spacing, and 11% for the rebar diameter. But this experiment was performed at the laboratory and the mortar was used for covering the steel bars instead of concrete. In situ condition can be different from the laboratory's so the outcomes do not correspond with those of laboratory. This research was performed at the buildings to be reconstructed. Nondestructive and destructive testing can be performed side by side since the building if to be destroyed. Steel bar detector was operated on the beam and the column and concrete cover of those members was removed for the actual measurement of rebar depth, spacing, and diameter finally, presumed value can be directly compared with actual data.

  • PDF

Design and Implementation of a Microwave Motion Detector with Low Power Consumption

  • Sohn, Surg-Won
    • 한국컴퓨터정보학회논문지
    • /
    • 제20권7호
    • /
    • pp.57-64
    • /
    • 2015
  • In this paper, we propose a design of microwave motion detector using X-band doppler radar sensor to minimize the power consumption. To minimize the power consumption and implement battery operated system, pulse input with 2 KHz, 4% duty cycle is exerted on the doppler radar sensor. In order to simplify the process of working with ATmega2560 microcontroller unit, Arduino compatible board is designed and implemented. Arduino is open source hardware and many library software is published as open source tools. Smartphone app is also proposed and designed as a real-time user interface of the motion detector. The SQLite database on the Android mobile operating system is used for recording raw data of motion detection for post-processing job, such as fast Fourier transform (FFT). Bluetooth interface module is implemented on the motion detection board as a wireless communication interface to the smartphone. The speed of human movement is identified by post-processing FFT.

Validation of the Excore Detector Module of PANBOX 2

  • Kim, Du-Ill;Kang, Jung-Kil;Hwang, Sun-Tack;Kim, Yeong-Il;H. Finnemann;R. Boer
    • 한국원자력학회:학술대회논문집
    • /
    • 한국원자력학회 1998년도 춘계학술발표회논문집(1)
    • /
    • pp.130-136
    • /
    • 1998
  • In the PANBOX 2 system an excore detector module simulating the excore signal responses during a short term transient is implemented in order to simulate the reaction of the flux detector and control system upon rapid power changes as it occurs e. g, in rod drop events. This module has been verified in the past by comparison calculations with the PANBOX 1 system. This report describes additional PANBOX 2 validation calculations which have bee compared with experiment data measured at german plant KKG, cycle 1, for a rod drop event. In general, the PANBOX 2 results are in very good agreement with the KKG experiments. Therefore it is concluded that the excore detector model of PANBOX 2 is successfully validated.

  • PDF

검출기 정렬 오차가 TOF-PET 검출기의 성능에 미치는 영향성 평가 (Effect of Detector-Misalignment on TOF-PET Detector Performance)

  • 양진규;강지훈
    • 한국방사선학회논문지
    • /
    • 제13권6호
    • /
    • pp.841-846
    • /
    • 2019
  • 본 연구에서는 섬광결정과 광센서의 정렬 오차가 TOF-PET 검출기 성능에 미치는 영향성을 정량적으로 평가하였다. 한 쌍 TOF-PET 검출기는 3 mm × 3 mm × 20 mm 체적을 갖는 LYSO 섬광체와 3.07 mm × 3.07 mm 크기의 GAPD 광센서로 구성된다. 아날로그 출력신호는 증폭 및 균일도 보정이 수행되었고, 오실로스코프 기반 데이터 획득 장치에서 신호처리되었다. 각 검출기 정렬 오차는 0.0 mm, 0.5 mm, 1.0 mm, 1.5 mm 를 각각 적용하여 총 16단계의 정렬 오차를 발생시켰다. 검출기 정렬 오차가 증가함에 따라 광절정위치는 약 400 mV에서 약 250 mV로 감소하였다. 또한, 에너지분해능은 11.6%에서 16.2%로, 시간분해능은 477 ps에서 632 ps로 저하되었다. 이 결과는 검출기 정렬 오차가 TOF-PET 검출기 성능저하에 큰 영향성을 내포함을 시사한다.

레퍼런스 클록이 없는 3.125Gbps 4X 오버샘플링 클록/데이터 복원 회로 (3.125Gbps Reference-less Clock/Data Recovery using 4X Oversampling)

  • 이성섭;강진구
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.28-33
    • /
    • 2006
  • 본 논문은 시리얼 링크를 위한 레퍼런스 클록이 없고 4x 오버샘플링 방식의 위상 및 주파수 검출기 구조를 갖는 하프 레이트 클록 및 데이터 복원 회로를 제안하였다. 위상 검출기는 4개의 업/다운 신호를 생성함으로써 위상 에러를 검출하고, 주파수 검출기는 위상 검출기 출력에 의해 만들어진 업/다운 신호를 이용하여 주파수 에러를 검출한다. 그리고 위상 검출기와 주파수 검출기의 여섯 개 신호는 전하 펌프로 흘러 들어가는 전류의 양을 조절한다. 네 개의 차동 버퍼로 구성된 VCO는 4x 오배샘플링을 위한 8개의 클록을 생성한다. 0.18um CMOS 공정을 사용하였고, 실험 결과 제안된 회로는 3.125Gbps의 속도로 클록과 데이터를 복원해 낼 수 있었다. 제안된 구조의 PD와 FD를 사용하여 24%의 넓은 트래킹 주파수 범위를 가진다. 측정된 클록의 지터(p-p)는 약 14ps였다. CDR은 1.8v의 단일 전원 공급기를 사용하였고, 전력소모는 약 140mW이다.

다중점 위상검출기를 이용한 클럭 및 데이터 복원회로 설계 (Design of a Clock and Data Recovery Circuit Using the Multi-point Phase Detector)

  • 유순건;김석만;김두환;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제10권2호
    • /
    • pp.72-80
    • /
    • 2010
  • 본 논문에서는 다중점 위상검출기(Phase detector: PD)를 이용한 1Gbps 클럭 및 데이터 복원(Clock and data recovery: CDR)회로를 제안한다. 제안된 위상검출기는 데이터의 천이 모서리와 클럭의 상승/하강 모서리 3점을 비교하여 up/down 신호를 생성한다. 기존의 위상검출기 회로는 클럭 주기의 배수 만큼의 up/down 펄스폭을 갖는 출력으로 전압제어발진기(Voltage controlled oscillator: VCO)를 조절하는 펄스폭변조(Pulse width modulation: PWM)방식을 사용한다. 제안된 위상검출기 회로는 클럭 반주기만큼의 up/down 펄스폭을 갖는 출력으로 전압제어발진기를 조절하는 펄스수변조(Pulse number modulation: PNM)방식을 사용하여, 전압제어발진기를 미세하게 조절함으로써 지터를 줄일 수 있다. 제안된 위상검출기를 이용한 클럭 및 데이터 복원회로는 1Gbps의 전송률을 갖는 231-1개의 랜덤 데이터를 이용하여 테스트되었고, 지터와 전력소비는 각각 7.36ps와 12mW로 저전력, 적은 지터의 특징을 보였다. 제안된 회로는 0.18um CMOS 공정에서 1.8V 전원으로 설계되었다.

Image Data Processing System for Satellite

  • Park Jong-Euk;Kong Jong-Pil;Heo Haeng-Pal;Kim Young Sun;Youn Heong-Sik;Paik Hong Yul
    • 대한원격탐사학회:학술대회논문집
    • /
    • 대한원격탐사학회 2004년도 Proceedings of ISRS 2004
    • /
    • pp.486-488
    • /
    • 2004
  • The SRI (Super Resolution Imager) uses the CCD (Charge coupled device) detector that is used to convert the light into electronic data. The purpose of the SRI is to obtain data for high resolution images by converting incoming light into digital stream of pixel data. The SRI has a high resolution, so this electronic system needs more fast imaging data processing, detector control and data transmission systems. This report describes the required system specification and manufactured electronic system for satellite.

  • PDF

2.5Gbps 시리얼 데이터 링크 CMOS 트랜시버의 설계 (Design of a 2.5Gbps Serial Data Link CMOS Transceiver)

  • 이흥배;오운택;소병춘;황원석;김수원
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 하계종합학술대회 논문집 II
    • /
    • pp.1185-1188
    • /
    • 2003
  • This paper describes a design for a 2.5Gb/s serial data link CMOS transceiver based on the InfiniBand$^{TM}$ specification. The transceiver chip integrates data serializer, line driver, Tx PLL, deserializer, clock recovery, and lock detector. The designed transceiver is fabricated in a 0.25 ${\mu}{\textrm}{m}$ CMOS mixed-signal, 1-poly, 5-metal process. The first version chip occupies a 3.0mm x 3.3mm area and consumes 450mW with 2.5V supply. In 2.5 Gbps, the output jitter of transmitter measured at the point over a 1.2m, 50Ω coaxial cable is 8.811ps(rms), 68ps(p-p). In the receiver, VCO jitter is 18.5ps(rms), 130ps(p-p), the recovered data are found equivalent to the transmitted data as expected. In the design for second version chip, the proposed clock and data recovery circuit using linear phase detector can reduce jitter in the VCO of PLL.L.

  • PDF