• 제목/요약/키워드: cyclic code

검색결과 260건 처리시간 0.026초

Dynamic Analysis of Sand-Clay Layered Ground Considering Viscous Effect of Clay

  • Kim, Yong-Seong
    • 한국농공학회논문집
    • /
    • 제48권7호
    • /
    • pp.45-52
    • /
    • 2006
  • A cyclic viscoelastic-viscoplastic constitutive model for clay is incorporated into an effective stress based seismic response analysis to describe viscous effect of clay layer to sand layer during earthquake. The seismic response against main shock of 1995 Hyogoken Nambu Earthquake is analyzed in the present study. Acceleration responses in both clay layer and just upper liquefiable sand layer are damped due to viscous effect of clay. A cyclic viscoelastic-viscoplastic constitutive model for clay was implemented into a FEM code, and $Newmark{\beta}$ method was employed for the time discretization in the finite element formulation. Seismic responses were simulated by numerical method with recorded data at Port Island, Kobe, Japan. As results of this study, it was found that a cyclic viscoelastic-viscoplastic constitutive model can give good description of dynamic behavior characteristics including viscoelastic effect.

Structural Performance of Steel Pipe Splice for SD500 High-strength Reinforcing Bar under Cyclic Loading

  • Kim, Hyong-Kee
    • Architectural research
    • /
    • 제10권1호
    • /
    • pp.13-23
    • /
    • 2008
  • It is the purpose of this study to evaluate the structural performance of steel pipe splice for SD500 high-strength reinforcing bar, through a cyclic loading test. The experimental variables adopted in this study include the development length of rebar, the type of sleeve, and size of reinforcing bar, among others. The results of this study showed that the developed steel pipe splice system for SD500 high-strength reinforcing bar, retained the structural performance required in domestic, ACI and AIJ code. It is considered that the study result presented in this paper can be helpful in developing a reasonable design method for a steel pipe splice system for SD500 high-strength reinforcing bar.

완전 차집합군으로부터 설계된 새로운 불규칙 준순환 저밀도 패리티 체크 부호 (New Irregular Quasi-Cyclic LDPC Codes Constructed from Perfect Difference Families)

  • 박호성
    • 한국통신학회논문지
    • /
    • 제41권12호
    • /
    • pp.1745-1747
    • /
    • 2016
  • 본 논문에서 다양한 블록 크기를 가지는 완전 차집합군을 이용하여 불규칙 준순환 패리티 체크 부호를 생성하는 방법을 제안한다. 제안하는 부호는 기존의 설계방법들에 비해 부호율, 부호 길이, 차수 분포 측면에서 다양한 값들을 가질 수 있다는 장점을 보인다. 또한 랜덤한 방법으로 설계하기 힘든 매우 짧은 길이의 부호를 체계적으로 설계할 수 있다. 모의실험을 통해 제안하는 부호의 오류 정정 성능을 검증한다.

반복재하 실험에 의한 고력볼트 철골 보 이음부의 내진거동 연구 (Cyclic Seismic Performance of High-Strength Bolted-Steel Beam Splice)

  • 이철호
    • 한국지진공학회:학술대회논문집
    • /
    • 한국지진공학회 1998년도 추계 학술발표회 논문집 Proceedings of EESK Conference-Spring 1998
    • /
    • pp.57-64
    • /
    • 1998
  • This paper presents the cyclic seismic performance of slip-critically designed, high-strength bolted-beam splice in steel moment frame. Before the moment connection reaching its plastic strength, unexpected premature slippage occurred at the slip-critically designed beam splice during the test. The experimentally observed frictional coefficients were as low as about 50% to 60% of nominal (code) value. Nevertheless, the bearing type behavior mobilized after the slippage transferred the increasing cyclic loads successfully, i.e., the consequence of slippage into bearing was not catastrophic to the connection behavior. The test result seems to indicate that the traditional beam splice design basing upon (bolt-hole deducted) effective flange area criterion may not be sufficient in developing the plastic strength of moment connections under severe earthquake loading. New procedure for achieving slip-critical beam splice design is proposed based on capacity design concept.

  • PDF

최소거리가 5인 이진 순회부호의 최소거리에 관한 새로운 증명 (New Proof of Minimum Distance for Binary Cyclic Codes with $d_{min}$=5)

  • 노종선
    • 한국통신학회논문지
    • /
    • 제25권10A호
    • /
    • pp.1576-1581
    • /
    • 2000
  • 부호길이가 $2^{n}-1$이고 생성다항식이 g(x)=$m_1(x)m_{d}(x)$인 이진 순회부호에서 최소거리가 5가 되기 위한 조건은 $x^{d}$가 APN 함수라는 것으로 이는 이미 알려진 내용인데 이에 관한 새로운 증명을 제시하였다.

  • PDF

Distributed Quasi-Orthogonal Space-Time Block Code for Four Transmit Antennas with Information Exchange Error Mitigation

  • Tseng, Shu-Ming;Wang, Shih-Han
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제7권10호
    • /
    • pp.2411-2429
    • /
    • 2013
  • In this paper, we extend the case of information exchange error mitigation for the distributed orthogonal space-time block code (DOSTBC) for two transmit antennas to distributed quasi-orthogonal space-time block code (DQOSTBC) for four transmit antennas. A rate 1 full-diversity DQOSTBC for four transmit antennas is designed. The code matrix changes according to different information exchange error cases, so full diversity is maintained even if not all information exchange is correct. We also perform analysis of the pairwise error probability. The performance analysis indicates that the proposed rate 1 DQOSTBC outperforms rate 1/2 DOSTBC for four transmit antennas at the same transmission rate, which is confirmed by the simulation results.

선박용 화재탐지장치의 통신 에러를 감소시키기 위한 수정된 터보코딩 알고리즘 개발에 관한 연구 (A Study on the Enhancement of Turbo Decoder Reducing Communication Error of a Fire Detection System for Marine Vessels)

  • 정병홍;최상학;오종환;김경식
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제25권2호
    • /
    • pp.375-382
    • /
    • 2001
  • In this study, an adapted Turbo Coding Algorithm for reducing communication error of a fire detection system for marine vessels, especially image transmission via power lone. Because it is necessary that this system communicate larger and faster than previous method, this study carried out enhancement a decoding speed by adaptation CRC with Turbo Code Algorithm, improvement of metric method, and reduction of decoding delay by using of Center-to-Top method. And the results are as follows: (1) Confirmed that a Turbo Code is so useful methods for reducing communication error in lots of noise environments. (2)Proposed technology in this study speed increasing method of Turbo Coding Algorithm proves 2 times faster than normal Turbo Code and communication error reducing as well in the board made by VHDL software & chips ALTERA company.

  • PDF

SEM Controller에 의해 보호되는 SRAM 기반 FPGA의 가용성 분석 (Availability Analysis of SRAM-Based FPGAs under the protection of SEM Controller)

  • 류상문
    • 한국정보통신학회논문지
    • /
    • 제21권3호
    • /
    • pp.601-606
    • /
    • 2017
  • 고성능 디지털 회로 개발과 구현에 사용되는 SRAM 기반 FPGA(Field Programmable Gate Array)는 configuration memory가 SRAM으로 구현되었기 때문에 configuration memory에 소프트 에러가 발생하는 경우 오동작하게 된다. Xilinx사의 FPGA는 configuration memory 영역에 추가된 ECC(Error Correction Code)와 CRC(Cyclic Redundancy Code) 그리고 이들을 활용하는 SEM(Soft Error Mitigation) Controller를 이용하여 이러한 소프트 에러의 영향을 줄일 수 있다. 본 연구에서는 SRAM 기반 FPGA에서 SEM Controller에 의해 configuration memory 영역이 소프트 에러로부터 보호될 때 FPGA의 신뢰도를 가용성 관점에서 해석하고 그 효과를 분석하였다. 이를 위해 FPGA 계열별 SEM Controller의 소프트 에러 정정 성능에 따른 가용성 함수를 유도하고 FPGA 계열별 사례를 적용하여 비교하였다. 연구 결과는 SRAM 기반 FPGA의 선정 및 가용성 예측에 활용될 수 있을 것으로 기대된다.

병렬 CRC 생성 방식을 활용한 BCH 코드 복호기 설계 (Design of BCH Code Decoder using Parallel CRC Generation)

  • 갈홍주;문현찬;이원영
    • 한국전자통신학회논문지
    • /
    • 제13권2호
    • /
    • pp.333-340
    • /
    • 2018
  • 본 논문은 병렬 CRC 생성 방식을 적용한 BCH 코드 복호기를 소개한다. 기존에 사용되는 병렬 신드롬 생성기로 LFSR(: Linear Feedback Shift Register)을 변형한 방식을 사용하면 짧은 길이의 코드에 적용하는 데 많은 면적을 차지한다. 제안하는 복호기는 짧은 길이 코드워드의 복호화를 위해 병렬 CRC(: Cyclic Redundancy Check)에서 체크섬을 계산하는 데 사용되는 방식을 활용하였다. 이 방식은 병렬 LFSR과 비교해 중복된 xor연산을 제거해 최적화된 조합회로로 크기가 작고 짧은 전파지연을 갖는다. 시뮬레이션 결과 기존 방식 대비 최대 2.01ns의 지연시간 단축 효과를 볼 수 있다. 제안하는 복호기는 $0.35-{\mu}m$ CMOS 공정을 이용하여 설계하고 합성되었다.

Xilinx 7-Series FPGA의 소프트 에러에 대한 가용성 분석 (Availability Analysis of Xilinx 7-Series FPGA against Soft Error)

  • 류상문
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2016년도 추계학술대회
    • /
    • pp.655-658
    • /
    • 2016
  • 고성능 디지털 회로 구현에 매우 많이 사용되는 Xilinx사의 7-Series FPGA(Field Programmable Gate Array)는 configuration memory가 SRAM 기반으로 제작되어 configuration memory에 소프트 에러(soft error)가 발생하는 경우 FPGA는 오동작하게 된다. Xilinx사에서 제공하는 SEM(Soft Error Mitigation) Controller를 이용하면 configuration memory에서 발생하는 소프트 에러의 영향을 줄일 수 있다. SEM Controller는 FPGA의 configuration memory 영역에 추가된 ECC(Error Correction Code)와 CRC(Cyclic Redundancy Code) 기능을 이용하여 configuration memory에 발생한 소프트 에러를 감지하여 필요시 partial reconfiguration 과정을 수행하여 FPGA의 기능을 소프트 에러 발생 이전으로 복구한다. 본 논문에서는 Xilinx사의 7-Series FPGA에서 SEM Controller를 이용하여 configuration memory의 소프트 에러를 검출하고 정정할 때 FPGA의 신뢰도를 가용성(availability) 관점에서 분석한다. 이를 위해 SEM Controller의 소프트 에러 정정 성능에 따른 가용성 함수를 유도하고 그 효과를 검토한다. 연구 결과는 소프트 에러가 발생하는 환경에서 동작하는 SRAM 기반 FPGA의 신뢰성 예측에 사용할 수 있을 것으로 기대된다.

  • PDF