• 제목/요약/키워드: block design

검색결과 3,009건 처리시간 0.033초

Twofish 암호알고리즘의 성능향상을 위한개선 된 MDS 블록 설계 (Design of Modified MDS Block for Performance Improvement of Twofish Cryptographic Algorithm)

  • 정우열;이선근
    • 한국컴퓨터정보학회논문지
    • /
    • 제10권5호
    • /
    • pp.109-114
    • /
    • 2005
  • Twofish 암호알고리즘은 AES인 Rijndael 암호알고리즘에 비하여 알고리즘 자체가 간결하며, 구현의 용이성이 좋지만 처리속도가 느린 단점을 가진다. 그러므로 본 논문은 Twofish 암호알고리즘의 속도를 향상시키기 위하여 개선된 MDS 블록을 설계하였다. 기존 MDS 블록은 Twofish 암호시스템의 critical path를 점유하게 되는 블록으로서 처리속도의 병목현상으로 인한 속도저하의 문제점이 존재하였다. MDS 블록에서 연산자로 사용되는 곱셈연산을 감소시키기 위하여 본 논문은 LUT 연산과 modul-2o연산을 사용하여 MDS자체에 대한 속도저하 및 병목현상을 제거하였다 이러한 결과로 새롭게 설계된 MDS블록을 포함하는 Twofish 암호시스템은 기존 Twofish 암호시스템에 비하여 10$\%$정도 처리속도의 향상을 가져옴을 확인하였다.

  • PDF

선각 내업 가공작업의 공정계획과 일정계획의 통합화 방안 연구 (Integrated Process Planning and Scheduling for Machining Operation in Shipbuilding)

  • 조규갑;오정수;김영구
    • 한국정밀공학회지
    • /
    • 제14권10호
    • /
    • pp.75-84
    • /
    • 1997
  • This paper describes the development of an integrating method for process planning and scheduling activities for block assembly in shipbuilding. A block is composed of several steel plates and steel sections with the predetermined shapes according to the ship design. The parts which constitute the block are manufac- tured by cutting and/or bending operations, which are termed as machining operation in this paper. The machining operation is the first process for block assembly which influences the remaining block assembly processes. Thus process planning and scheduling for machining operation to manufacture parts for block are very important to meet the assembly schedule in the shipyard. An integrating method for process plan- ning and scheduling is developed by introducing the concept of distributed process planning and scheduling composed of initial planning, alternative planning and final planning stages. In initial planning stage, nesting parts information and machining emthods are generated for each steel plate. In alternative plan- ning stage, machine groups are selected and workcenter dispatching information is generated. In final planning stage, cutting sequences are determined. The integrated system is tested by case study. The result shows that the integrated system is more efficient than existing manual planning system.

  • PDF

128-비트 블록 암호화 알고리즘 SEED의 저면적 고성능 하드웨어 구조를 위한 하드웨어 설계 공간 탐색 (A Hardware Design Space Exploration toward Low-Area and High-Performance Architecture for the 128-bit Block Cipher Algorithm SEED)

  • 이강
    • 한국정보과학회논문지:컴퓨팅의 실제 및 레터
    • /
    • 제13권4호
    • /
    • pp.231-239
    • /
    • 2007
  • 본 논문에서는 국내 표준 128비트 블록 암호화 알고리즘인 SEED를 하드웨어로 설계할 경우 면적-성능간의 trade-off 관계를 보여준다. 본 논문에서 다음 4가지 유형의 설계 구조를 비교한다. (1) Design 1 : 16 라운드 완전 파이프라인 방식, (2) Design 2 : 단일 라운드의 반복 사용 방식 (3) Design 3 : G 함수 공유 및 반복 사용 방식 (4) Design 4 : 단일 라운드 내부 파이프라인 방식. (1),(2),(3)의 방식은 기존의 논문들에서 제안한 각기 다른 설계 방식이며 (4)번 설계 방식이 본 논문에서 새롭게 제안한 설계 방식이다. 본 논문에서 새롭게 제안한 방식은, F 함수 내의 G 함수들을 파이프라인 방식으로 연결하여 면적 요구량을 (2)번에 비해서 늘이지 않으면서도 파이프라인과 공유블록 사용의 효과로 성능을 Design 2와 Design 3보다 높인 설계 방식이다. 본 논문에서 4가지 각기 다른 방식을 각각 실제 하드웨어로 설계하고 FPGA로 구현하여 성능 및 면적 요구량을 비교 분석한다. 실험 분석 결과, 본 논문에서 새로 제안한 F 함수 내부 3단 파이프라인 방식이 Design 1 방식을 제외하고 가장 throughput 이 높다. 제안된 Design 4 가 단위 면적당 출력성능(throughput)면에서 다른 모든 설계 방식에 비해서 최대 2.8배 우수하다. 따라서, 새로이 제안된 SEED 설계가 기존의 설계 방식들에 비해서 면적대비 성능이 가장 효율적이라고 할 수 있다.

SEED 블록 암호 알고리즘의 파이프라인 하드웨어 설계 (A Pipelined Design of the Block Cipher Algorithm SEED)

  • 엄성용;이규원;박선화
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제30권3_4호
    • /
    • pp.149-159
    • /
    • 2003
  • 최근 들어, 정보 보호의 필요성이 높아지면서, 암호화 및 복호화에 관한 관심이 커지고 있다. 특히, 대용량 정보의 실시간 고속 전송에 사용되기 위해서는 매우 빠른 암호화 및 복호화 기법이 요구되었다. 이를 위한 방안중의 하나로서 기존의 암호화 알고리즘을 하드웨어 회로로 구현하는 연구가 진행되어 왔다. 하지만, 기존 연구의 경우, 구현되는 회로 크기를 최소화하기 위해, 암호화 알고리즘들의 주요 특성인 병렬 수행 가능성을 무시한 채, 동일 회로를 여러번 반복 수행시키는 방법으로 설계하였다. 이에 본 논문에서는 1998년 한국정보보호센터에서 개발한 국내 표준 암호화 알고리즘 SEED의 병렬 특성을 충분히 활용하는 새로운 회로 설계 방법을 제안한다. 이 방법에서는 암호 연산부의 획기적인 속도 개선을 위해 암호 블록의 16 라운드 각각을 하나의 단계로 하는 16 단계의 파이프라인 방식으로 회로를 구성한다. 설계된 회로 정보는 VHDL로 작성되었으며, VHDL 기능 시뮬레이션 검증 결과, 정확하게 동작함을 확인하였다. 또한 FPGA용 회로 합성 도구를 이용하여, 회로 구현시 필요한 회로 크기에 대한 검증을 실시한 결과, 하나의 FPGA 칩 안에 구현 가능함을 확인하였다. 이는 단일 FPGA 칩에 내장될 수 있는 고속, 고성능의 암호화 회로 구현이 가능함을 의미한다.

회로 크기 축소를 기반으로 하는 저 전력 암호 설계 (Low Power Cryptographic Design based on Circuit Size Reduction)

  • 유영갑;김승열;김용대;박진섭
    • 한국콘텐츠학회논문지
    • /
    • 제7권2호
    • /
    • pp.92-99
    • /
    • 2007
  • 본 논문은 기존의 블록 암호 프로세서를 128-bit 구조에서 32-bit구조로 소형화시킨 저 전력 구조를 제안하였다. 본 논문의 목적은 암호 이론 연구가 아닌 실용화 연구로서 실용화 결과를 보이는 것이다. 제안된 구조는 하드웨어 크기를 줄이기 위해 데이터 패스와 확산 함수가 수정되었다. 저전력 암호회로의 예로서 ARIA 알고리즘을 고쳐서 4개의 S-box가 사용되었다. 제안된 32-bit ARIA는 13,893 게이트로 구성되어있으며 기존 128-bit 구조보다 68.25% 더 작다. 설계된 회로는 매그너칩스의 0.35um CMOS 공정을 기반으로 표준 셀 라이브러리를 이용하여 합성되었다. 트랜지스터 레벨에서 전력 시뮬레이션 결과 이 회로의 전력 소모는71MHz에서 기존의 128-bit ARIA구조의 9.7%인 61.46mW으로 나타났다. 이 저전력 블록 암호 회로는 전원이 없는 무선 센서 네트워크 또는 RFID 정보보호에 핵심요소가 될 것이다.

대형자연시료 채취를 통한 시료 교란도 분석에 관한 연구 (A Study on Disturbance Effect of Clay by Block Sampling)

  • 신윤섭;김연정;김학중;김영웅
    • 한국지반공학회:학술대회논문집
    • /
    • 한국지반공학회 2003년도 봄 학술발표회 논문집
    • /
    • pp.325-332
    • /
    • 2003
  • In general, soil characteristics are estimated through the sample gathered by field boring without considering sample disturbance. However, soil characteristics must be changed by the degree of sample disturbance. Therefore it be need to estimate the soil characteristic considering sample disturbance which can be occurred by the change of stress condition, sampling technique and handling method. On this study, we analyzed the sample disturbance by using the methods of volume change, residual effective stress, elastic modulus and the curve of consolidation tests. In order to estimate the relationship between sample disturbance and soil characteristics, we used the piston sample and the block sample. As the results, it should be considered in design that the disturbance of the block sample, which affects the strength and compression properties of clay, is smaller than the disturbance of piston sample.

  • PDF

외부전극 형광램프 구동용 인버터 설계 및 제작 (Design and manufacture of Inverter for Driving Electrode Fluorescent Lamp)

  • 윤동한
    • 한국정보전자통신기술학회논문지
    • /
    • 제6권2호
    • /
    • pp.76-80
    • /
    • 2013
  • 본 논문에서는 LCD 백라이트용 외부전극 형광램프를 구동하기 위한 인버터를 설계하였다. 시스템을 AC 입력으로부터 램프를 구동하는 인버터까지의 과정을 2단 시스템으로 구성하면 기존의 시스템 보다 전력의 효율을 높일 수 있을 뿐만 아니라 부피나 무게의 감소, 나아가 저가격화에도 유리하다. EEFL를 구동하기 위해서 AC입력 전원을 안정적이고 역률을 높이며 AC 85V~265V에서 사용할 수 있도록 PFC Block과 EEFL를 구동하기 위한 Inverter Block으로 구성하였다.

유압 사축식 액셜 피스톤 펌프의 로드 구동에 관한 연구 제1보: 구동 메카니즘의 이론해석 (A Study on the Driving of Rods in Hydraulic Bent-axis-type Axial Piston Pump Part 1: The Theoretical Analysis of Driving Mechanism)

  • 김종기;오석형;정재연
    • Tribology and Lubricants
    • /
    • 제14권4호
    • /
    • pp.51-57
    • /
    • 1998
  • Recently, bent-axis-type axial piston pumps driven by rods being in extensively used in the world, because of simple design, lightweight, effective cost. So, to guarantee the quality of bent-axis-type axial piston pumps driven by rods, it is necessary to know characteristics of the driving mechanism of rods. But, as they perform both reciprocating and spinning motions, it is difficult to understand driving mechanism. In this paper, I studied the theoretical driving mechanisms of cylinder block driven by rods through geometric method. I found that the cylinder block was driven by one rod in limited area and the driving area was changed by rod's tilting angle and cylinder block's swivel angle.

Effect of Cassava Hay in High-quality Feed Block as Anthelmintics in Steers Grazing on Ruzi Grass

  • Wanapat, Metha;Khampa, S.
    • Asian-Australasian Journal of Animal Sciences
    • /
    • 제19권5호
    • /
    • pp.695-698
    • /
    • 2006
  • Six, one-year old dairy steers were randomly divided into two groups according to a Completely randomized design (CRD) to receive high-quality feed block (HQFB) without cassava hay and drenching (HQFB1+Ivomex) and HQFB with cassava hay (HQFB2) as block licks while grazing on Ruzi grass pasture. During the eight weeks, fecal parasitic egg counts dramatically declined for both treatment groups with 63.2 and 27.6% reduction from initial period for HQFB1+Ivomex and HQFB2, respectively. However, digestion of coefficients of nutrients particularly OM, were significantly higher in HQFB2 than, those in HQFB1+Ivomex, in addition, ADG of animals in HQFB2 tended to be higher than the group on HQFB1. It was, hence concluded that cassava hay could not only provide as a protein source but also serve as an anthelmintic in ruminants.

Linked Block Designs for Diallel Cross Experiment

  • Bae, Jong Sung;Lee, Yung Man;Baek, Jang Sun
    • Communications for Statistical Applications and Methods
    • /
    • 제8권3호
    • /
    • pp.661-666
    • /
    • 2001
  • In this paper we consider the properties of group divisible designs and triangular designs which belong to linked block designs. These designs have minimum number of experiments among the same average efficiency factor Optimal complete diallel cross designs are constructed by these designs. A list is prepared of all linked block designs in the class of group divisible designs and triangular designs enumerated by Clatworthy(1773).

  • PDF