• 제목/요약/키워드: Synthesizer

검색결과 443건 처리시간 0.024초

하모닉 발진을 이용한 5.8GHz 대역 주파수 합성기 (5.8GHz Band Frequency Synthesizer using Harmonic Oscillator)

  • 최종원;이문규;신금식;손형식
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.304-308
    • /
    • 2003
  • A low cost solution employing harmonic oscillation to the frequency synthesizer at 5.8 GHz is proposed. The proposed frequency synthesizer is composed of 2.9GHz PLL chip, 2.9GHz oscillator, and 5.8GHz buffer amplifier. The measured data shows a frequency tuning range of 290MHz, ranging from 5.65 to 5.94GHz, about 0.5dBm of output power, and a phase noise of -107.67 dBc/Hz at the 100kHz offset frequency. All spurious signals including fundamental oscillation power (2.9GHz) are suppressed at least 15dBc than the desired second harmonic signal.

  • PDF

PLL Synthesizer를 이용한 새로운 FM 회로 설계 및 제작 (Design and Implementation of a Novel Frequency Modulation Circuit using Phase Locked Synthesizer)

  • 양승식;이종환;염경환
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.224-228
    • /
    • 2003
  • In this paper, for phase lock loop(PLL) synthesizer, we introduce a novel but simple and low cost frequency modulation(FM) circuit of a flat peak frequency deviation for modulation signal from high to very low frequency penetrating into the loop-bandwidth of PLL. The FM circuit was basically designed to compensate an amount of feedback of the loop filter in PLL. The circuit also includes the capability of the adjustment of peak frequency deviation and blocking the interference with the loop filter. The designed circuit was successfully implemented and showed the flat frequency deviation as expected in the design.

  • PDF

하모닉 발진을 이용한 5.8 ㎓ 대역 주파수 합성기 (5.8 ㎓ Band Frequency Synthesizer using Harmonic Oscillation)

  • 최종원;신금식;이문규
    • 한국전자파학회논문지
    • /
    • 제15권4호
    • /
    • pp.421-427
    • /
    • 2004
  • 본 논문에서는 5.8 ㎓주파수 합성기에 대해 하모닉 발진을 적용하여 저가화 방안을 제안하였다. 제안한 주파수 합성기는 2.9 ㎓대역의 PLL 칩과 2.9 ㎓대역의 발진기, 그리고 5.8 ㎓대역의 버퍼 증폭기로 구성되어있다. 측정 결과는 5.65 ㎓에서 5.94 ㎓까지의 290 MHz주파수 가변범위와 약 0.5 ㏈m의 출력 전력, 그리고 100 KHz 오프셋 주파수에서 -107.67 ㏈c/Hz의 위상잡음을 보여준다. 기본 발진 전력(2.9 ㎓)을 포함한 모든 불요성분은 제안한 2차 하모닉 신호보다 적어도 15 ㏈c 이상 억압된다.

초소형 중계기용 듀얼 밴드 주파수합성기 개발에 관한 연구 (A Study on the Development of Dual-band PLL Frequency Synthesizer for miniature Repeater)

  • 나영수;김진섭;강용철;변상기;나극환
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2003년도 통신소사이어티 추계학술대회논문집
    • /
    • pp.37-40
    • /
    • 2003
  • The 1.63㎓, 2.33㎓ dual-band PLL frequency synthesizer has been developed for applications to the miniature repeater. The miniature dual-band repeater will be used at shopping mall, basements and underground parking lots. The in-loop 1.63㎓, 2.33㎓ dual-band PLL frequency synthesizer has been developed by designing Si BJT VCO and PLL loop circuits with Colpitts. The prototype of 1.63㎓, 2.33㎓ dual-band PLL frequency synthesizer of size 19${\times}$19${\times}$8(mm) has shown operating frequencies of 1.63㎓, 2.33㎓ ranges, RF output of 1dBm(PCS), 1dBm(IMT-2000), phase noise of -100 dBc/Hz(PCS), -95dBc/Hz(IMT-2000) at 10KHz offset, harmonics suppression of -24dB c(PCS), -15dBc(IMT-2000).

  • PDF

DDS 불요파 제거 알고리즘을 이용한 X 대역 주파수 도약 합성기 설계 (A Design of X band Frequency Hopping Synthesizer using DDS Spurious Reduction Method)

  • 권건섭
    • 한국군사과학기술학회지
    • /
    • 제13권5호
    • /
    • pp.775-784
    • /
    • 2010
  • In this paper we propose a design method of X band frequency hopping synthesizer in terms of phase noise and settling time with DDS driven PLL architecture, which has the advantages of high frequency resolution, fast settling time and small size. In addition, a noble method is proposed to remove the synthesizer output spurious signals due to superposition effect of DDS. The spurious signal which depend on its normalized frequency of DDS, can be dominant if they occur within the PLL loop bandwidth. We verify that the sources of that spurious signals are quasi-amplitude modulation and superposition effect, and suggest that such signals can be eliminated by intentionally creating frequency errors in the developed synthesizer.

Bluetooth용 CMOS Fractional-N 주파수 합성기의 설계 (Design of CMOS Fractional-N Frequency Synthesizer for Bluetooth system)

  • 이상진;이주상;유상대
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.890-893
    • /
    • 2003
  • In this paper, we have designed the fractional-N frequency synthesizer for bluetooth system using 0.35-um CMOS technology and 3.3-V single power supply. The designed synthesizer consist of phase-frequency detector (PFD), charge pump, loop filter, voltage controlled oscillator (VCO), frequency divider, and sigma-delta modulator. A dead zone free PFD is used and a modified charge pump having active cascode transistors is used. A Multi-modulus prescaler having CML D flip-flop is used and VCO having a tuning range from 746 MHz to 2.632 GHz at 3.3 V power supply is used. Total power dissipation is 32 mW and phase noise is -118 dBc/Hz at 1 MHz offset.

  • PDF

데이터링크 통신을 위한 PLL 주파수합성기 설계 (Design of PLL Frequency Synthrsizer for Data Link Communication)

  • 권상철;강경식
    • 대한안전경영과학회지
    • /
    • 제17권3호
    • /
    • pp.377-381
    • /
    • 2015
  • For the first time, PLL frequency synthesizer using DDS was adapted for the data link communication system which should fast transmit and receive each other with the correct information and fast Hopping System. It is inevitable to lost the synchronization by slow lock time about PLL and no cut off the noise. This paper propose the design of PLL frequency synthesizer which can make 800MHz frequency range. The PLL frequency synthesizer has three high qualities those are frequency accuracy, fast lock time and outstanding phase noise.

DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석 (Analysis of Phase Noise in Frequency Synthesizer with DDS Driven PLL Architecture)

  • 권건섭;이성재
    • 한국전자파학회논문지
    • /
    • 제19권11호
    • /
    • pp.1272-1280
    • /
    • 2008
  • 본 논문에서는 빠른 천이 시간 및 고해상도 특성을 동시에 만족하기 위해 주로 사용되는 DDS Driven PLL 구조 주파수 합성기의 위상 잡음 분석을 위한 모델링 방안을 제안하였다. 기준 주파수 발진기(reference oscillator) 및 전압 제어 발진기(VCO: Voltage Controlled Oscillator)는 Leeson 모델을 적용하여 측정 데이터를 근사하는 방법을 사용하였고, DDS 칩의 위상 잡음원은 DAC(Digital to Analog Converter) 동작에 근사하여 모델링하였다. PLL의 위상 잡음은 디지털 분주기의 위상 잡음원으로 근사하여 모델링하였으며, 특히 저역 통과 필터(low pass filter)의 각 소자들의 위상 잡음은 전압 제어 발진기의 위상 잡음과 함께 고려하는 방법을 제안하였다. 모델링된 각 잡음 원들을 선형 시스템 영역에서 중첩의 원리를 이용하여 분석함으로써 주파수 합성기 출력의 위상잡음 분포를 예측하였고, 그 결과를 제작된 주파수 합성기의 측정 결과와 비교 평가하였다.

위성 레이다용 QM급 주파수합성기 설계 및 제작 (Design and Implementation on Frequency Synthesizer Qualification Model Level for SAR payload)

  • 김동식;김현철;허전;김완식
    • 한국인터넷방송통신학회논문지
    • /
    • 제20권3호
    • /
    • pp.9-14
    • /
    • 2020
  • 본 논문에서는 SAR 탑재체에 적용할 수 있는 X-band 주파수합성기 인증모델(QM)을 설계 및 제작하고, 우주환경모의 시험을 통해 그 성능을 검증하였다. 제작된 주파수합성기는 상하향변환에 필요한 13.XXGHz 의 저잡음 국부신호를 생성하는 역할을 수행하며, 10Hz에서 1MHz 까지 측정된 적분 위상잡음은 -37.91 dBc 이다. 측정된 위상잡음을 통해 SAR 성능지표인 IRF성능 영향분석을 수행하였으며, 0.2 ps 의 지터로 PSLR과 ISLR에 영향 없이 SAR 시스템에 적용 가능함을 확인하였다. 또한, 열분석, 구조분석을 수행하여 안정성을 확인하였으며, 열진공, 열주기, 진동, 충격 시험을 통해 우주환경 내성을 확인하였다. 제작된 QM 급 주파수합성기는 L-band, C-band, Ku-band 주파수를 출력하며, 6U모듈 2개로 설계를 하였다. 본 연구를 통해 국내 위성용 RF 모듈의 국산화 기술 확보와 SAR 위성용 주파수합성기 기술 개발에 활용이 가능하다.

DDS를 이용한 Ka 대역 소형 레이다용 주파수합성기 (A Frequency Synthesizer for Ka band compact Radar using DDS)

  • 안세환;이만희;김홍락;권준범;최영락;김종호
    • 한국인터넷방송통신학회논문지
    • /
    • 제17권6호
    • /
    • pp.51-57
    • /
    • 2017
  • 본 논문에서는 Ka 대역 소형 레이다용 주파수합성기를 제안하였다. 제작된 주파수합성기는 시스템에서 요구하는 다양한 파형을 생성하고 고속의 파형 및 주파수 전환을 위해 DDS를 적용하였다. 소형화를 위해 Ku 대역에는 MMIC를 최대한 적용하여 Ka 대역 회로를 소형 집적화 하였고 파형발생부 과 주파수 상향 변환부를 하나의 모듈로하여 설계 제작하였다. 제안된 주파수합성기는 선형 주파수 변조 파형과 위상변조 가능한 주파수 변조 연속 파형 등 발생이 가능하고, 대역폭 1GHz, 주파수 전환 속도 $0.191{\mu}sec$, 1 kHz 오프셋(offset)에서 -89.16 dBc/Hz의 위상잡음, 불요파 -50.9 dBc가 측정되었다.