• 제목/요약/키워드: RF noise

검색결과 623건 처리시간 0.033초

IMT-2000단말기용 RF 수신모듈 설계 및 제작에 관한 연구 (A Study on the Design and Fabrication of RF Receiver Module for IMT-2000 Handset)

  • 이규복;송희석;박종철
    • 마이크로전자및패키징학회지
    • /
    • 제7권3호
    • /
    • pp.19-25
    • /
    • 2000
  • 본 논문에서는 5 MHz의 채널 대역폭을 갖는 IMT-2000단말기용 RF 수신모듈을 설계하여 제작하였다. 제작된 RF수신모듈은 저잡음증폭기, RF SAW필터, 하향 변환기, IF SAW필터, AGC, PLL 주파수합성기로 구성되어졌다. 저잡음증폭기의 잡음지수와 IIP3는 2.14 GHz에서 0.8 dB와 3 dBm이고, 하향 변환기의 변환이득은 10 dB, AGC의 활성영역은 80 dB이었고, PLL의 위상잡음은 100 kHz에서 -100 dBc이였다. 수신모듈의 수신감도는 -48 dBm으로 제작되었다.

  • PDF

고온초전도 선재와 정합회로를 이용한 RF coil 제작에 대한 기초연구 (Study on fabricated RF coil using high-temperature superconductor tape and matching circuit for low field MRI system)

  • 김동혁;고락길;강부민;하동우;손명환;문치웅
    • 한국초전도ㆍ저온공학회논문지
    • /
    • 제14권1호
    • /
    • pp.44-47
    • /
    • 2012
  • The substantial improvement of the signal-to-noise ratio (SNR) can be achieved with small-size samples or low-field MRI system by high-temperature superconducting(HTS) RF coil. The typical HTS RF coil made of HTS thin film is expensive and is limited the coil geometry to planar surface coil. In this study, commercial Bi-2223 HTS tapes was used as RF coil for a 0.35T permanent MRI system. It has advantages of both much lower cost and easier fabrication over HTS thin film coil. SNR gain of the image obtained from the HTS RF coil over a conventional Cu RF coil at room temperature was about 2.4-fold and 1.9-fold using the spin echo pulse sequence and gradient echo pulse sequence respectively.

RF Receiver design for Satellite Digital Audio Reception (Antenna)

  • Kim, Jang-Wook;Jeon, Joo-Seong
    • 한국컴퓨터정보학회논문지
    • /
    • 제24권7호
    • /
    • pp.71-78
    • /
    • 2019
  • This paper describes a design for a RF receiver to receive satellite digital audio service. The RF receiver designed in this study is a planar structure that is easy to install on the rooftop of a car and is compact in size. In addition, it can be applied to certain commercial models because it has low noise and high gain characteristics. The impedance bandwidth of antenna is 17.8%(415MHz), and the axial ratio is below 3dB as good properties for the bandwidth of 40MHz which is a satellite digital audio service band. Also, it had a broad radiation beamwidth of $95.41^{\circ}$ in H-plane and $117.45^{\circ}$ in E-plane. From the results of the field test of satellite digital audio service reception for the RF receiver, it demonstrated good C/N rate(10.2dB).

A New Approach for Built-in Self-Test of 4.5 to 5.5 GHz Low-Noise Amplifiers

  • Ryu, Jee-Youl;Noh, Seok-Ho
    • ETRI Journal
    • /
    • 제28권3호
    • /
    • pp.355-363
    • /
    • 2006
  • This paper presents a low-cost RF parameter estimation technique using a new RF built-in self-test (BIST) circuit and efficient DC measurement for 4.5 to 5.5 GHz low noise amplifiers (LNAs). The BIST circuit measures gain, noise figure, input impedance, and input return loss for an LNA. The BIST circuit is designed using $0.18\;{\mu}m$ SiGe technology. The test technique utilizes input impedance matching and output DC voltage measurements. The technique is simple and inexpensive.

  • PDF

고주파 시스템 온 칩 응용을 위한 온 칩 검사 대응 설계 회로 (On-Chip Design-for-Testability Circuit for RF System-On-Chip Applications)

  • 류지열;노석호
    • 한국정보통신학회논문지
    • /
    • 제15권3호
    • /
    • pp.632-638
    • /
    • 2011
  • 본 논문은 고주파 시스템 온 칩 응용을 위한 온 칩 검사 대응 설계 (Design-for-Testability, DFT) 회로를 제안한다. 이러한 회로는 고주파 회로의 주요 성능 변수들 즉, 입력 임피던스, 전압이득, 잡음지수, 입력 전압 정재비 (VSWRin) 및 출력 신호대 잡음비 (SNRout)를 고가의 장비없이 측정 가능하다. 이러한 고주파 검사 회로는 DFT 칩으로부터 측정된 출력 DC 전압에 실제 고주파 소자의 성능을 제공하는 자체 개발한 이론적인 수학적 표현식을 이용한다. 제안한 DFT 회로는 외부 장비를 이용한 측정 결과와 비교해 볼 때 고주파 회로의 주요 성능 변수들에 대해 5.25GHz의 동작주파수에서 2%이하의 오차를 각각 보였다. DFT 회로는 고주파 소자 생산뿐만 아니라 시스템 검사 과정에서 칩들의 성능을 신속히 측정할 수 있으므로 불필요한 소자 복사를 위해 소요되는 엄청난 경비를 줄일 수 있으리라 기대한다.

고속 디지털 시스템 잡음에 의한 RF 시스템 간섭(RFI) 현상에 관한 시스템 레벨의 EMC 분석 및 대책 기술 연구 동향 (Recent Trends in System-Level EMC Investigation and Countermeasure Technology for RF Interference Due to High-Speed Digital System Noise)

  • 구태완;이호성;육종관
    • 한국전자파학회논문지
    • /
    • 제25권10호
    • /
    • pp.966-982
    • /
    • 2014
  • 본 논문에서는 고속 디지털 시스템에서 발생하는 잡음에 의해 RF 시스템의 특성이 열화되는 현상(RF interference: RFI)에 관한 시스템 레벨의 EMC 분석 기술과 주요 잡음원인 고속 디지털 시스템에서의 EMC 대책 기술을 소개하고 분석하였다. 현재 하나의 전자기기에서 시스템 간 발생하는 EMI/EMC 문제는 더욱 심각해지고 있으며, 특히 디지털 시스템의 EMI에 의한 RFI 문제는 주요 관심 문제로 인식되고 있다. 따라서 본 논문에서는 현재까지 연구되어진 부품 레벨부터 시스템 레벨까지의 RFI 연구에 대하여 소개하고 분석하였다. 그리고 이 문제를 해결하기 위해서 주요 잡음원 중의 하나인 고속 디지털 인터페이스에서 발생하는 공통모드 잡음의 발생 원인과 그에 대한 대책 연구에 관하여 분석하였다. 마지막으로, 앞으로 RFI 문제를 해결하기 위한 시스템 레벨의 EMC 분석 및 대책 연구방향을 제시하였다.

지그비(ZigBee) 응용을 위한 고선형, 저잡음 2.4GHz CMOS RF 프론트-엔드(Front-End) (A High Linear And Low Noise COMOS RF Front-End For 2.4GHz ZigBee Applications)

  • 이승민;정춘식;김영진;백동현
    • 한국항행학회논문지
    • /
    • 제12권6호
    • /
    • pp.604-610
    • /
    • 2008
  • 본 논문은 지그비(ZigBee) 응용을 위한 2.4 GHz CMOS RF 프론트-엔드(front-end) 설계에 관한 기술이다. Front-End는 저잡음 증폭기(LNA), 주파수 변환기(Mixer)로 구성 되며, 2 MHz의 중간 주파수 (IF : intermediate frequency)를 사용 한다. LNA는 피드백저항을 사용한 Common-Source(CS with resistive feedback) 구조와 축퇴(degeneration) 인덕터를 사용 하였고, 20db의 전압 이득을 디지털신호로 조절할 수 있다. Mixer는 저전류 소모를 고려하여 수동(passive) 구조로 설계하였다. RF front-end는 $0.18{\mu}m$ 1P6M CMOS 공정을 이용하여 구현하였으며 1.8V의 전압으로부터 3.28 mA의 전류 소모를 하며 측정 결과 NF는 4.44 dB, IIP3는 -6.5 dBm을 만족시킨다.

  • PDF

IEEE 802.15.4g SUN 표준을 지원하는 920 MHz 대역 0.18-um CMOS RF 송수신단 통합 회로단 설계 (A 0.18-um CMOS 920 MHz RF Front-End for the IEEE 802.15.4g SUN Systems)

  • 박민경;김종명;이경욱;김창완
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2011년도 추계학술대회
    • /
    • pp.423-424
    • /
    • 2011
  • 본 논문은 IEEE 802.15.4g SUN (Smart utility network)을 지원하는 920 MHz 대역 RF 송수신단 통합회로 구조를 제안한다. 제안하는 통합회로는 920 MHz에서 동작하고 구동증폭기, RF 스위치, 그리고 저잡음 증폭기로 구성되어 있다. 송신모드에서는 구동 증폭기가 동작하는데 싱글 구조로 설계되어 트랜스퍼머에 의한 출력 신호 손실을 제거 하였고 또한 RF 스위치의 위치를 수신단에 적용하여 출력 신호 손실을 제거 하였다. 수신모드에서는 RF 스위치와 저잡음 증폭기가 동작되는데 싱글 입력 신호에 대해 차동 출력 신호를 제공할 수 있다. 구동증폭기의 부하와 저잡음 증폭기의 입력 정합회로는 한 개의 LC 공진회로를 공유하여 칩 면적을 최소화 할 수 있다. 본 논문에서 제안하는 통합회로는 $0.18-{\mu}m$ CMOS 공정을 사용하여 설계하였고, 1.8 V 공급 전압에서 구동증폭기는 3.6 mA, 저잡음 증폭기는 3.1 mA의 전류를 소모한다.

  • PDF

공용 데이터링크 RF 송수신기 설계 및 구현 (RF Transceiver Design and Implementation for Common Data Link)

  • 김주연
    • 전기전자학회논문지
    • /
    • 제19권3호
    • /
    • pp.371-377
    • /
    • 2015
  • 본 논문은 공용 데이터링크용 RF 송수신기 설계 및 제작에 관한 것이다. 송신부는 주파수 상향변환부, 전력증폭부, 듀플렉서로 구성된다. 수신부는 듀플렉서, 저잡음증폭부, 주파수 하향변환부로 구성된다. 최대 전송 거리, 수신 감도 등의 전기적 특성과 온도 특성을 충족하도록 설계되었다. RF 송수신기의 요구 규격을 만족하기위해 모델링 및 시뮬레이션을 이용하여 설계 및 구현하였다. 송신 출력과 잡음 지수는 각각 38.58dBm 및 5.5dB로 측정되었다. 전기적 특성 시험 및 온도 특성 시험으로 요구사항을 모두 만족함을 확인하였다.

An On-Chip Differential Inductor and Its Use to RF VCO for 2 GHz Applications

  • Cho, Je-Kwang;Nah, Kyung-Suc;Park, Byeong-Ha
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제4권2호
    • /
    • pp.83-87
    • /
    • 2004
  • Phase noise performance and current consumption of Radio Frequency (RF) Voltage-Controlled Oscillator (VCO) are largely dependent on the Quality (Q) factor of inductor-capacitor (LC) tank. Because the Q-factor of LC tank is determined by on-chip spiral inductor, we designed, analyzed, and modeled on-chip differential inductor to enhance differential Q-factor, reduce current consumption and save silicon area. The simulated inductance is 3.3 nH and Q-factor is 15 at 2 GHz. Self-resonance frequency is as high as 13 GHz. To verify its use to RF applications, we designed 2 GHz differential LC VCO. The measurement result of phase noise is -112 dBc/Hz at an offset frequency of 100 kHz from a 2GHz carrier frequency. Tuning range is about 500 MHz (25%), and current consumption varies from 5mA to 8.4 mA using bias control technique. Implemented in $0.35-{\mu}m$ SiGe BiCMOS technology, the VCO occupies $400\;um{\times}800\;um$ of silicon area.