• 제목/요약/키워드: Poly-silicon TFT

검색결과 137건 처리시간 0.028초

Ni 금속 촉매를 이용한 비정질 실리콘 박막의 결정화에서의 전계의 영향 (Influence of the electric field on the crystallization of amorphous silicon thin film using Ni catalyst)

  • 강선미;최덕균
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 추계학술발표강연 및 논문개요집
    • /
    • pp.190-190
    • /
    • 2003
  • 현재 a-Si TFT는 평판 디스플레이 소자로서 주로 사용되고 있으나 점차 고속응답속도 특성, 고화질이 요구됨에 따라 높은 전계효과 이동도를 가진 poly-Si TFT로 대체하기 위한 연구가 진행되고 있으며 특히 poly-Si TFT를 상용 유리 기판에 적용하기 위해 비정질 실리콘의 저온 결정화에 대한 연구가 활발히 진행 되고 있다. 본 연구에서는 극박막의 Ni을 선택적으로 증착하여 전계 유도방향성 결정화 (Field Aided Lateral Crystallization : FALC) 공정을 이용하여 결정화를 진행하였으며 전계를 인가하지 않은 경우와 전계를 인가한 경우, 전계 세기에 따른 결정화에 대하여 비교하였다.

  • PDF

다결정 실리콘 TFT의 불균일도 개선을 위한 트랜지스터 슬라이싱 (Reducing the Poly-Si TFT Nonuniformity by Transistor Slicing)

  • 이민호;이인환
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 1999년도 하계종합학술대회 논문집
    • /
    • pp.261-264
    • /
    • 1999
  • This paper presents a circuit-level method to deal with transistor nonuniformity In this method, which is called transistor slicing, a transistor is implemented as a parallel connection of multiple smaller transistors. The paper analyzes the method and demonstrates that transistor slicing can effectively reduce the nonuniformity in TFT mobility and threshold voltage. The method is particularly useful in Implementing analog functions using poly-silicon TFTs which show a significant level of nonuniformity.

  • PDF

System-On-Panel을 위한 Poly-Si TFT Vth보상 전류원 (Vth Compensation Current Source with Poly-Si TFT for System-On-Panel)

  • 홍문표;정주영
    • 대한전자공학회논문지SD
    • /
    • 제43권10호
    • /
    • pp.61-67
    • /
    • 2006
  • 본 논문에서는 Poly-Si의 불규칙한 Grain boundary 분포로 인해 발생하는 문턱전압의 변화에 대해서도 일정한 전류를 흘려줄 수 있는 전류원을 제안하였다. 기존의 문턱전압 보상 전류원에 비해 넓은 입력전압 범위에서도 포화영역의 특성이 매우 향상되었으며 문턱전압의 변화에 따른 전류의 오차를 감소시킬 수 있었다. 마지막으로 HSPICE 시뮬레이션 과정을 통해 Poly-Si TFT의 특성곡선과 제안된 전류원의 특성곡선을 비교하였으며 각각의 입력전압에 대한 문턱전압의 변화에 따른 출력전류의 상대오차를 측정하였다.

플레티늄-실리사이드를 이용한 쇼트키 장벽 다결정 박막 트랜지스터 (Schottky Barrier Thin Film Transistor by using Platinum-silicided Source and Drain)

  • 신진욱;정홍배;이영희;조원주
    • 한국전기전자재료학회논문지
    • /
    • 제22권6호
    • /
    • pp.462-465
    • /
    • 2009
  • Schottky barrier thin film transistors (SB-TFT) on polycrystalline silicon(poly-Si) are fabricated by platinum silicided source/drain for p-type SB-TFT. High quality poly-Si film were obtained by crystallizing the amorphous Si film with excimer laser annealing (ELA) or solid phase crystallization (SPC) method, The fabricated poly-Si SB-TFTs showed low leakage current level and a large on/off current ratio larger than 10), Significant improvement of electrical characteristics were obtained by the additional forming gas annealing in 2% $H_2/N_2$ ambient, which is attributed to the termination of dangling bond at the poly-Si grain boundaries as well as the reduction of interface trap states at gate oxide/poly-Si channel.

Poly-Silicon TFT's on Metal Foil Substrates for Flexible Displays

  • Hatalis, Miltiadis;Troccoli, M.;Chuang, T.;Jamshidi, A.;Reed, G.
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2005년도 International Meeting on Information Displayvol.I
    • /
    • pp.692-696
    • /
    • 2005
  • In an attempt to fabricate all inclusive display systems we are presenting a study on several elements that would be used as building blocks for all-on-board integrated applications on stainless steel foils. These systems would include in the same substrate all or many of the components needed to drive a flat panel OLED display. We are reporting results on both digital and analog circuits on stainless steel foils. Shift registers running at speeds greater than 1.0MHz are shown as well as oscillators operating at over 40MHz. Pixel circuits for driving organic light emitting diodes are presented. The device technology of choice is that based on poly-silicon TFT technology as it has the potential of producing circuits with good performance and considerable cost savings over the established processes on quartz or glass substrates (amorphous Silicon a-Si:H or silicon on Insulator SOI).

  • PDF

이중 금속 측면 결정화를 이용한 40$0^{\circ}C$ 다결정 실리콘 박막 트랜지서터 제작 및 그 특성에 관한 연구 (Fabrication and Characteristics of poly-Si thin film transistors by double-metal induced lteral crystallization at 40$0^{\circ}C$)

  • 이병일;정원철;김광호;안평수;신진욱;조승기
    • 전자공학회논문지D
    • /
    • 제34D권4호
    • /
    • pp.33-39
    • /
    • 1997
  • The crystallization temperature of an amorphous silicon (a-Si) can be lowered down to 400.deg. C by a new method : Double-metal induced lateral crystallization (DMILC). The a-Si film was laterally crystallized from Ni and Pd deposited area, and its lateral crystallization rate reaches up to 0.2.mu.m/hour at that temperature and depends on the overlap length of Ni and Pd films; the shorter the overlap length, the faster the rate. Poly-Silicon thin film transistors (poly-Si TFT's) fabricated by DMILC at 400.deg. C show a field effect mobility of 38.5cm$^{3}$/Vs, a minimum leakage current of 1pA/.mu.m, and a slope of 1.4V/dec. The overlap length does not affect the characteristics of the poly-Si TFT's, but determines the lateral crystallization rate.

  • PDF

엑시머 레이저를 이용한 저온 다결정 실리콘 박막 트랜지스터의 특성 (Characteristics of low temperature poly-Si thin film transistor using excimer laser annealing)

  • 강수희;김영훈;한진우;서대식;한정인
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2006년도 하계학술대회 논문집 Vol.7
    • /
    • pp.430-431
    • /
    • 2006
  • This letter reports the fabrication of polycrystalline silicon thin-film transistors (poly-Si TFT) on flexible plastic substrates using amorphous silicon (a-Si) precursor films by sputter deposition. The a-Si films were deposited with mixture gas of argon and helium to minimize the argon incorporation into the film. The precursor films were then laser crystallized using XeCl excimer laser irradiation and a four-mask-processed poly-Si TFTs were fabricated with fully self-aligned top gate structure.

  • PDF

Anneal Temperature Effects on Hydrogenated Thin Film Silicon for TFT Applications

  • Ahn, Byeong-Jae;Kim, Do-Young;Yoo, Jin-Su;Junsin Yi
    • Transactions on Electrical and Electronic Materials
    • /
    • 제1권2호
    • /
    • pp.7-11
    • /
    • 2000
  • a-Si:H and poly-Si TFT(thin film transistor) characteristics were investigated using an inverted staggered type TFT. The TFT an as-grown a-Si:H exhibited a low field effect mobility, transconductance, and high gate threshold voltage. The poly-Si films were achieved by using an isothermal and RTA treatment for glow discharge deposited a-Si:H films. The a-Si:H films were cystallized at the various temperature from 600$^{\circ}C$ to 1000$^{\circ}C$. As anneal temperature was elevated, the TFT exhibited increased g$\sub$m/ and reduced V$\sub$ds/. V$\sub$T/. The poly-Si grain boundary passivation with grain boundary trap types and activation energies as a function of anneal temperature. The poly-si TFT showed an improved I$\sub$nm//I$\sub$off/ ratio of 10$\^$6/, reduced gate threshold voltage, and increased field effect mobility by three orders.

  • PDF

Development of a Low Temperature Doping Technique for Application in Poly-Si TFT on Plastic Substrates

  • Hong, Wan-Shick;Kim, Jong-Man
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2003년도 International Meeting on Information Display
    • /
    • pp.1131-1134
    • /
    • 2003
  • A low temperature doping technique has been studied for application in poly-Si TFT's on plastic substrates. Heavily-doped amorphous silicon layers were deposited on poly-Si and the dopant atoms were driven in by subsequent excimer laser annealing. The entire process was carried out under a substrate temperature of $120^{\circ}C$, and a sheet resistance as low as $300 {\Omega}/sq$. was obtained.

  • PDF

낮은 온도 하에서 수소처리 시킨 다결정 실리콘을 사용한 새로운 구조의 n-TFT에서 개선된 열화특성 (Improved Degradation Characteristics in n-TFT of Novel Structure using Hydrogenated Poly-Silicon under Low Temperature)

  • 송재열;이종형;한대현;이용재
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 춘계종합학술대회 A
    • /
    • pp.105-110
    • /
    • 2008
  • 식각 형상비에 의해 경사형 스페이스를 갖는 도핑 산화막을 이용한 LDD 영역을 갖도록 제작한 다결정 TFT의 새로운 구조를 제안한다. 소자 특성의 신뢰성을 위해 수소($H_2$)와 수소/플라즈마 처리 공정으로 다결정 실리콘에 수소 처리시킨 n-채널 다결정 실리콘 TFT 소자를 제작하였다. 소자에 최대 누설전류의 게이트 전압 조건에서 소자에 스트레스를 인가시켰다. 게이트 전압 스트레스 조건에 의해 야기되는 열화 특성인자들은 드레인 전류, 문턱전압($V_{th}$), 부-문턱전압 기울기(S), 최대 전달 컨덕턴스($g_m$), 그리고 파워인자 값을 측정/추출하였으며, 수소처리 공정이 소자 특성의 열화 결과에 미치는 관계를 분석하였다. 특성 파라미터의 분석 결과로써, 수소화 처리시킨 n-채널 다결정 실리콘 박막 트랜지스터에서 열화특성의 원인들은 다결정 실리콘/산화막의 계면과 다결정 실리콘의 그레인 경계에서 실리콘-수소 본드의 해리에 의한 현수 본드의 증가이었다. 이 증가가 소자의 핫-캐리어와 결합으로 개선된 열화 특성의 원인이 되었다. 따라서 새로 제안한 다결정 TFT의 구조는 제작 공정 단계가 간단하며, 소자 특성에서 누설전류가 드레인 영역 근처 감소된 수평 전계에 의해 감소되었다.

  • PDF