• 제목/요약/키워드: Parallel divider

검색결과 30건 처리시간 0.026초

병렬 연결된 전송선로를 이용한 비대칭 전력 분배기 (Unequal Power Divider using Parallel Connection Transmission Line)

  • 권상근;김영;윤영철
    • 한국항행학회논문지
    • /
    • 제17권2호
    • /
    • pp.202-207
    • /
    • 2013
  • 본 논문에서는 병렬 연결된 전송선로를 이용하여 고 비율 비대칭 전력 분배기를 설계하였다. 병렬 연결된 전송선로는 마이크로스트립 기술로 구현하기 어려운 낮은 임피던스의 전송선로를 높은 임피던스 전송선로로 구현하는 방법이다. 비율 비대칭 분배기 구현 시 사용되는 낮은 임피던스를 구현하기 위하여 병렬 연결된 전송선로를 이용함으로서 구현을 쉽게 할 수 있었다. 이러한 설계방법의 타당성을 보이기 위해서 중심 주파수 1 GHz에서 10:1 비율의 비대칭 전력 분배기를 제작하였고, 이것의 특성은 시뮬레이션과 거의 동일함을 확인하였다.

Mobile Phone Camera의 이미지 프레임 단위 처리를 위한 소형화된 Serial-Divider의 하드웨어 구현 (Hardware Implementation of Minimized Serial-Divider for Image Frame-Unit Processing in Mobile Phone Camera.)

  • 김경린;이성진;김현수;김강주;강봉순
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2007년도 추계종합학술대회
    • /
    • pp.119-122
    • /
    • 2007
  • 본 논문에서는 모바일 폰 카메라의 프레임 단위 영상 신호 처리 과정에서 필요한 나눗셈 연산을 위한 나눗셈기 설계 방법을 제안한다. 나눗셈기의 내부 데이터 처리 방법에는 직렬 방식과 병렬 방식이 있다. 직렬방식은 실시간 연산이 가능한 반면에 많은 비교기와 Buffer Memory의 사용으로 인해 하드웨어 사이즈가 크다. 병렬방식은 실시간 연산을 할 수 없지만 하나의 비교기를 공유해서 연산함으로 직렬방식에 비해 하드웨어 크기를 줄일 수 있다. 이미지 처리를 위한 프레임 단위 연산은 실시간 연산을 필요로 하지 않으므로 하드웨어 자원으 효율성을 위해 직렬방식 나눗셈기를 적용한다. 입출력 조건을 동일하게 해서 병렬방식과 직렬방식의 나눗셈을 구현하여 하드웨어 크기를 비교 했을 때 동일한 동작 주파수에서 직렬방식의 나눗셈기가 병렬방식의 나눗셈기의 대락 1/8 정도의 하드웨어 크기를 가지는 것을 확인하였다.

  • PDF

${\pi}$-형 병렬 스터브 전송선로를 이용한 WLAN용 이중대역 Wilkinson 전력 분배기에 대한 연구 (A Study on dual-band Wilkinson power divider with ${\pi}$-shaped parallel stub transmission lines for WLAN)

  • 조원근;김동식;하동익;조형래
    • 한국ITS학회 논문지
    • /
    • 제9권6호
    • /
    • pp.105-112
    • /
    • 2010
  • 최근, 무선통신 시스템의 발전으로 다중대역을 위해 광대역에서 동작하는 회로들이 소개되었다. 하지만 광대역에서 동작하는 회로들은 필연적으로 크기가 증가하는 단점이 있다. 이중대역에서 동작하는 회로는 원하는 두 주파수에서만 동작하기 때문에 불필요한 소자들의 감소로 소형화가 가능하다. Wilkinson 전력 분배기는 무선통신시스템에서 전력분배를 위해 일반적으로 사용되는 소자로써, 이 또한 최근 이중대역이 요구되어지고 있다. 본 논문에서는 IEEE 802.11n WLAN을 위하여 2.45GHz와 5.2GHz에서 동작하는 소형화된 이중대역 Wilkinson 전력 분배기를 제안한다. 제안된 Wilkinson 전력 분배기는 일반적인 Wilkinson 전력분배기의 ${\lambda}$/4파장 부분을 ${\pi}$-형 병렬 스터브라인으로, 전기적 길이와 임피던스를 변환하여 수행되었다.

평행판 전극과 전기장 센서를 이용한 교류 고전압 발생원의 측정범위 확장기술 개발 (Development for Measurement Range Extension Technique of AC High Voltage Source using Parallel Plates Electrode and Electric Field Sensor)

  • 강전홍;류제천;이상화;김규태;김명수;한상옥;정재갑
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제55권9호
    • /
    • pp.446-451
    • /
    • 2006
  • The output voltage value of AC high voltage source has been usually measured by employing the high voltage divider of inductive or capacitive type. In the study, we have developed a new method for measuring the output voltage up to 60kV using parallel plates electrode and electric field sensor, which are constructed by home-made. Unlikely the conventional method using a high voltage divider, this developed method makes it possible to extend the range of output voltage from known low voltage measurement to high voltage measurement. From the linearity measured between electric field and applied voltage in the output voltage range of 1kV-30kV, the output voltage value up to 60kV can be obtained by the electric field measurement using the electric field sensor. The output voltage value obtained using the method is consistent with that obtained using high voltage divider within corresponding uncertainties.

9개의 하모닉을 억제하는 월킨슨 전력 분배기 (Modified Wilkinson Power Divider for Harmonic 제거)

  • 강인호;김정훈
    • 한국전자파학회:학술대회논문집
    • /
    • 한국전자파학회 2003년도 종합학술발표회 논문집 Vol.13 No.1
    • /
    • pp.273-277
    • /
    • 2003
  • This paper presents a structure of the Wilkinson power divider that can suppress the 9ea harmonic output. The power divider consists of ${\lambda}/4n$ open stubs, which are located at the $3{\lambda}/4$ branches and parallel connection of resistor which shunts the output ports. Experimental results show that this power divider suppresses from 1st to 9th harmonic components to less than -37dB, while maintaining the characteristics of a conventional Wilkinson power divider; featuring an equal power split, a simultaneous impedance matching at all ports and a good isolation between output ports. these results agree quite well with the simulation results.

  • PDF

CPW와 Offset 결합 전송선로를 이용한 비대칭 다단 분배기 (Unequal Multi-Section Power Divider using CPW and Offset Coupled Transmission Lines)

  • 최종운;윤영철;성규제;김영
    • 한국항행학회논문지
    • /
    • 제23권4호
    • /
    • pp.309-315
    • /
    • 2019
  • 본 논문은 1:3과 1:4 분배 비율을 갖는 비대칭 분배기를 CPW와 offset 결합 전송선로를 이용하여 다단 구조로 구현한 것이다. 이 분배기는 다단 구조의 전송선로와 캐패시터와 저항이 병렬로 연결된 회로로 구성되어 있다. 다단 전송선로는 임의의 임피던스로 종단된 ${\lambda}/4$ 단일 전송선로를 분해하여 그것을 $90^{\circ}$ 전기적 길이보다 짧은 다단 전송선로로 정합시키는 방법으로 구현하였고, RC 병렬회로는 출력 포트의 반사계수와 출력 포트 사이의 고립 특성을 얻기 위해서 전송선로 사이에 연결하였다. 이러한 방법으로 2 GHz에서 설계된 전력분배기는 각 단의 전송선로는 ${\lambda}/4$보다 짧게 구현되어 기존 것 보다 최소 27% 작게 구현하였고, 광 대역 특성을 얻을 수 있음을 확인하였다.

A Parallel Coupled QVCO and Differential Injection-Locked Frequency Divider in 0.13 μm CMOS

  • Park, Bong-Hyuk;Lee, Kwang-Chun
    • Journal of electromagnetic engineering and science
    • /
    • 제10권1호
    • /
    • pp.35-38
    • /
    • 2010
  • A fully integrated parallel-coupled 6-GHz quadrature voltage-controlled oscillator (QVCO) has been designed. The symmetrical parallel-coupled quadrature VCO is implemented using 0.13-${\mu}m$ CMOS process. The measured phase noise is -101.05 dBc/Hz at an offset frequency of 1 MHz. The tuning range of 710 MHz is achieved with a control voltage ranging from 0.3 to 1.4 V. The average output phase error is about $1.26^{\circ}$ including cables and connectors. The QVCO dissipates 10 mA including buffer from the 1.5 V supply voltage. The output characteristic of the differential injection-locked frequency divider (DILFD), which has similar topology to the QVCO, is presented.

마이크로웨이브 방사형 전력 결합기 설계 (The design of a microwave radial power combiner)

  • 임재욱;강원태;이상호;장익수
    • 전자공학회논문지D
    • /
    • 제34D권8호
    • /
    • pp.1-7
    • /
    • 1997
  • In ahigh power amplifier design, power combiner/divider is used to connect low power amplifiers in parallel. The raidal structure of the powe combiner/divider has not only a good characteristics of port-to-port isolation but also an advantage of giving a redundancy to the structure itself by using RF switches. The parastics of a power resistor, that would be a problem in design process, are removed by both slot lines and cavity resonators, and the comon node in the circuit is rdesigned as a planar topology, and thus a new type of 4-way radial power combiner/divider is accomplished at 1840 ~ 1870 MH PCS frequency band. The insertion loss, reflection, and isolation characteristics of 40way radial power combiner/divider which can be adaptable to PCS system in this thesis are -0.3dB, -24dB,a dn -27dB respectively.

  • PDF

유한 필드 GF(2m)상의 비트-패러럴 시스톨릭 나눗셈기 (Bit-Parallel Systolic Divider in Finite Field GF(2m))

  • 김창훈;김종진;안병규;홍춘표
    • 정보처리학회논문지A
    • /
    • 제11A권2호
    • /
    • pp.109-114
    • /
    • 2004
  • 본 논문에서는 유한 필드 GF$(2^m)$상에서 모듈러 나눗셈 A($\chi$)/B($\chi$) mod G($\chi$)을 수행하는 고속의 병렬 시스톨릭 나눗셈기를 제안한다. 제안된 나눗셈기는 이진 최대공약수(GCD) 알고리즘에 기반하며, FPGA 칩을 이용하여 구현 및 검증한다. 본 연구에서 제안된 나눗셈기는 연속적인 입력 데이터에 대해 초기 5m-2 클럭 사이클 지연후, 1 클럭 사이클 비율로 나눗셈 결과를 출력한다. 본 논문에서 제안된 나눗셈기를 기존의 병렬형 시스톨릭 나눗셈기들과 비교했을 때, 훨씬 적은 하드웨어의 사용으로 계산지연 시간을 상당히 감소 시켰다. 또한 제안된 나눗셈기는 기약다항식의 선택에 어떠한 제약도 두지 않을 뿐 아니라 매우 규칙적이고 묘듈화 하기 쉽기 때문에 필드 크기 m에 대하여 높은 확장성 및 유연성을 제공한다. 따라서 제안된 구조는 VLSI 구현에 매우 적합하다.

원형 부채꼴 모양의 2 GHz 대역 전력 분배기-결합기 (Circular Sector-Shaped 2 GHz Band Power Divider-Combiner)

  • 김영
    • 한국항행학회논문지
    • /
    • 제24권4호
    • /
    • pp.299-304
    • /
    • 2020
  • 본 논문은 평면형 구조를 갖는 원형 부채꼴 모양의 전력 분배기-결합기 설계에 대한 것이다. 이 구조는 직렬형으로 구성할 수 있으며 원형 부채꼴 모양으로 인하여 간단한 회로 구성과 출력의 크기와 위상 발란스 특성을 개선할 수 있으며, 이것은 단순한 입력 정합회로를 갖고 있으며 출력 포트 사이에 RC 병렬 회로를 삽입하여 출력의 반사계수와 고립도를 개선하였다. 설계된 분배기와 결합기는 구조적으로 부채꼴 모양의 대칭적으로 설계되었기 때문에 출력 포트를 2개 또는 4개로 구성하였을 때 출력 사이의 크기 발란스 ± 0.1 dB 와 위상 발란스 ± 1o를 갖는 우수한 특성을 갖고 있다. 이러한 전기적 특성을 확인하기 위해서 동작주파수 2 GHz에서 제작된 평면형 전력 분배기-결합기는 시뮬레이션과 특성이 잘 일치함을 확인하였다.