• 제목/요약/키워드: PLL design

검색결과 299건 처리시간 0.024초

자립형 이동로봇 구동을 위한 직류서보전동기 PLL속도제어 시스템에 관한 연구 (The PLL Speed Control of DC Servo Motor for Mobile Robot Drives)

  • 엄상오;홍순일
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1993년도 하계학술대회 논문집 B
    • /
    • pp.1020-1022
    • /
    • 1993
  • The speed control associated with do send motors for direct-drive applications of mobile robot is considered. In odor to the high-performance operation of dc servo motor, drive circuits is controlled Pulse Width Modulations. In this case, PWM driving circuit has nonliner charactristics. This circuit composed of H-type bridge with freewheeling diodes in odor to deal with storage energy of motor's inductance and also control method is developed. At resultes, speed charactristics of motor is shown lineristics. In oder to speed control of motor. The opertion of phase-locked servo system is described and a linear discrete model is developed to their behavior. Thise model discussed are the design problems, speed variation.

  • PDF

탐색공간의 범위축소를 위한 DPLL-DCO Controller 설계 (DPLL-DCO Controller Design for the Reduction of Searching Window)

  • 정우열;이선근
    • 한국컴퓨터정보학회논문지
    • /
    • 제5권3호
    • /
    • pp.106-111
    • /
    • 2000
  • 본 논문에서는 기존의 주파수 합성기 구현 방법인 DS, DDS, PLL방식을 조합시킴으로써 여러 가지 성능(전환시간, 안정성. 분해능)을 향상시킬 수 있는 주파수 합성기의 DCO 제어기를 설계하였는데, 이 DCO controller는 병렬처리 기법 및 신경망에서 사용하는 기법인 패턴매칭 기법을 사용하였다. 본 논문에서 설계된 DCO controller는 이동통신의 hand-off시와 같은 빠르고 정확한 동기를 요구하는 시스템에 유용하게 사용될 것이다.

  • PDF

전력선 통신용 재변조방식의 BPSK복조기 실현에 관한연구 (A Study on the Implementation of BPSK Demodulator with Remodulation Method for Power Line Carrier Communication)

  • 오상기;나채동;진달복
    • 한국조명전기설비학회지:조명전기설비
    • /
    • 제8권4호
    • /
    • pp.38-45
    • /
    • 1994
  • 본 논문에서는 신호감쇄 및 연집잡음(burst noise)이 존재하는 전력선 반송 채널에서 디지틀 데이터를 복조하기 위한 BPSK(Binary Phase Shift Keying) 복조기의 설계에 대하여 논한다. 이러한 BPSK 복조기의 실현에 있어서 반송파 동기호로는 소형화 및 안정화가 요구되며, 입력주파수의 변동에 대해서 낮은 위상 오차가 필요하게 된다. 이와 같은 요구조건을 만족하기 위해서 본 논문에서는 반송주파수가 10.4[kHz]이고, 전송속도가 110[bps]인 재변조방식의 BPSK 복조기를 설계 제작하였다. 설계 제작한 반송파 동기회로는 기존의 아날로그 소자로 구성되었던 승산기(multiplier) 및 지연회로를 PLL(Phase Locked Loop) IC로 대치하여 소형화 및 안정성을 확보하였으며, PLL회로 설계시에 주위온도 등을 고려하여 주파수 인입범위를 $\pm$4[kHz], 정상위상오차를 $\pm$60로 설정하였다. 기능시험 결과로부터, BPSK 복조기의 동작기능은 정상상태에서 설계조건에 만족함을 알 수 있었다.

  • PDF

태양광 분산형 최대전력점 추적 제어를 위한 고전압 게이트 드라이버 설계 (A Design of Gate Driver Circuits in DMPPT Control for Photovoltaic System)

  • 김민기;임신일
    • 한국산업정보학회논문지
    • /
    • 제19권3호
    • /
    • pp.25-30
    • /
    • 2014
  • 본 논문에서는 태양광시스템의 분산형 최대 전력점 추적(DMPPT)을 제어하는 게이트 드라이버 회로를 설계하였다. 그림자가 생긴 모듈에서도 최대 전력점을 추적할 수 있는 분산형 방식(DMPPT) 방식을 구현 하였으며, 각각의 모듈 내부에 DC-DC 변환기를 구동하기 위한 고전압 게이트 구동회로를 설계하였다. 태양광 시스템의 내부는 12비트 ADC, PLL, 게이트 드라이버가 내장 되어 있다. 게이트 드라이버의 하이 사이드 레벨 쉬프터에 숏-펄스 발생기를 추가하여 전력소모와 소자가 받는 스트레스를 줄였다. BCDMOS 0.35um 공정을 사용하여 구현하였으며 최대 2A 전류를 감달 할 수 있고, 태양 광 전압 최대 50V까지 받을 수 있도록 설계하였다.

고주파 데이터 전송을 위한 송수신기 설계 (The Design of Transceiver for High Frequency Data Transmission)

  • 최준수;윤호군;허창우
    • 한국정보통신학회논문지
    • /
    • 제5권7호
    • /
    • pp.1326-1331
    • /
    • 2001
  • 본 논문에서는 데이터 전송용 특정 소출력 무선국용 무선기기의 송수신판의 회로를 설계하고 제작하여 특성을 측정 하였다. 주파수 대역은 424.7~424.95MHz이고, 반이중(Half Duplex Communication) 통신방식, PLL Synthesized, 20 채널1, 12.5kHz 채널 대역폭 그리고 FSK Modulation/Demodulation 방식을 사용하였다. 송신단은 저잡음 증폭기와 전력증폭기를 사용하여 10mW의 출력으로 설계하였고, 발생되는 스퓨리어스를 감쇄시키기 위해 저역통과필터와 공진 회로로 구성하였다. 수신단은 이중 변환방식을 사용하였다. 설계한 결과, 송신단의 출력은 9.71dBm, 스퓨리어스특성 47dBc 그리고 수신단은 감도가 -1130Bm에서 지터가 $\pm$12.3%로 나타났다.

  • PDF

ATM 교환기용 234.7 MHz 혼합형 주파수 체배분배 ASIC의 설계 (Design of 234.7 MHz Mixed Mode Frequency Multiplication & Distribution ASIC for ATM Switching System)

  • 채상훈;정희범
    • 한국통신학회논문지
    • /
    • 제24권10A호
    • /
    • pp.1597-1602
    • /
    • 1999
  • B-ISDN에 쓰이는 ATM 교환기 스위치 링크 및 망동기용 아날로그 / 디지털 혼합형 주파수 체배 분배 ASIC을 설계하였다. 이 ASIC은 46.94 MHz의 외부 입력 클럭을 이용하여 234.7 MHz의 시스템 클럭 및 77.76 MHz, 19.44 MHz의 가입자 클럭을 발생시키는 역학을 하며, 여러 개의 외부 입력 클럭에 대한 체크 및 선택 기능도 동시에 포함한다. 효율적인 ASIC 구성을 위하여 고속의 클럭 발생을 위한 아날로그 PLL 회로는 전주문 방식을, 외부 입력 클럭 체크 및 선택을 위한 디지털 회로는 표준셀 방식을 사용하여 아날로그 / 디지털 혼합 방식으로 설계하였으며, 0.8 $\mu\textrm{m}$ 디지털 CMOS 공정으로 제작 가능하도록 저항 및 커패시터를 특별한 방법으로 레이아웃 하였다.

  • PDF

A CMOS Temperature Control Circuit for Crystal-on-Chip Oscillator

  • Park, Cheol-Young
    • 한국정보기술응용학회:학술대회논문집
    • /
    • 한국정보기술응용학회 2005년도 6th 2005 International Conference on Computers, Communications and System
    • /
    • pp.103-106
    • /
    • 2005
  • This paper reports design and fabrication of CMOS temperature sensor circuit using MOSIS 0.25um CMOS technology. The proposed circuit has a temperature coefficient of $13mV/^{\circ}C$ for a wide operating temperature range with a good linearity. This circuit may be applicable to the design of one-chip IC where quartz crystal resonator is directly mounted on CMOS oscillator chips.

  • PDF

Verilog-A를 이용한 행위수준에서의 아날로그 회로 모델링 (Analog Circuit Modelings in Behavioral Level using Verilog-A)

  • 이길재;김태련;채상훈;정희범
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 추계종합학술대회 논문집(2)
    • /
    • pp.212-215
    • /
    • 2000
  • This paper introduces to design analog circuits with Verilog-A. It is a tool for design and simulation of analog ICs in behavioral level. Verilog-A has been already established standard and used to IP development in USA. We have proved the possibility of Verilog-A by comparing with measurement data of a fabricated 235MHz PLL circuit. This paper also describes another advantage of Verilog-A.

  • PDF

산술 연산 구조의 VCO를 이용한 3.3V 고주파수 CMOS 주파수 합성기의 설계 (Design of a 3.3V high frequency CMOS PLL with an arithmetic functionality VCO)

  • 한윤철;윤광섭
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(2)
    • /
    • pp.81-84
    • /
    • 2001
  • In recent years, the design of CMOS VCO at ever-higher frequencies has gained interest. This paper proposes an arithmetic functionality VCO circuit based on a differential ring oscillator for operating in high frequency. The proposed VCO architecture with half adder is able to produce two times higher frequency with my delay cell than conventional VCO produce double oscillation frequency and power dissipation is 14.59mW.

  • PDF

하나의 원형 편파 안테나와 PLL을 이용하여 소형이면서도 개선된 잡음 성능을 갖는 2.4 GHz 바이오 레이더 시스템 (A 2.4 GHz Bio-Radar System with Small Size and Improved Noise Performance Using Single Circular-Polarized Antenna and PLL)

  • 장병준;박재형;육종관;문준호;이경중
    • 한국전자파학회논문지
    • /
    • 제20권12호
    • /
    • pp.1325-1332
    • /
    • 2009
  • 본 논문에서는 인체의 호흡 및 심박수 측정을 위해 2.4 GHz에서 동작하는 바이오 레이더 시스템의 소형화 및 성능 개선 방안으로서 하나의 원형 편파 안테나와 PLL 회로를 갖는 시스템을 설계하고 그 측정 결과를 제시 하였다. 제작된 바이오 레이더는 $90^{\circ}$ 하이브리드를 이용하여 원형 편파 특성과 송수신 격리 특성을 갖는 마이크 로스트립 안테나, 저잡음 증폭기, 전력 증폭기, 위상 고정 루프를 갖는 전압 제어 발진기, 직교 복조기 및 아날로그 회로로 구성된다. 특히, 단일 원형 편파 안테나를 소형화하기 위하여 annular-ring 형태의 마이크로스트립 안 테나를 송수신 회로와 적층함으로써, $40\times40mm^2$의 크기로 소형화할 수 있었다. 또한, 누설 송신 신호에 인한 수신부의 위상 잡음의 영향을 최소화하기 위하여 PLL 회로를 채용함으로써, 개선된 신호대 잡음비 성능을 갖도록 하였다. 설계된 바이오 레이더 시스템은 특별한 신호 처리 없이 50 cm 떨어진 사람의 호흡 및 심박수를 측정할 수 있음을 확인하였다.