• 제목/요약/키워드: 파이프라인 방법

검색결과 274건 처리시간 0.027초

3D Animation 제작 파이프라인 연구 - 국내 소규모 3D애니메이션 제작을 중심으로 - (A study on the System Process of Production pipeline of 3D animation)

  • 양성수
    • 한국콘텐츠학회:학술대회논문집
    • /
    • 한국콘텐츠학회 2008년도 춘계 종합학술대회 논문집
    • /
    • pp.198-202
    • /
    • 2008
  • 대규모 3D 컴퓨터애니메이션의 제작공정은 제작기술의 발전과 예산의 대규모화로 인해 그 구조가 더욱 복잡화, 세분화, 되고 있으며, 프로덕션타입, 제작규모, 제작방식과 같은 유형에 따라 제작 파이프라인의 형태가 다양하게 변화되고 있다. 하지만, 소규모 제작업체에서는 제작 파이프라인의 개념과 그 구성에 대한 변화와 발전이 미비하여 이에 대한 재조명이 필요할 때이다. 이러한 연구의 배경을 주목하여 본 연구는 국내 소규모 3D애니메이션의 제작 파이프라인에 대한 이해를 돕고, 소규모 국내 프로덕션 실정에 맞는 3D애니메이션 제작 파이프라인의 구성 방안을 모색 하고자하는데 그 목적을 가진다. 본 연구에서 제시하는 소규모 3D애니메이션의 제작 파이프라인 구성 모델과 방법론은 프로젝트의 성향이나 주변 환경에 따라 충분히 변화 가능한 것이기 때문에 절대적인 것만은 아니며, 3D 컴퓨터애니메이션 제작 파이프라인의 구성을 위해서는 그 목적을 충분히 이해하고, 프로덕션내의 작업자간의 정보의 공유가 충분히 이루어질 수 있도록 소규모 프로덕션의 환경을 고려하여 상황에 맞추어 구성 할 수 있는 방법이 될 것이라고 생각한다.

  • PDF

SEED 블록 암호 알고리즘의 파이프라인 칩 설계에 관한 연구 (A Study on Pipeline Chip of SEED B1ock Cipher Algorithm)

  • 이규원;엄성용
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2001년도 가을 학술발표논문집 Vol.28 No.2 (3)
    • /
    • pp.43-45
    • /
    • 2001
  • 본 논문에서는 한국정보보호 진흥원예서 표준으로 개발한 128비트 블록암호 알고리즘의 표준인 SEED를 하드웨어 칩으로 설계 연구하였다. 설계 연구 방법은 기존 암호 연산부의 속도 개선의 한 방법으로 암호 블록의 16 라운드 각각을 하나의 프로세서로 보고, 이를 파이프라인 방식으로 설계하여 암호 연산의 속도를 증진시키는 방법으로 설계하였다. Cadence의 NCVHDL로 Functional Simulation하고, Synopsys의 Compiler II로 Optimize된 Schematic을 검증하였다.

  • PDF

다중 해시 조인의 파이프라인 처리에서 분할 조율을 통한 부하 균형 유지 방법 (A Load Balancing Method using Partition Tuning for Pipelined Multi-way Hash Join)

  • 문진규;진성일;조성현
    • 한국정보과학회논문지:데이타베이스
    • /
    • 제29권3호
    • /
    • pp.180-192
    • /
    • 2002
  • Shared nothing 다중 프로세서 환경에서 조인 어트리뷰트의 자료 불균형(data skew)이 파이프라인 해시 조인 연산의 성능에 주는 영향을 연구하고, 자료 불균형을 대비하여 적재부하를 Round-robin 방식으로 정적 분할하는 방법과 자료분포도를 이용하여 동적 분할하는 두 가지 파이프라인 해시 조인 알고리즘을 제안한다. 해시 기반 조인을 사용하면 여러 개의 조인을 파이프라인 방식으로 처리할 수 있다. 다중 조인은 파이프라인 방식 처리는 조인 중간 결과를 디스크를 통하지 않고 다른 프로세서에게 직접 전달하므로 효율적이다. Shared nothing 다중 프로세서 구조는 대용량 데이타베이스를 처리하는데 확장성은 좋으나 자료 불균형 분포에 매우 민감하다. 파이프라인 해시 조인 알고리즘이 동적 부하 균형 유지 메커니즘을 갖고 있지 않다면 자료 불균형은 성능에 매우 심각한 영향을 줄 수 있다. 본 논문은 자료 불균형의 영향과 제안된 두 가지 기법을 비교하기 위하여 파이프라인 세그먼트의 실행 모형, 비용 모형, 그리고 시뮬레이터를 개발한다. 다양한 파라미터로 모의 실험을 한 결과에 의하면 자료 불균형은 조인 선택도와 릴레이션 크기에 비례하여 시스템 성능을 떨어뜨림을 보여준다. 그러나 제안된 파이프라인 해시 조인 알고리즘은 다수의 버켓 사용과 분할의 조율을 통해 자료 불균형도가 심한 경우에도 좋은 성능을 갖게 한다.

해양플랜트 파이프라인 가열방식에 따른 유동 안정성 실험 연구 (Experimental Investigation of Flow Assurance due to Heating Method in Offshore Pipeline)

  • 손상호;박재범;이정호
    • 대한기계학회논문집 C: 기술과 교육
    • /
    • 제3권1호
    • /
    • pp.45-53
    • /
    • 2015
  • 해양플랜트에서 생산된 석유 또는 가스를 파이프라인을 통해 운반하는 경우, 가스 하이드레이트나 왁스와 같은 고형물이 쉽게 발생하고 이를 방지하기 위한 유동 안정성을 확보하는 것이 매우 중요하다. 해양플랜트 파이프라인에서 생성된 가스 하이드레이트 또는 왁스를 제거 또는 방지하기 위해 최근 파이프라인 외벽에 히터를 감아 전기적으로 가열하는 방법이 채택되고 있다. 본 연구에서는 파이프라인을 가열하는 기존의 외부 가열형 방식에 비해, 새로운 형식의 내부 스월형 히터를 고안, 설계 및 제작하여 파이프라인 내에 설치하여 유동 안정성을 실험적으로 평가하였다. 고안된 내부 스월형 히터와 기존의 외부 가열형 히터의 파이프라인 출구 단면에서의 온도 분포와 열적 혼합 등의 열 및 유동 성능 평가 결과, 내부 스월형 히터가 외부 가열형 히터에 비해 열적 성능이 보다 우수한 것으로 확인되었다.

부하 균형 유지를 고려한 파이프라인 해시 조인 방법 (A Pipelined Hash Join Method for Load Balancing)

  • 문진규;박노상;김평중;진성일
    • 정보처리학회논문지D
    • /
    • 제9D권5호
    • /
    • pp.755-768
    • /
    • 2002
  • 다중 조인 연산의 파이프라인 방식 처리에서 조인 어트리뷰트의 자료 불균형(data skew)이 성능에 주는 영향을 연구하고, 자료 불균형을 대비하여 적재부하를 라운드-로빈 방식으로 정적 분할하는 방법과 자료분포도를 이용하여 적응적으로 분할하는 두 가지 파이프라인 해시 조인 알고리즘을 제안한다. 해시 기반 조인을 사용하면 여러 개의 조인을 파이프라인 방식으로 처리할 수 있다. 다중 조인의 파이프라인 방식 처리는 조인 중간 결과를 디스크를 통하지 않고 다른 프로세서에게 직접 전달하므로 효율적이다. 파이프라인 해시 조인 알고리즘이 자료 불균형을 대비한 부하 균형 유지 메커니즘을 갖고 있지 않다면 자료 불균형은 성능에 매우 심각한 영향을 줄 수 있다. 본 논문은 자료 불균형의 영향과 제안된 두 가지 기법을 비교하기 위하여 파이프라인 세그먼트의 실행 모형, 비용 모형, 그리고 시뮬레이터를 개발한다. 다양한 파라미터로 모의 실험을 한 결과에 의하면 자료 불균형은 조인 선택도와 릴레이션 크기에 비례하여 시스템 성능을 떨어뜨림을 보여준다. 그러나 제안된 파이프 라인 해시 조인 알고리즘은 다수의 버켓 사용과 분할의 조율을 통해 자료 불균형도가 심한 경우에도 좋은 성능을 갖게 한다.

파이프라인 구조의 3DES 암호알고리즘의 설계 및 구현 (Design and Implementation of 3DES crypto-algorithm with Pipeline Architecture)

  • 이완복;김정태
    • 한국정보통신학회논문지
    • /
    • 제10권2호
    • /
    • pp.333-337
    • /
    • 2006
  • 대칭키 암호 알고리즘들은 전치와 치환의 연속적인 반복 과정이며, 동작방식에 따라 CBC, ECB, CFB, OFB의 네가지 모드가 있다. 또한 이들 알고리즘들에서는 내부적으로 여러 라운드의 연산을 반복적으로 수행해야 최종 암호문이 완성되기 때문에, 많은 연산 시간이 소요된다. 본 논문에서는 블록 암호 알고리즘의 ECB 모드에서 암호 연산을 가속화할 수 있는 파이프라인드 설계 방법을 제시한다. 제안된 방법에서는 여러 라운드의 암호 연산 블록을 파이프라인드 구조로 구성하고 연속적으로 실행하기 때문에 전체 연산 속도를 매우 높일 수 있다. 또한 파이프라인드 구조로 암호칩을 설계한 후 검증한 결과, 수십 배의 성능 향상이 가능하다는 것을 알 수 있다.

3 단계 블록 매칭 알고리즘을 위한 4-경로 파이프라인 처리 (A 4-way Pipelined Processing Architecture for Three-Step Search Block Matching Algorithm)

  • 정성태;이상설;남궁문
    • 한국멀티미디어학회논문지
    • /
    • 제7권8호
    • /
    • pp.1170-1182
    • /
    • 2004
  • 본 논문에서는 3단계 블록 매칭 알고리즘을 위한 새로운 4-경로 파이프라인 구조를 제안한다. 4-경로 파이프라인 구조를 위하여 현재 블록과 탐색 영역을 각각 4개의 부영역으로 분할하여 병렬처리하는 방법을 개발하였다. 4개의 부영역으로부터 메모리 접근의 충돌 없이 픽셀 데이터를 동시에 읽어 들이기 위한 메모리 분할 방법을 개발하였다. 제안된 구조는 C언어와 VHDL로 설계하여 시뮬레이션을 수행하였다. 실험 결과에 의하면 제안된 구조는 실시간 모션 추정 응용에 사용될 수 있는 높은 성능을 얻을 수 있었다.

  • PDF

주위 온도변화가 다층구조 해저 파이프라인 내부 압력변화에 미치는 영향 (Effects of Ambient Temperature Change on the Internal Pressure Change of Multi-Layered Subsea Pipeline)

  • 양승호
    • 해양환경안전학회지
    • /
    • 제25권6호
    • /
    • pp.772-779
    • /
    • 2019
  • 해저 파이프라인은 자원개발을 포함한 에너지산업 및 철강산업과 연계한 고부가가치 산업으로서 상당한 관심을 받아왔다. 해저 파이프라인의 설계와 설치 프로젝트 수행을 위해서는 다양한 핵심요소기술들이 필요하다. 특히, 해저 파이프라인의 안전한 운영을 위해서는 예비커미셔닝을 통한 철저한 사전검증과정이 필수 불가결한 부분이다. 해저 파이프라인 예비커미셔닝 과정 중 하이드로테스팅 공정은 파이프라인 주위 온도변화에 크게 영향을 받는 것으로 알려져 있으나 이에 관한 이론적, 수치해석적 접근방법을 활용한 연구는 미미한 편이다. 본 연구에서는 해저 파이프라인의 예비커미셔닝 과정 중 하이드로테스팅 공정에 대해 과도열전달 해석법을 활용하여 내부 온도변화량 산정 및 이를 활용한 파이프라인 내부 압력변동량 예측법을 제시하였고 예측된 결과를 현장 실계측 데이터와 비교·검토하여 그 유효성을 입증하였다. 제안된 해석절차는 해저 파이프라인 설치 프로젝트 수행 사전단계에서부터 파이프라인 열전달 시뮬레이션을 통해 압력변동량 예측을 가능하게 함으로써 해저 파이프라인 설치 프로젝트의 생산성 향상에 크게 기여할 것으로 사료된다.

파이프라인 구조를 적용한 병렬 CRC 회로 설계 (Design of Pipelined Parallel CRC Circuits)

  • 이현빈;김기태;권영민;박성주
    • 전자공학회논문지SC
    • /
    • 제43권6호
    • /
    • pp.40-47
    • /
    • 2006
  • 본 논문은 CRC 회로의 성능을 향상시키기 위하여 파이프라인 구조를 적용한 병렬 CRC 회로 설계 방법을 제시한다. 입력 데이터의 폭이 CRC 다항식의 차수보다 큰 병렬 CRC 회로를 파이프라인 구조로 변형하기 위하여 로직을 분할하고 파이프라인 단계의 길이를 결정하고, 각 파이프라인 단계에 레지스터를 삽입하는 알고리즘을 제시한다. 여러 가지 타입의 병렬 CRC 회로에 대해, 본 논문에서 제안한 방식이 현저하게 성능을 향상 시켰음을 알 수 있다.

목적 코드 레벨에서의 벡터화 기법 (A Vectorization Technique at Object Code Level)

  • 이동호;김기창
    • 한국정보처리학회논문지
    • /
    • 제5권5호
    • /
    • pp.1172-1184
    • /
    • 1998
  • 명령어 재배치는 ILP(Instruction Level Parallelism) 프로세서의 병렬성을 활용하는 주요한 코드 최적화 기법이다. 명령어 재배치 알고리즘을 루프(loop)에 적용하면서 서로 다른 반복(iteration) 사이의 동시 수행 가능한 명령어들이 인접한 위치로 모여지는 소프트웨어 파이프라인(software pipeline)된 루프가 얻어진다. 그러나 루프로부터 병렬성을 추출하는 소프트웨어 파이프라인 방법은 주로 명령어사이의 자료 종속성에 근거하여 스케줄링을 수행하므로 그 자체에 무한한 병렬성을 가지고 있는 벡터 루프의 경우 그 병렬성을 충분히 드러내지 못한다는 문제점을 안고 있다. 본 논문에서는 이러한 벡터루프에 대해 프로그램의 목적 코드 레벨에서 행해질 수 있는 새로운 벡터 스케줄링 방법을 제안한다. 벡터 스케줄링 방법은 프로그램의 목적 코드 레벨에서 루프의 구조나 반복 조건, 그리고 자료 종속성 등에 대한 전체적인 정보에 기반하여 스케줄링을 수행함으로써 소프트웨어 파이프라인 방법보다 프로그램의 수행속도를 향상시킬 수 있다. 본 논문에서는 벡터 스케줄링을 수행한 결과를 전통적인 소프트웨어 파이프라인 방법에 대해 생산된 병렬 루프의 결과와 수행속도 측면에서 비교한다.

  • PDF