• 제목/요약/키워드: 입력신호

검색결과 2,710건 처리시간 0.024초

전자회로의 입력신호 제어용 곱셈연산기 개발 (Development of Multiplier Operator for Input Signal Control of Electronic Circuits)

  • 김종호;장홍기;권대식;최규식
    • 한국항행학회논문지
    • /
    • 제22권2호
    • /
    • pp.154-162
    • /
    • 2018
  • 원전 주요계통의 전자카드에는 열화상태를 평가하기 위한 곱셈기가 필요하며, 이것은 두 개의 입력신호를 곱하는 기능을 가진 것으로서 실제 신호처리를 할 때 곱셈의 정확성을 기하기가 어렵다. 곱셈기 회로에서 중요한 것은 곱셈값이 정확해야 된다는 것과 곱셈의 선형성이 완벽해야 한다는 것이다. 본 논문에서는 연산증폭기와 트랜지스터의 특성을 이용하여 선형성이 우수한 곱셈기를 개발하여 본 논문에서 제시하여 정당성을 입증하려 하였다. 이와 같은 개발회로로서 정확한 곱셈과 곱셈의 우수한 선형성을 확보하기 위해 반도체의 비선형적인 요인을 제거하도록 노력하였다. 개발된 회로의 우수성을 입증하기 위해 개발된 회로에 적합한 각종 부품값을 부여하여 시뮬레이션으로서 곱셈연산을 수행하였다. 시뮬레이션 결과로서 단계별로 출력파형을 보였으며, 논리적인 분석치와 측정치를 비교분석하였다. 이 방법은 기존의 방법들에 비하여 곱셈결과와 선형성이 우수하다는 것을 확인하였다.

새로운 잡음전력 추정 기법을 적용한 음향학적 반향 및 배경잡음 제거 통합시스템 (A New Unified System of Acoustic Echo and Noise Suppression Incorporating a Novel Noise Power Estimation)

  • 박윤식;장준혁
    • 한국음향학회지
    • /
    • 제28권7호
    • /
    • pp.680-685
    • /
    • 2009
  • 본 논문에서는 주파수 영역에서 음향학적 반향 및 잡음 제거의 통합 시스템을 위한 효과적인 잡음전력 추정 기법을 제안한다. 제안된 방법은 잡음 제거 (NS, noise suppression)가 음향학적 반향 억제 (AES, acoustic echo suppression)의 후처리단으로 결합하여 사용되는 구조에서 발생하는 잡음전력 추정오차를 줄이기 위해 마이크로폰 입력신호의 음성부재확률 (SAP, speech absence probability)을 잡음전력 갱신을 위한 스무딩 (smoothing) 파라미터로 적용한다. 따라서 제안된 기법에서는 반향 억제 후 신호에서 잡음전력 갱신을 위한 SAP를 추출하는 대신 입력신호에 대한 SAP를 NS 알고리즘에 적용함으로서 잡음 제거기가 반향 억제 후 왜곡된 잡음 스펙트럼 구간에서는 잡음전력을 갱신하지 않도록 한다. 제안된 알고리즘은 기존의 방법과 객관적인 실험을 통해 비교 평가한 결과 다양한 배경잡음 환경에서 우수한 성능을 보였다.

특징점의 융선형태 정보를 이용한 지문인식 (Fingerprint Recognition using Information of Ridge Shape of Minutiae)

  • 박중조;이길호
    • 융합신호처리학회논문지
    • /
    • 제6권2호
    • /
    • pp.67-73
    • /
    • 2005
  • 최근 개인인증 기술에 대한 요구가 증가하고 있다. 지문인식은 이 요구에 대응하여 광범위하게 사용되고 있는 생체인식 기법중의 하나이다. 본 연구에서는 특징점의 융선형태 정보를 이용한 지문매칭 알고리즘을 제시한다. 여기서 융선형태는 1차원 이산신호로 표현되어 사용된다. 본 알고리즘은 다음의 절차로 처리된다. 먼저, 입력지문과 등록지문의 모든 특징점에서 융선을 1차원 이산신호로 표현하여 융선형태 정보를 얻는다. 그리고 두 지문에서 유사한 융선형태를 갖는 특징점쌍을 구한 후 이로부터 두 지문의 회전각도와 이동변위의 후보를 구한다. 이 후보들로부터 군집화 기법을 통해 최종적인 회전각도와 이동변위를 얻어 입력지문에 대해 정렬을 수행한다. 마지막으로 정렬된 입력지문과 등록지문사이에 일치되는 특징점쌍을 찾아 매칭률을 계산한다. 실험결과 $0.79\%$의 FAR에서 $18.0\%$의 FRR를 달성하였다.

  • PDF

뉴런 신호 자극을 위한 8비트 전류 구동형 DAC (Design of 8bit current steering DAC for stimulating neuron signal)

  • 박지현;시대;윤광섭
    • 재활복지공학회논문지
    • /
    • 제7권2호
    • /
    • pp.13-18
    • /
    • 2013
  • 본 논문에서는 8비트 전류 구동형 DAC를 설계하여 뉴런 신호를 자극하기 위한 전류자극기로 활용하였다. 제안하는 회로는 10KS/s의 샘플링 주파수와 3.3V의 구동전압을 가지며, 0.35um Magna Chip CMOS 공정을 이용하여 설계하였고 Full-Custom 방식의 레이아웃을 수행하였다. 글리치 잡음을 줄이고 해상도를 높이기 위해 상위 3비트의 온도계 코드 디코더 입력과, 하위 5비트의 이진 입력의 혼합된 구조를 적용하였다. 이로 인해 글리치 에너지는 이진 입력으로만 구성된 DAC에 비해 $10nV{\bullet}sec$ 감소하였다. 또한 LSB전류가 $0.8{\mu}m$로 작기 때문에 저전력 전류 자극기로 활용될 수 있다. 제안된 전류 자극기는 MCU와 연결하여 바이패이즈 신호를 형성 할 수 있으며, 신호의 주기와 진폭을 MCU코드를 변경하며 조절할 수 있다. 측정결과 INL은 +0.56/-0.38 LSB이고 DNL은 +0.3/-0.4 LSB로서 우수한 선형성을 나타내었고 소모전력은 6.6mW로 측정되었다.

  • PDF

광대역 소음의 변환영역 능동소음제어 (Transform Domain Active Noise Control for Broadband Noise)

  • 김종부;이태표;임국현
    • 전자공학회논문지T
    • /
    • 제35T권2호
    • /
    • pp.48-55
    • /
    • 1998
  • 광대역 소음의 능동소음제어(Active Noise Control, ANC)에 사용되는 Filtered-X Least Mean Aquares(FXLMS) 알고리즘의 주 결점은 제어 알고리즘의 입력으로 사용되는 필터링된 기준신호가 상관되어 입력신호의 자기상관행렬이 큰 고유치비를 갖게 됨으로써 수렴속도가 느려지는 것이다. 이 상관은 그 원인이 기준센서 신호의 자기상관 때문이거나, 기준신호가 오차경로로 필터링되어서 나타난다. Recursive Least Squares(RLS)와 같은 빠른 수렴속도를 갖는 적응 알고리즘이 존재하지만, 이들 알고리즘은 실 계의 구현을 위해 많은 계산을 필요로 하거나, 각 샘플마다 제어기의 최적화가 필요한데, 이는 매우 심각한 제한조건이다. 본 논문에서는 빠른 수렴의 속도를 갖으면서 FXLMS와 근사한 연산량을 갖는 제어알고리즘을 제안한다. 이 알고리즘은 수렴속도를 느리게 하는 상관성을 줄이기 위해 이산 Walsh 변환을 사용하는 변환영역 FXLMS이다. 제안한 알고리즘을 광대역 능동소음제어 시스템에 적용, 모의시험한 결과 FXLMS의 문제점인 고유치비가 약 1/40으로 줄어드는 성능 개선 효과를 확인할 수 있었다.

  • PDF

G.729 음성 복호화기와 듀얼 SOLA 알고리즘을 통합한 최적의 음성 속도 변환 시스템 (Optimized Time Scale Modification (TSM) System Integrating G,729 Speech Decoder and Dual SOLA Algorithm)

  • 박규식;오승록;김선영
    • 한국음향학회지
    • /
    • 제21권3호
    • /
    • pp.293-303
    • /
    • 2002
  • 본 논문에서는 ITU G.729 음성 복호화기와 듀얼 SOLA (Synchronized Overlap-Add)알고리듬을 통합한 최적의 음성 속도 변환시스템 (TSM)을 구현한다. 제안된 시스템은 ITU G.729 음성 복호화기를 통한 8 Khz 80 샘플/프레임 단위의 음성 신호를 입력으로 가정하여 듀얼 SOLA를 통해 사용자가 원하는 음성 속도에 맞추어 출력, 음성을 천천히 혹은 빠르게 최적화된 음성 품질로의 재생을 가능하게 한다. 특히 본 논문에서 제안된 듀얼 SOLA는 다양한 SOLA 파라미터에 대한 모의실험과 이론적 분석에 의거하여 ITU G.729 복호화기 음성 신호에 대한 최적화된 음성 재생 변환 기능을 제공하며, 입력 음성신호의 부가적인 인터폴레이션 (interpolation) 과정을 첨가하여 최대 2배 빠르기 혹은 2배 느리기의 극한 속도율에서도 우수한 성능의 통합 음성 속도 변환 시스템을 구현할 수 있다. 제안된 시스템은 다양한 입력 음성신호와 재생 속도에 대한 모의실험을 걸쳐 그 성능을 검증한다.

Envelope Tracking 전력 증폭기의 선형성 개선을 위한 새로운 드레인 바이어스 기법 (New Drain Bias Scheme for Linearity Enhancement of Envelope Tracking Power Amplifiers)

  • 정진호
    • 대한전자공학회논문지TC
    • /
    • 제46권3호
    • /
    • pp.40-47
    • /
    • 2009
  • 본 논문에서는 W-CDMA 기지국용 envelope tracking 전력 증폭기의 선형성 특성을 개선하는 새로운 드레인 바이어스 기법을 제안한다. 기존의 envelope tracking 전력 증폭기에서 드레인 바이어스 전압은 트랜지스터의 문턱전압 근처까지 감소하여 선형성 특성이 크게 나빠진다. 이 문제를 해결하기 위해서 본 연구에서는 입력 신호가 작을 때는 드레인 바이어스 전압이 고정된 class AB로 동작하게 하고 입력 신호가 클 때는 envelope tracking 동작을 하도록 하는 방법을 제안한다. 또한, envelope tracking 동작에서 신호의 왜곡을 줄이도록 드레인 바이어스 전압과 입력 신호의 관계를 새로이 구한다. 제안된 기법의 효과를 검증하기 위하여 class AB Si-LDMOS 전력 증폭기를 사용하여 W-CDMA envelope tracking 전력 증폭기를 설계하였다. 제안된 드레인 바이어스 기법은 평균 효율을 저하시키지 않으면서 선형성 특성을 크게 개선하여 추가의 선형화 기법 없이도 W-CDMA 기지국용 전력 증폭기의 선형성 사양을 만족시키는 것을 시뮬레이션을 통해 확인하였다.

Hybrid 무손실 오디오 부호화기의 설계 (A Design of Hybrid Lossless Audio Coder)

  • 박세형;신재호
    • 대한전자공학회논문지SP
    • /
    • 제41권6호
    • /
    • pp.253-260
    • /
    • 2004
  • 본 논문에서는 정수 웨이블릿 변환(Integer Wavelet Transform)과 선형 예측(Linear Prediction)을 이용한 Hybrid 무손실 오디오 부호화 알고리즘을 제안하였다. 제안된 부호화기는 입력된 신호를 적당한 프레임으로 분할 후, 정수 웨이블릿 변환과 정수 예측기를 사용하여 입력된 오디오 신호내의 상관관계(Correlation)를 제거하였다. 그리고 신호내의 상관이 제거된 신호를 엔트로피 부호화(Entropy Coding) 하였다. 엔트로피 부호화기로는 정수 입력원의 특성에 따라 최적의 압축 효율을 갖는 옵션을 선택적으로 처리하는 Adaptive Golomb-Rice 부호화기법을 이용하였다. 제안된 부호화 방식은 모든 연산을 정수 연산으로 가능케 하므로 기존의 실수를 사용하는 연산과 비교하여 연산 속도의 개선과 시스템의 복잡성을 낮추어 고속처리 및 저전력화가 가능하다. 또한 각 프레임은 독립적으로 부호화되고, 부호화된 데이터는 프레임헤더와 바이트 단위로 정렬이 되도록 데이터 포맷을 설계하여, 압축 부호화된 데이터의 이동, 찾기, 편집이 편리하도록 하였다.

다채널 24비트 델타시그마 ADC 용 콤필터 설계 및 구현 (Design and implementation of comb filter for multi-channel, 24bit delta-sigma ADC)

  • 홍희동;박상봉
    • 문화기술의 융합
    • /
    • 제6권3호
    • /
    • pp.427-430
    • /
    • 2020
  • IoT 분야와 의료 측정기기 분야에서 여러 개의 아날로그 입력 신호를 동시에 디지털 신호로 변환하는 기술 요구가 늘어나고 있다. 기존 단일 또는 2개의 체널 방식을 이용하여 여러 개의 아날로그 신호를 처리하는 방식에서는 하드웨어 크기와 전력소모 면에서 응용 제한을 받게 된다. 본 논문에서는 여러 개의 아날로그 입력을 동시에 받아서, 각각에 대한 24비트 디지털 신호를 출력하는 다채널 24비트 ADC 용 콤필터 설계 및 구현을 기술하였다. 제안된 콤필터의 기능은 매트랩 시뮬레이션과 FPGA 테스트 보드로 검증하였다. SK 하이닉스 0,35㎛ CMOS 표준 공정을 이용하여 칩으로 제작하였다. 미분기/적분기 사용 또는 FIR 구조의 기존 방식과 성능, 칩 면적을 비교하였다. 제안된 콤필터는 6개 이상의 다채널 아날로그 입력, 저 전력 소모, 작은 하드웨어 크기를 요구하는 IoT 제품과 의료 측정기기 활용이 예상된다.

공통모드 전압 보정기능을 갖는 LCD 드라이버용 듀얼모드 LVDS 전송회로 (Dual-Level LVDS Circuit with Common Mode Bias Compensation Technique for LCD Driver ICs)

  • 김두환;김기선;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제6권3호
    • /
    • pp.38-45
    • /
    • 2006
  • 본 논문은 LCD driver IC의 전송선 당 데이터 전송률을 2배로 하기 위한 이중 저전압 차동신호 전송 (DLVDS) 회로를 제안한다. 제안된 회로에서는 2-비트 데이터를 하나의 송신기에서 입력 받고, 2-비트 데이터를 듀얼레벨을 갖는 차동신호로 전송한다. 따라서 기존의 저전압 차동신호 전송기법(LVDS)의 특징을 유지하면서 2-비트 데이터를 2개의 전송선을 통하여 전송할 수 있다. 제안된 송신기는 전류원 피드백 회로를 이용하여 출력의 공통모드 바이어스 흔들림을 보상했다. 그리하여 기존의 회로의 입력 바이어스와 기준 바이어스 전압 차이로 출력의 공통모드 바이어스 흔들림이 발생하는 문제가 해결되었다. 수신기에서는 디코드 회로를 통해 원래의 2-비트 입력 데이터를 복원할 수 있다. 제안된 회로는 $0.25{\mu}m$ CMOS 공정으로 설계하였고, 시뮬레이션 결과 1-Gbps/2-line의 전송률을 갖고, 2.5V의 전원에서 35-mW의 전력소모를 나타냈다.

  • PDF