• Title/Summary/Keyword: 산화 실리콘

검색결과 670건 처리시간 0.03초

다결정 실리콘 비휘발성 메모리를 위한 다층 구조 및 두꺼운 터널링을 이용한 전하지속시간의 향상에 관한 연구

  • 장경수;백경현;최우진;안시현;박철민;이준신
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2011년도 제40회 동계학술대회 초록집
    • /
    • pp.295-295
    • /
    • 2011
  • 전하 저장 층으로 사용된 산화막-실리콘-산화막의 경우 낮은 전압에서 큰 메모리 윈도우를 가짐으로써 비휘발성 메모리에의 가능성을 확인시켜줬다. 하지만, 나쁜 전하지속시간 특성으로 인한 문제점이 있다. 따라서 이를 개선시키기 위하여 터널링 층의 두께를 증가시키고 산화막-실리콘-산화막-실리콘-산화막의 다층 구조를 이용하여 메모리 윈도우 특성의 향상 뿐만 아니라, 전하지속시간 역시 향상 시켰다. 이를 통해 산화막-실리콘-산화막-실리콘-산화막 구조의 비휘발성 메모리를 SOP 디스플레이에 적용할 수 있을 것으로 기대한다.

  • PDF

전극 재료와 산화분위기에 따른 게이트 산화막의 전기적 특성에 관한 특성 (Study on Elecrtical Characteristics of Gate Oxide with Electrode Materials and Oxidation Ambients)

  • 정회환;정관수
    • 한국진공학회지
    • /
    • 제4권1호
    • /
    • pp.18-25
    • /
    • 1995
  • 건식, 습식, 건식/습식 산화분위기로 성장한 게이트 산화막 위에 AI, 인 도핑된 다결정시리콘, 비정질 실리콘/인 도핑된 다결정 실리콘을 증착하여 제작한 금속-산화물-반도체(metal-oxide-semiconductor:MOS)의 전기적 특성을 순간 절연파괴(TZDB), 정전용량-전압(C-V)과 경시절연파괴(TDDB)로 평가하였다. AI 게이트에서 습식산화막과 건식산화막의 평균 파괴전계는 각각 9.0MV/cm, 7.7MV/cm이였고, 습식산화막의 평균 파괴전계가 8.4MV/cm 이였으며, AI 게이트보다 0.6MV/cm 정도 낮았다. 이것은 다결정 실리콘/습식산화막 계면에서 인(phosphorus) 확산으로 다결정 실리콘의 grain 성장과 산화막의 migration에 의한 roughness 증가에 기인한다. 그러나 다결정 실리콘/건식산화막 계면에서 roughness 증가는 없었다. 다결정 실리콘 게이트에서는 건식/습식 산화막이 건식산화막과 습식산화막보다 평균 파괴전계와 절연파괴전하(QBD)가 높았다. 또한 다결정/비정질 실리콘 게이트에서는 습식산화막의 평균 파괴전계가 8.8MV/cm이였으며, 다결정 실리콘 게이트에서보다 0.4MV/cm 정도 높았다. 다결정/비정질 실리콘 구조는 앞으로 VLSI 적용에 있어서 게이트 전극으로 매우 유용할 것이다.

  • PDF

화학적 산화막을 이용한 에미터 패시베이션에 관한 연구 (Emitter passivation using chemical oxidation)

  • 부현필;강민구;김영도;이경동;박효민;탁성주;박성은;김동환
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 춘계학술대회 초록집
    • /
    • pp.76.2-76.2
    • /
    • 2010
  • 질산 용액을 이용한 처리를 통해서 실리콘 웨이퍼 위에 누설 전류가 thermal oxidation 방법과 비슷한 수준의 얇은 실리콘 산화막을 형성할 수 있다. 이러한 처리 방법은 thermal oxidation에 비해서 낮은 온도에서 공정이 가능하다는 장점을 가진다. 이 때 질산 용액으로 68 wt% $HNO_3$을 쓰는데, 이 용액에만 넣었을 때에는 실리콘 산화막이 어느 정도 두께 이상은 성장하지 않는 단점이 있다. 그렇기 때문에 실리콘 웨이퍼를 68 wt% $HNO_3$에 넣기 전에 seed layer 산화막을 형성 시킨다. 본 연구에서는 p-type 웨이퍼를 phosphorus로 도핑해서 에미터를 형성 시킨 후에 seed layer를 형성 시키고 68 wt% $HNO_3$를 이용해서 에미터 위의 실리콘 산화막을 성장 시켰다. 이 때 보다 더 효과적인 seed layer를 형성 시키는 용액을 찾아서 실험하였다. 40 wt% $HNO_3$, $H_2SO_4-H_2O_2$, HCl-$H_2O_2$ 용액에 웨이퍼를 10분 동안 담그는 것을 통해서 seed layer를 형성하고, 이를 $121^{\circ}C$인 68 wt% $HNO_3$에 넣어서 실리콘 산화막을 성장시켰다. 이렇게 형성된 실리콘 산화막의 특성은 엘립소미터, I-V 측정 장치, QSSPC를 통해서 알아보았다.

  • PDF

실리콘 산화막의 두께에 따른 ALD $Al_2O_3$ 박막의 passivation 효과 (Passivation Quality of ALD $Al_2O_3$ Thin Film via Silicon Oxide Interfacial Layer for Crystalline Silicon Solar Cells)

  • 김영도;박성은;탁성주;강민구;권순우;윤세왕;김동환
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2009년도 춘계학술대회 논문집
    • /
    • pp.93-93
    • /
    • 2009
  • 실리콘 태양전지의 효율 향상을 위한 노력의 일환으로 결정질 실리콘 웨이퍼 표면passivation 물질 중 Atomic Layer Deposition (ALD)을 이용하여 증착한 $Al_2O_3$ 박막에 대한 관심이 증가하고 있다. 본 연구에서는 $Al_2O_3$ 박막의 증착 전 실리콘 웨이퍼의 산화막 두께에 따른 passivation 효과에 대해서 연구하였다. 실리콘 산화막은 $HNO_3$ 용액을 사용하여 화학적으로 생성시켰으며 $HNO_3$ 용액과의 반응 시간을 조절하여 실리콘 산화막의 두께를 조절하였다. 실리콘 산화막 생성 후 ALD로 $Al_2O_3$ 박막을 증착하였으며 증착 후 $N_2$ 분위기에서 annealing 하였다. Annealing 후 passivation 효과는 Quasi-Steady-State Photo Conductance를 사용하여 minority carrier의 lifetime을 측정하였다. Capacitance-Voltage measurement, Transmission Electron Microscopy, Ellipsometry를 사용하여 실리콘 산화막의 두께에 따른 $Al_2O_3$ 박막의 passivation 효과를 분석하였다.

  • PDF

저진공 화학기상증착법을 이용한 산화실리콘 박막 제작 (Synthesized silicon oxide thin film by low pressure chemical vapor deposition(LPCVD))

  • 이경황;김상원;박종원;박영희;허규용
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2008년도 추계학술대회 초록집
    • /
    • pp.59-60
    • /
    • 2008
  • 산화실리콘 박막은 생체적합성, 폴리머 필름의 gas barrier, 저유전율, 환경차단 보호막 등 다양한 특성을 갖고 있어 연구개발이 활발하게 이루어지고 있다. 본 연구는 저진공 화학기상증착법 (LPCVD)를 이용하여 산화실리콘 박막을 제작하였다. 실리콘 박막을 위한 전구체는 환경 친화적이며 상온에서 비교적 높은 증발점을 갖는 hexamethyldisiloxane (HMDSO)을 이용하였으며, 이때 기판은 실리콘을 이용하였다. LPCVD의 공정변수는 전구체 공급량(진공도)과 RF power를 중심으로하여 Taguchi 실험계획법에 따라 박막을 제작하였다. 또한, 실험계획법에 의해 최적 전구체 공급량과 RF power를 결정하고 산소분압의 변화에 따른 산화실리콘 박막을 제작하였다. 산화실리콘 박막은 표면특성 및 화학적 결합상태를 수접촉각, SEM, AFM, FTIR 등을 이용하여 관찰하고 분석하였다.

  • PDF

다결정 실리콘 태양전지 제조를 위한 비정질 알루미늄 유도 결정 입자 특성 (Characteristics of aluminum-induced polycrystalline silicon film for polycrystalline silicon solar cell fabrication)

  • 정혜정;김호성;이호재;부성재
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 한국신재생에너지학회 2010년도 추계학술대회 초록집
    • /
    • pp.49.1-49.1
    • /
    • 2010
  • 본 연구에서는 증착법에 의해 제조된 다결정 실리콘을 이용한 태양전지 제작과 관련하여 다결정 실리콘 씨앗층 제조를 위한 기판에 대하여 연구를 수행하였다. 다결정 실리콘 씨앗층을 제조할 수 있는 기술중 aluminum-induced layer exchange(ALILE) 공정을 이용하여 다결정 실리콘 씨앗층을 제조하였다. glass/Al/oxide/a-Si 구조로 알루미늄과 비정질 실리콘 계면에 알루미늄 산화막을 다양한 두께로 형성시켜, 알루미늄 유도 결정화에서 산화막의 두께가 결정화 특성에 미치는 영향, 결정결함, 결정크기에 대하여 연구하였다. 형성된 다결정 실리콘 씨앗층 막의 특성은 OM, SEM, FIB, EDS, Raman spectroscopy, XRD, EBSD 을 이용하여 분석하였다. 그 결과 산화막의 두께가 증가할수록 결함도 함께 증가하였다. 16nm 두께의 산화막 구조에서 <111> 방향의 우선배향성을 가진, $10{\mu}m$의 sub-grain 결정립을 갖는 씨앗층을 제조 하였다.

  • PDF

산화 실리콘 막을 이용한 실리카 나노 와이어의 형성 : 산소 효과 (Formation of Silica Nanowires by Using Silicon Oxide Films: Oxygen Effect)

  • 윤종환
    • 새물리
    • /
    • 제68권11호
    • /
    • pp.1203-1207
    • /
    • 2018
  • 본 연구에서는 산소 함유량이 다른 산화 실리콘 막을 사용하여 실리카 나노 와이어를 형성하고, 실리카 나노 와이어의 미세구조 및 물리적 특성을 Si 웨이퍼를 사용하여 형성된 실리카 나노 와이어와 비교 분석하였다. 산화 실리콘 막은 플라즈마 화학 기상 증착 방법을 사용하여 제조하였으며, 실리카 나노 와이어는 산화 실리콘 막 표면에 촉매 물질로 니켈 막을 진공 증착한 후 열처리를 통해 형성하였다. 산소 함유량이 약 50 at.% 이하의 산화 실리콘 막의 경우 나노 와이어 형성 메커니즘, 미세구조 및 물리적 특성 등에서 실리콘 웨이퍼의 경우와 거의 차이점이 없었으며, 특히 나노 와이어의 굵기의 균일성은 산화 실리콘 막에서 더 우수한 거동을 나타내었다. 이러한 결과는 저가로 양질의 실리카 나노 와이어를 제조하는 대체재로서 산화 실리콘 막의 유용성을 제시한다.

ILD CMP 공정에서 실리콘 산화막의 기계적 성질이 Scratch 발생에 미치는 영향

  • 조병준;권태영;김혁민;박진구
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2011년도 추계학술발표대회
    • /
    • pp.23-23
    • /
    • 2011
  • Chemical-Mechanical Planarization (CMP) 공정이란 화학적 반응 및 기계적인 힘이 복합적으로 작용하여 표면을 평탄화하는 공정이다. 이러한 CMP 공정은 반도체 산업에서 회로의 고집적화와 다층구조를 형성하기 위하여 도입되었으며 반도체 제조를 위한 필수공정으로 그 중요성이 강조되고 있다. 특히 최근에는 Inter-Level Dielectric (ILD)의 형성과 Shallow Trench Isolation (STI) 공정에서실리콘 산화막을 평탄화하기 위한 CMP 공정에 대해 연구가 활발히 이루어지고 있다. 그러나 CMP 공정 후 scratch, pitting corrosion, contamination 등의 Defect가 발생하는 문제점이 존재한다. 이 중에서도 scratch는 기계적, 열적 스트레스에 의해 생성된 패드의 잔해, 슬러리의 잔유물, 응집된 입자 등에 의해 표면에 형성된다. 반도체 공정에서는 다양한 종류의 실리콘 산화막이 사용되고 gks이러한 실리콘 산화막들은 종류에 따라 경도가 다르다. 따라서 실리콘 산화막의 경도에 따른 CMP 공정 및 이로 인한 Scratch 발생에 관한 연구가 필요하다고 할 수 있다. 본 연구에서는 scratch 형성의 거동을 알아보기 위하여 boronphoshposilicate glass (BPSG), plasma enhanced chemical vapor deposition (PECVD) tetraethylorthosilicate (TEOS), high density plasma (HDP) oxide의 3가지 실리콘 산화막의 기계적 성질 및 이에 따른 CMP 공정에 대한 평가를 실시하였다. CMP 공정 후 효율적인 scratch 평가를 위해 브러시를 이용하여 1차 세정을 실시하였으며 습식세정방법(SC-1, DHF)으로 마무리 하였다. Scratch 개수는 Particle counter (Surfscan6200, KLA Tencor, USA)로 측정하였고, 광학현미경을 이용하여 형태를 관찰하였다. Scratch 평가를 위한 CMP 공정은 실험에 사용된 3가지 종류의 실리콘 산화막들의 경도가 서로 다르기 때문에 동등한 실험조건 설정을 위해 동일한 연마량이 관찰되는 조건에서 실시하였다. 실험결과 scratch 종류는 그 형태에 따라 chatter/line/rolling type의 3가지로 분류되었다 BPSG가 다른 종류의 실리콘 산화막에 비해 많은 수에 scratch가 관찰되었으며 line type이 많은 비율을 차지한다는 것을 확인하였다. 또한 CMP 공정에서 압력이 증가함에 따라 chatter type scratch의 길이는 짧아지고 폭이 넓어지는 것을 확인하였다. 본 연구를 통해 실리콘 산화막의 경도에 따른 scratch 형성 원리를 파악하였다.

  • PDF

실리콘 단결정에서 산화적층결함의 핵생성에 미치는 냉각속도의 영향 (The effect of cooling rate on the nuclei of OISF formation in Si single crystals)

  • 하태석;김병국;김종관;윤종규
    • 한국결정성장학회지
    • /
    • 제6권3호
    • /
    • pp.360-367
    • /
    • 1996
  • 실리콘 단결정에서 존재하는 산화저층결합(OISF)은 실리콘 웨이퍼의 전기적 성질에 많은 영향을 미치게 되는데 이 산화적층결함의 핵(nuclei)은 결정성장 과정에서 형성되며, 그 주요 원인으로는 초기 산소 농도, dopant의 종류 및 농도, 냉각속도 등이 있다. 본 연구에서는 냉각 속도에 따른 실리콘 단결정 내의 산화적층결함에 관하여 조사하였다. 수평관상로를 이용하여 실리콘 단결정괴를 Ar 분위기에서 $1400^{\circ}C$까지 승온후 각기 다른 냉각속도로 냉각하였다. 이후 $1150^{\circ}C$에서 산화처리를 한 후 실리콘 단결정 내의 산화적층결함의 농도를 조사하였으며, FTIR을 이용하여 산화석출물이 산화적층결함의 형성에 미치는 영향을 조사하였다. 그 결과 실리콘 단결정 내에서 산화적층결함이 가장 많이 형성되는 중간 단계의 냉각속도 범위가 있음을 확인하였으며 실리콘 단결정 내의 산소가 석출물의 형태로 존재할 때 산화적층결함이 많이 형성됨을 알 수 있었다.

  • PDF

금속유도 결정화를 이용한 저온 다결정 실리콘 TFT 특성에 관한 연구 (A Study on the Electrical Characteristics of Low Temperature Polycrystalline Thin Film Transistor(TFT) using Silicide Mediated Crystallization(SMC))

  • 김강석;남영민;손송호;정영균;주상민;박원규;김동환
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2003년도 춘계학술발표강연 및 논문개요집
    • /
    • pp.129-129
    • /
    • 2003
  • 최근에 능동 영역 액정 표시 소자(Active Matrix Liquid Crystal Display, AMLCD)에서 고해상도와 빠른 응답속도를 요구하게 되면서부터 다결정 실리콘(poly-Si) 박막 트랜지스터(Thin Film Transistor, TFT)가 쓰이게 되었다. 그리고 일반적으로 디스플레이의 기판을 상대적으로 저가의 유리를 사용하기 때문에 저온 공정이 필수적이다. 따라서 새로운 저온 결정화 방법과 부가적으로 최근 디스플레이 개발 동향 중 하나인 대화면에 적용 가능한 공정인 금속유도 결정화 (Silicide Mediated Crystallization, SMC)가 연구되고 있다. 이 소자는 top-gated coplanar구조로 설계되었다. (그림 1)(100) 실리콘 웨이퍼위에 3000$\AA$의 열산화막을 올리고, LPCVD로 55$0^{\circ}C$에서 비정질 실리콘(a-Si:H) 박막을 550$\AA$ 증착 시켰다. 그리고 시편은 SMC 방법으로 결정화 시켜 TEM(Transmission Electron Microscopy)으로 SMC 다결정 실리콘을 분석하였다. 그 위에 TFT의 게이트 산화막을 열산화막 만큼 우수한 TEOS(Tetraethoxysilane)소스로 사용하여 실리콘 산화막을 1000$\AA$ 형성하였고 게이트는 3000$\AA$ 두께로 몰리브덴을 스퍼터링을 통하여 형성하였다. 이 다결정 실리콘은 3$\times$10^15 cm^-2의 보론(B)을 도핑시켰다. 채널, 소스, 드래인을 정의하기 위해 플라즈마 식각이 이루어 졌으며, 실리콘 산화막과 실리콘 질화막으로 passivation하고, 알루미늄으로 전극을 형성하였다 그리고 마지막에 TFT의 출력특성과 전이특성을 측정함으로써 threshold voltage, the subthreshold slope 와 the field effect mobility를 계산하였다.

  • PDF