• 제목/요약/키워드: 단열회로

검색결과 52건 처리시간 0.042초

단열 회로를 이용한 8-b*8-b 파이프라인 승산기와 개선된 전원 클럭 발생기의 연구 (A Study of an 8-b*8-b adiabatic pipelined multiplier with simplified supply clock generator)

  • 문용
    • 대한전자공학회논문지SD
    • /
    • 제38권4호
    • /
    • pp.43-43
    • /
    • 2001
  • 단열회로를 이용한 8-b×8-b 파이프라인 승산기와 4가지 위상을 가지는 전원클럭을 공급하기 위한 개선 된 구조의 전원클럭 발생기를 설계하였다. 전원클럭 신호선의 전하는 복원되어 에너지 소모를 줄인다. 단열회로는 ECRL 형태를 기본으로 하였으며 0.6㎛ CMOS 공정을 사용하여 설계하였다. 개선된 전원클럭 발생기는 기존회로보다 4∼11% 정도 효율이 높았다. 모의실험결과 제안하는 단열회로 승산기는 CMOS 승산기보다 2.6∼3.5배 정도의 에너지를 감소시켰다.

단열회로를 이용한 16-bit 저전력 마이크로프로세서의 설계 (A Design of 16-bit Adiabatic Low-Power Microprocessor)

  • 신영준;이병훈;이찬호;문용
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.31-38
    • /
    • 2003
  • 단열회로를 이용한 16-bit 저전력 마이크로프로세서를 설계하였다. 본 논문에서 설계한 마이크로프로세서는 콘트롤 블록, 멀티포트 레지스터 파일, 프로그램 카운터 그리고 ALU로 구성되어 있다. 또한 저전력 단열 프로세서에 필요한 효율적인 4-phase 전원클럭 발생기도 설계하였다. 단열회로는 ECRL(Efficient Charge Recovery Logic)을 기반으로 설계되었고 0.35㎛ CMOS 공정을 이용하여 구현하였다. 단열프로세서와 일반적인 프로세서와 에너지를 비교하기 위해서 CMOS를 기반으로 한 프로세서를 설계하여 에너지 비교를 수행하였다. 시뮬레이션 결과 기존의 CMOS 프로세서보다 2.9∼3.1배의 에너지 감소효과를 보였다.

단열회로를 이용한 8-b${\times}$8-b 파이프라인 승산기와 개선된 전원클럭 발생기의 연구 (A Study of an 8-b${\times}$8-b Adiabatic Pipelined Multiplier with Simplified Supply Clock Generator)

  • 문용
    • 대한전자공학회논문지SD
    • /
    • 제38권4호
    • /
    • pp.285-291
    • /
    • 2001
  • 단열회로를 이용한 8-b×8-b 파이프라인 승산기와 4가지 위상을 가지는 전원클럭을 공급하기 위한 개선 된 구조의 전원클럭 발생기를 설계하였다. 전원클럭 신호선의 전하는 복원되어 에너지 소모를 줄인다. 단열회로는 ECRL 형태를 기본으로 하였으며 0.6㎛ CMOS 공정을 사용하여 설계하였다. 개선된 전원클럭 발생기는 기존회로보다 4∼11% 정도 효율이 높았다. 모의실험결과 제안하는 단열회로 승산기는 CMOS 승산기보다 2.6∼3.5배 정도의 에너지를 감소시켰다.

  • PDF

래치형 패스 트랜지스터 단열 논리에 기반을 둔 에너지 절약 회로의 설계 (Energy-saving Design Eased on Latched Pass-transistor Adiabatic Logic)

  • 박준영;홍성제;김종
    • 한국정보과학회:학술대회논문집
    • /
    • 한국정보과학회 2004년도 가을 학술발표논문집 Vol.31 No.2 (1)
    • /
    • pp.556-558
    • /
    • 2004
  • 최근 VLSI 설계 분야에서, 단열 논리는 에너지 효율성이 뛰어난 저전력 설계 기술 중 하나로 각광 받고 있다. 이러한 단열 논리는 기존의 저전력 회로 설계를 위해 사용되었던 CMOS 논리들을 서서히 대체해 나갈 컷으로 기대되고 있다. 하지만 않은 단열 논리들의 제시에도 불구하고, 기존의 CMOS논리들을 단열 논리로 대체하는 기법에 관한 연구는 거의 없는 실정이다. 이 논문에서는 래치형 패스 트랜지스터 단열 논리(LPAL)와 이를 이용한 저전력 설계 기법을 소개하였다. 래치형 패스 트랜지스터 단열 논리는 기존의 단열 논리들이 가지고 있는 단정을 해결하고, 보다 저전력 지향적으로 CMOS논리를 대체 할 수 있다는 장점을 가진다.

  • PDF

외단열 건물의 열부하계산법

  • 조민관
    • 대한설비공학회지:설비저널
    • /
    • 제32권2호
    • /
    • pp.28-39
    • /
    • 2003
  • 1998년 4월 일본 공기조화.위생공학회 북해도지부 설비기술연구회에서는 실무레벨의 "외단열건물의 열부하계산법"을 위한 소위원회가 발족되었으며, 1999년 11월에 연구보고서가 완성되었다. 이에, 일본 학회에서는 건축설비기술자협회 북해도 지부와 공동으로 실무자를 대상으로 세미나를 2000년8월에 개최하였다. 본 내용은 위원회보고서와 세미나에 서 거론된 "외단열건물의 열부하특성과 계산법의 요점"을 제시하고 이에 근거한 최대부하의 합리적인 설계와 불가분의 관계가 있는 "외단열건물을 위한 난방과 냉방을 통일한 열부하계산법의 개념"을 소개함과 동시에 "실무자의 과제와 금후의 전망"에 대하여 언급하고자 한다.

  • PDF

산청 회장암복합체 내 발달하는 단열계의 기하학적·운동학적 특성 (Geometric and Kinematic Characteristics of Fracture System in the Sancheong Anorthosite Complex, Korea)

  • 이덕선;강지훈
    • 암석학회지
    • /
    • 제25권4호
    • /
    • pp.389-400
    • /
    • 2016
  • 영남육괴 지리산지구의 남동부에 위치하는 산청지역은 주로 선캄브리아시대 지리산 변성암복합체, 산청 회장암복합체, 중생대 화성암류 등으로 구성되어 있다. 산청 회장암복합체 내에는 다수의 단열조의 상대적인 시간관계(선후관계 및 공존관계)와 전단단열의 발달순서 및 운동감각을 결정하는데 이용되는 기하학적 지시자가 잘 관찰된다. 본 논문은 이들 다수의 단열조에 대한 방향성과 운동학적 기하학적 특성을 정밀하게 분석하여 산청 회장암복합체에 발달하는 인장단열의 발달순서와 전단단열의 발달순서 및 운동성을 고찰하였다. 그 결과 산청 회장암복합체에 발달하는 단열계는 적어도 5회의 변형단계(Dn 단계에서 Dn+3 이후단계로 명기)를 걸쳐 형성되었음이 인지된다. (1) Dn 단계: 북북서-남남동 방향의 인장단열 형성기. 이후 응력장 변화로 인해 우수향 ${\rightarrow}$ 좌수향 전단단열운동을 활동하였다. (2) Dn+1 단계: (북)북동-(남)남서 방향의 인장단열 형성기. 이 단계의 단열조는 이후 좌수향 ${\rightarrow}$ 좌수향 ${\rightarrow}$ 우수향 전단단열운동으로 재활동하였다. (3) Dn+2 단계: 북서-남동 방향의 인장단열 형성기. 이후, 우수향 전단단열운동을 겪었다. (4) Dn+3 단계: 남-북 방향의 인장단열 형성기. (5) Dn+3 이후단계: (동)북동-(서)남서 방향의 인장단열 형성기. Dn 단계는 송림조산운동 전기, Dn+1 단계는 송림조산운동 후기, Dn+2 단계는 대보조산운동 시기, Dn+3 단계는 불국사 조산운동 시기 그리고 Dn+3 이후단계는 불국사 조산운동 시기 이후에 형성되었다.

초저전력 프로세서용 16-bit 단열 ALU의 설계 및 구현 (A Design and Implementation of 16-bit Adiabatic ALU for Micro-Power Processor)

  • 이한승;나인호;문용;이찬호
    • 대한전자공학회논문지SD
    • /
    • 제41권3호
    • /
    • pp.101-108
    • /
    • 2004
  • 단열회로를 이용하여 16-bit ALU와 단열회로에 4가지 위상을 가지는 전원클럭을 공급하기 위한 전원클럭 발생기를 설계하였다. 4개의 전원클럭 신호선의 전하는 AC 형태의 전원클럭을 통해서 복원되어 에너지 소모를 줄인다. 구현에 사용한 단열회로는 ECRL(efficient charge recovery logic) 형태를 기본으로 하였으며 0.35㎛ CMOS 공정을 사용하여 설계하였고 3.3V 전원을 사용하였다. 회로설계 후 layout을 진행하였으며, layout 후 LPE(layout parasitic extraction)를 수행하여 이를 모의실험에 사용하였다. 모의실험결과 전원클럭 발생기를 포함한 단열회로를 이용한 ALU는 동일한 구조를 갖는 기존의 CMOS ALU보다 1.15~1.77배 정도의 에너지소모를 감소 시켰다.

LED 디스플레이의 저전력화 동작 연구 (Study on Low Power LED Display Operation)

  • 이경량;김종운;여성대;조승일;김성권
    • 한국전자통신학회논문지
    • /
    • 제10권5호
    • /
    • pp.587-592
    • /
    • 2015
  • LED의 사용이 증가됨에 따라, LED 디스플레이의 저전력 설계에 대한 요구가 증가하고 있다. 본 논문에서는 디지털 신호로 제어하는 정전류원 회로에 단열회로 동작을 유도하는 전원소스 공급을 통하여, 저전력화가 가능한 LED 컨트롤러부를 설계하였다. 설계한 회로는 0.35um CMOS Process로 구현하였으며 회로의 선형 동작을 확인하였다. 시뮬레이션 결과 기존의 LED 컨트롤러부에 대비하여 약 82% 소비전력 절감효과를 확인하였다. 본 연구는 LED 디스플레이 동작의 발열 대책 및 저전력화에 유용할 것으로 기대된다.

단열갱폼 적용에 따른 동절기 보양비 사용량 및 발열량 검토에 관한 실험적 연구 (A Study on the Energy Consumption Cost in the Winter and Calorific Value by Insulated Gang-form)

  • 남경용;최석;안성진;임명관
    • 한국건축시공학회지
    • /
    • 제20권1호
    • /
    • pp.53-60
    • /
    • 2020
  • 본 논문은 동절기 콘크리트 보양 시 투입되는 에너지(전력) 소비량과 콘크리트 발열량 변화를 통해 단열갱폼의 단열성능을 검토하고자 하였다. 실험결과에 따르면, 일반갱폼은 콘크리트 타설 이후 12시간동안 에너지(전력) 소비가 3회 발생하게 된다. 반면 단열갱폼은 콘크리트 타설 후 21시간 동안 에너지(전력) 소비가 발생되지 않았다. 최종 전력 소비량은 일반갱폼이 단열갱폼보다 3.7배 높게 나타나 에너지(전력) 소비에서 단열갱폼의 우수한 성능을 확인할 수 있었다. 발열량 검토결과는 일반갱폼에서 콘크리트 타설 후 외기 온도변화에 따라 발열량이 크게 변하는 것을 알 수 있었다. 하지만 단열갱폼의 경우 프레임 일부에서 미비한 열손실이 발생했을 뿐 콘크리트 타설 직후부터 거푸집 탈형까지 일정한 발열패턴을 보여주고 있었다.

경상분지 의성지괴 길안면지역에서 청송화강암의 단열 발달사 및 운동성에 대한 기하학적 해석 (Geometrical Interpretation on the Development Sequence and the Movement Sense of Fractures in the Cheongsong Granite, Gilan-myeon Area, Uiseong Block of Gyeongsang Basin, Korea)

  • 강지훈;류충렬
    • 암석학회지
    • /
    • 제15권4호
    • /
    • pp.180-193
    • /
    • 2006
  • 경상분지 의성지괴의 중앙 북부에 위치하는 안동시 길안면 지역은 선캠브리아기 변성암류, 트라이아스기 청송화강암, 백악기 초 하양층군, 백악기 말-고제3기 화성암류 등으로 구성되어 있다. 이 지역에는 다양한 방향의 단층(남북 내지 북북서 방향의 옥산단층, 북서 방향의 길안단층, 서북서 방향의 황학산단층, 그리고 동서 방향의 임봉산단층)들이 발달하고, 경상분지의 기반암류에 해당하는 청송화강암내에는 다수 단열조의 상대적 시간관계(선후관계 및 공존관계)와 전단단열의 운동감각을 결정하는데 이용되는 기하학적 지시자가 잘 관찰된다. 본 논문은 이들 단열조의 기하학적 특성(연결, 종료, 교차형상 및 절단관계)에 대한 정밀한 분석을 통하여 경상분지 의성지괴 길안면 지역에 발달하는 인장단열의 발달사와 전단단열의 운동성을 연구하였다. 그 결과, 길안면 지역에 발달하는 단열계는 적어도 7회의 변형단계(Dn 이전 단계에서 Dn+5 단계로 명기)를 걸쳐 형성되었고, 단열조의 우세 방향성은 길안면 주변지역에 발달하는 지질도 규모의 단층 우세 방향성과 거의 일치하는 (서)북서, 북북서, 북북동, 동서, 북동 순서로 나타난다. 단열조의 발달사와 운동성를 요약하면 다음과 같다. (1) Dn이전 단계: 남북 내지 북북서 또는 서북서 내지 동북동 방향의 인장단열 형성기. 이후 응력장 변화와 함께 남북 내지 북북서 방향의 절리조는 좌수향 ${\rightarrow}$우수향${\rightarrow}$좌수향 전단단열운동으로 그리고 서북서 내지 동북동 방향의 절리조는 (우수향${\rightarrow}$)좌수향 전단단열운동으로 각각 재활동하였다. (2) Dn 단계: 북서 방향의 인장단열 형성기. 이 단계의 절리조는 이후 좌수향${\rightarrow}$우수향 순서의 전단단열운동을 경험한다. (3) Dn+l 단계:북북동 내지 북동 방향의 인장단열 형성기. 이후, 좌수향 전단단열운동으로 활동하게 된다. (4) Dn+2 단계: 동북동 내지 동서 방향의 인장단열 형성기. (5) Dn+3 단계: 서북서 내지 북서 방향의 인장단열 형성기. (6) Dn+4 단계: 북북서 방향의 인장단열 형성기. 이후, 우수향 전단단열운동으로 활동하였다. (7) Dn+5 단계: 북북동 방향의 인장단열 형성기.