• 제목/요약/키워드: line regulation

검색결과 746건 처리시간 0.027초

전압 플리커 및 고조파 보상을 위한 배전용 STATCON의 제어알고리즘 개발 (Development of Control Algorithm of D-STATCON(Distribution STATic-CONden: Compensations of Voltage Flicker and Harmonics)

  • 전영수;오관일;이기선;추진부
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1999년도 하계학술대회 논문집 C
    • /
    • pp.1282-1286
    • /
    • 1999
  • This paper presents the DQ transfomation and space vector modulation method to develop a control algorithm of distribution STATCON(STATic CONdenser) for line voltage regulation, dc link voltage regulation and harmonics compensation. The Performance analysis of a PI with ramp comparision and synchronous reference frame current controller is carried out. Based on these analysis, the control performances are desirable to compensate the harmonics and to regulate de link and line voltage of Distribution line.

  • PDF

CNC 가공에서 절삭력 예측과 조절을 위한 절삭 시뮬레이션 시스템 개발 (Development of Cutting Simulation System for Prediction and Regulation of Cutting Force in CNC Machining)

  • 고정훈;이한울;조동우
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2002년도 추계학술대회 논문집
    • /
    • pp.3-6
    • /
    • 2002
  • This paper presents the cutting simulation system for prediction and regulation of cutting force in CNC machining. The cutting simulation system includes geometric model, cutting force model, and off-line fred rate scheduling model. ME Z-map(Moving Edge node Z-map) is constructed for cutting configuration calculation. The cutting force models using cutting-condition-independent coefficients are developed for flat-end milling and ball-end milling. The off-line feed rate scheduling model is derived from the developed cutting force model. The scheduled feed rates are automatically added to a given set of NC code, which regulates the maximum resultant cutting force to the reference force preset by an operator. The cutting simulation system can be used as an effective tool for improvement of productivity in CNC machining.

  • PDF

저전력 용량성 센서 인터페이스를 위한 저잡음 CMOS LDO 레귤레이터 설계 (Design of the low noise CMOS LDO regulator for a low power capacitivesensor interface)

  • 권보민;정진우;김지만;박용수;송한정
    • 센서학회지
    • /
    • 제19권1호
    • /
    • pp.25-30
    • /
    • 2010
  • This paper presents a low noise CMOS regulator for a low power capacitive sensor interface in a $0.5{\mu}m$ CMOS standard technology. Proposed LDO regulator circuit consist of a voltage reference block, an error amplifier and a new buffer between error amplifier and pass transistor for a good output stability. Conventional source follower buffer structure is simple, but has a narrow output swing and a low S/N ratio. In this paper, we use a 2-stage wide band OTA instead of source follower structure for a buffer. From SPICE simulation results, we got 0.8 % line regulation and 0.18 % load regulation.

A High Current Efficiency CMOS LDO Regulator with Low Power Consumption and Small Output Voltage Variation

  • Rikan, Behnam Samadpoor;Abbasizadeh, Hamed;Kang, Ji-Hun;Lee, Kang-Yoon
    • 전기전자학회논문지
    • /
    • 제18권1호
    • /
    • pp.37-44
    • /
    • 2014
  • In this paper we present an LDO based on an error amplifier. The designed error amplifier has a gain of 89.93dB at low frequencies. This amplifier's Bandwidth is 50.8MHz and its phase margin is $59.2^{\circ}C$. Also we proposed a BGR. This BGR has a low output variation with temperature and its PSRR at 1 KHz is -71.5dB. For a temperature variation from $-40^{\circ}C$ to $125^{\circ}C$ we have just 9.4mV variation in 3.3V LDO output. Also it is stable for a wide range of output load currents [0-200mA] and a $1{\mu}F$ output capacitor and its line regulation and especially load regulation is very small comparing other papers. The PSRR of proposed LDO is -61.16dB at 1 KHz. Also we designed it for several output voltages by using a ladder of resistors, transmission gates and a decoder. Low power consumption is the other superiority of this LDO which is just 1.55mW in full load. The circuit was designed in $0.35{\mu}m$ CMOS process.

Current Detection 구조 및 향상된 Load Regulation 특성을 가진 LDO 레귤레이터 (LDO Regulator with Improved Load Regulation Characteristics and Current Detection Structure)

  • 권상욱;공준호;구용서
    • 전기전자학회논문지
    • /
    • 제25권3호
    • /
    • pp.506-510
    • /
    • 2021
  • 본 논문에서는 current detection 구조로 인하여 load regulation의 변화를 향상시킨 LDO를 제안하였다. 제안된 LDO 레귤레이터는 출력단에 제안된 current detection 회로를 추가하였다. 그로인하여 출력에 부하전류에 따른 전압 값의 regulation을 향상시켜 기존 LDO 레귤레이터보다 load Regulation의 변화량을 향상시켰다. 제안한 current detection 구조를 사용하여 부하전류의 변화에 따른 출력 변화를 약 60 % 가량 향상시킬 수 있었다. Cadence의 Virtuoso, Spectre 시뮬레이션을 사용하여 특성을 시뮬레이션 및 검증하였다.

조망 및 지형특성에 따른 경관고도 도출과 적용 방안 - 북한산 국립공원 인근의 최고고도지구를 중심으로 - (A Study on the Establishment and Application of Landscape Height Based on View and Topographical Features - Focusing on the Maximum Height Regulation District around Bukhan Mountain National Park -)

  • 장인영;신지훈;조우현;신영선;김언경;권윤구;임승빈
    • 한국조경학회지
    • /
    • 제39권1호
    • /
    • pp.35-45
    • /
    • 2011
  • 서울의 도시경관은 경제성장과 함께 급속하게 성장하고 변화하였다. 서울시는 건축물 난립으로 인하여 경관이 훼손되는 것을 보호하기 위하여 고도지구를 지정하여 도시경관을 보전 관리하기 시작하였다. 도시경관을 보전하기 위한 최고고도지구 지정은 그 목적이 명확하고 규제가 단순하여 시행 및 관리가 용이하지만, 규제 높이에 대한 객관적인 근거가 부족하여 설득력이 부족하다. 또한 일률적인 규제로 인하여 획일적인 경관을 형성하고 재산권 제약 및 지역발전 저해 등으로 인하여 주민으로부터 민원을 발생시키고 있다. 이러한 문제를 해결하기 위하여 많은 연구가 진행되고 있으나, 여전히 일률적인 기준에 의하여 규제되고 있어 보다 객관적이고 합리적인 경관고도 기준 도출이 필요하다. 따라서 본 연구는 국립공원의 자연경관을 보호하기 위한 목적으로 지정되어 있는 북한산 인근의 최고고도지구를 사례 대상지로 선정하여 자연경관의 훼손을 최소화하면서 인공경관과 자연경관이 조화를 이룰 수 있는 경관고도를 제시하고자 하였다. 이를 위하여 문헌조사를 통한 경관고도 기준의 유형 중 절대높이 기준, 조망선 기준, 사선제한 기준에 대하여 파악하고, 경관고도 설정 기본 원칙을 수립하였으며, 북한산 인근의 최고고도지구의 현황 및 문제점을 파악한 후 강북구를 적용 대상지로 선정하여 설문조사를 통하여 우수 조망점과 조망축을 파악하였다. 문헌조사를 통하여 파악한 경관고도 기준의 유형을 기초로 하여 강북구 최고고도지구의 구역을 세분화함으로써 각 구역에 적합한 경관고도 기준을 도출하였다. 도출된 기준은 3차원 시뮬레이션을 통하여 적용해 봄으로써 최종 경관고도를 제시하였다.

직병렬보상방법에 의한 초고압장거리송전선로의 보상효과분석 (The Effect Analysis of Series and Shunt Compensation Schemes for EHV Long Transmission Lines)

  • 정재길;강영묵
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1997년도 추계학술대회 논문집 학회본부
    • /
    • pp.224-227
    • /
    • 1997
  • This study discuss two subjects : maximization of transmission capability and regulation of voltages along line within the permissible bounds. Series and parallel line compensation methods have been applied for those purposes using capacitors and reactors. In this paper, the effect of series and shunt line compensation for symmetrical line is analyzed. The results obtained in this paper can be applied 765kV class EHV transmission system.

  • PDF

분기기 통과속도 제한규정에 대한 타당성 검토 (Verification of the Reasonableness for the speed-limit regulation on the Turnout)

  • 정우진;나성훈;함영삼;문경호
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2004년도 춘계학술대회 논문집
    • /
    • pp.1047-1056
    • /
    • 2004
  • The turnout system is typical railway facility to be in the way of conventional railway line's speed-up. The KNR(Korean National Railroad) :has a speed limit regulation(130km/h) for the passing the turnout to guarantee a safety. This research had been performed to confirm the propriety of this regulation by using experimental and analytical way before it was carried out. The reasonableness of the speed-limit regulation was judged base on the several experiments. It was proved that the regulation was not useless as it had been regarded and very important guide at least up to now.

  • PDF

분기기 통과속도 제한규정에 대한 타당성 검토연구 (Verification of the Validity for the Speed-limit Regulation on the Turnout System)

  • 정우진;구동회;양신추
    • 한국철도학회논문집
    • /
    • 제8권1호
    • /
    • pp.93-100
    • /
    • 2005
  • The turnout system is typical railway facility to be in the way of conventional railway line's speed-up. The KNR(Korean National Railroad) has a speed limit regulation (130km/h) for the passing the turnout to guarantee a safety. This research had been performed to confirm the propriety of this regulation by using experimental and analytical way before it was carried out. The reasonableness of the speed-limit regulation was judged base on the several experiments. It was proved that the regulation was not useless as it had been regarded and very important guide at least up to now.

$90-265V_{rms}$ 입력범위를 갖는 단일전력단 역률개선 컨버터 (A Single-Stage Power Factor Correction Converter far $90-265V_{rms}$ Line Applications)

  • 이준영;박희정;구관본;윤명중
    • 전력전자학회논문지
    • /
    • 제5권5호
    • /
    • pp.508-514
    • /
    • 2000
  • 본 논문에서는 역률개선용 단일 스위치 부스트 플라이백 결합형 ZCS quasi-resonant converter(QRC)를 제안한다. 제안된 컨버터는 입력전류를 불연속 모드로 동작시켜 역률을 개선하며 입력전류의 zero-crossing-point에서의 왜곡을 개선함으로써 고조파를 감소시켜 역률을 향상시켰으며 좋은 출력전압의 regulation 성능을 가지고 있다. 그리고 체계적인 설계를 위하여 설계식을 제안하였으며 제안된 설계식을 통하여 프로토타입 컨버터를 설계하였다. 실험결과 효율은 약 86%, 역률은 약 0.985이상을 얻었다. 따라서 본 컨버터는 스위칭 주파수가 수백kHz이상이고 높은 regulation성능을 요구하는 낮은 전압의 소용량 컨버터에 적합하다.

  • PDF