• 제목/요약/키워드: charge trapping effect

검색결과 57건 처리시간 0.03초

플라즈마 표면처리가 TiO2/TiO2-x 저항 변화형 메모리에 미치는 영향 (Effect of Plasma Treatment on TiO2/TiO2-x Resistance Random Access Memory)

  • 김한상;김성진
    • 한국전기전자재료학회논문지
    • /
    • 제33권6호
    • /
    • pp.454-459
    • /
    • 2020
  • In this study, a TiO2/TiO2-x-based resistance variable memory was fabricated using a DC/RF magnetron sputtering system and ALD. In order to analyze the effect of oxygen plasma treatment on the performance of resistance random access memory (ReRAM), the TiO2/TiO2-x-based ReRAM was evaluated by applying RF power to the TiO2-x oxygen-holding layer at 30, 60, 90, 120, and 150 W, respectively. The ReRAM was fabricated, and the electrical and surface area performances were compared and analyzed. In the case of ReRAM without oxygen plasma treatment, the I-V curve had a hysteresis curve shape, but the width was very small, with a relatively high surface roughness of the oxygen-retaining layer. However, in the case of oxygen plasma treatment, the HRS/LRS ratio for the I-V curve improved as the applied RF power increased; stable improvement was also noted in the surface roughness of the oxygen-retaining layer. It was confirmed that the low voltage drive was not smooth due to charge trapping in the oxygen diffusion barrier layer owing to the high intensity ReRAM applied with an RF power of approximately 150 W.

Mixde-mode simulation을 이용한 4H-SiC DMOSFETs의 계면상태에서 포획된 전하에 따른 transient 특성 분석 (Mixed-mode simulation of transient characteristics of 4H-SiC DMOSFETs - Impact off the interface changes)

  • 강민석;최창용;방욱;김상철;김남균;구상모
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 추계학술대회 논문집
    • /
    • pp.55-55
    • /
    • 2009
  • Silicon Carbide (SiC) is a material with a wide bandgap (3.26eV), a high critical electric field (~2.3MV/cm), a and a high bulk electron mobility (${\sim}900cm^2/Vs$). These electronic properties allow high breakdown voltage, high frequency, and high temperature operation compared to Silicon devices. Although various SiC DMOSFET structures have been reported so far for optimizing performances. the effect of channel dimension on the switching performance of SiC DMOSFETs has not been extensively examined. In this paper, we report the effect of the interface states ($Q_s$) on the transient characteristics of SiC DMOSFETs. The key design parameters for SiC DMOSFETs have been optimized and a physics-based two-dimensional (2-D) mixed device and circuit simulator by Silvaco Inc. has been used to understand the relationship with the switching characteristics. To investigate transient characteristic of the device, mixed-mode simulation has been performed, where the solution of the basic transport equations for the 2-D device structures is directly embedded into the solution procedure for the circuit equations. The result is a low-loss transient characteristic at low $Q_s$. Based on the simulation results, the DMOSFETs exhibit the turn-on time of 10ns at short channel and 9ns at without the interface charges. By reducing $SiO_2/SiC$ interface charge, power losses and switching time also decreases, primarily due to the lowered channel mobilities. As high density interface states can result in increased carrier trapping, or recombination centers or scattering sites. Therefore, the quality of $SiO_2/SiC$ interfaces is important for both static and transient properties of SiC MOSFET devices.

  • PDF

Fabrication of Ordered One-Dimensional Silicon Structures and Radial p-n Junction Solar Cell

  • Kim, Jae-Hyun;Baek, Seong-Ho
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제43회 하계 정기 학술대회 초록집
    • /
    • pp.86-86
    • /
    • 2012
  • The new approaches for silicon solar cell of new concept have been actively conducted. Especially, solar cells with wire array structured radial p-n junctions has attracted considerable attention due to the unique advantages of orthogonalizing the direction of light absorption and charge separation while allowing for improved light scattering and trapping. One-dimenstional semiconductor nano/micro structures should be fabricated for radial p-n junction solar cell. Most of silicon wire and/or pillar arrays have been fabricated by vapour-liquid-solid (VLS) growth because of its simple and cheap process. In the case of the VLS method has some weak points, that is, the incorporation of heavy metal catalysts into the growing silicon wire, the high temperature procedure. We have tried new approaches; one is electrochemical etching, the other is noble metal catalytic etching method to overcome those problems. In this talk, the silicon pillar formation will be characterized by investigating the parameters of the electrochemical etching process such as HF concentration ratio of electrolyte, current density, back contact material, temperature of the solution, and large pre-pattern size and pitch. In the noble metal catalytic etching processes, the effect of solution composition and thickness of metal catalyst on the etching rate and morphologies of silicon was investigated. Finally, radial p-n junction wire arrays were fabricated by spin on doping (phosphor), starting from chemical etched p-Si wire arrays. In/Ga eutectic metal was used for contact metal. The energy conversion efficiency of radial p-n junction solar cell is discussed.

  • PDF

Effects of Interfacial Dielectric Layers on the Electrical Performance of Top-Gate In-Ga-Zn-Oxide Thin-Film Transistors

  • Cheong, Woo-Seok;Lee, Jeong-Min;Lee, Jong-Ho;KoPark, Sang-Hee;Yoon, Sung-Min;Byun, Chun-Won;Yang, Shin-Hyuk;Chung, Sung-Mook;Cho, Kyoung-Ik;Hwang, Chi-Sun
    • ETRI Journal
    • /
    • 제31권6호
    • /
    • pp.660-666
    • /
    • 2009
  • We investigate the effects of interfacial dielectric layers (IDLs) on the electrical properties of top-gate In-Ga-Zn-oxide (IGZO) thin film transistors (TFTs) fabricated at low temperatures below $200^{\circ}C$, using a target composition of In:Ga:Zn = 2:1:2 (atomic ratio). Using four types of TFT structures combined with such dielectric materials as $Si_3N_4$ and $Al_2O_3$, the electrical properties are analyzed. After post-annealing at $200^{\circ}C$ for 1 hour in an $O_2$ ambient, the sub-threshold swing is improved in all TFT types, which indicates a reduction of the interfacial trap sites. During negative-bias stress tests on TFTs with a $Si_3N_4$ IDL, the degradation sources are closely related to unstable bond states, such as Si-based broken bonds and hydrogen-based bonds. From constant-current stress tests of $I_d$ = 3 ${\mu}A$, an IGZO-TFT with heat-treated $Si_3N_4$ IDL shows a good stability performance, which is attributed to the compensation effect of the original charge-injection and electron-trapping behavior.

Parylene 고분자 유전체 표면제어를 통한 OFET의 소자 안정성 향상 연구 (Improvement of Operating Stabilities in Organic Field-Effect Transistors by Surface Modification on Polymeric Parylene Dielectrics)

  • 서정윤;오승택;최기헌;이화성
    • 접착 및 계면
    • /
    • 제22권3호
    • /
    • pp.91-97
    • /
    • 2021
  • 본 연구는 Parylene C 유전체 표면에 유기 자기조립단분자막(self-assembled monolayer, SAM) 중간층을 도입함으로써 표면특성을 제어하고 최종적으로 유기전계효과 트랜지스터(organic field-effect transistors, OFETs)의 전기적 안정성을 향상시킨 결과를 제시하였다. 유기 중간층을 적용함으로써, Parylene C 게이트 유전체의 표면 에너지를 제어하였으며, OFET의 가장 중요한 성능변수인 전계효과 이동도(field-effect transistor, μFET)와 문턱 전압 (threshold voltage, Vth)의 성능향상과 구동 안정성을 증대시켰다. 단순히 Parylene C 유전체를 적용한 Bare OFET에서 μFET 값은 0.12 cm2V-1s-1가 측정되었으나, hexamethyldisilazane (HMDS)과 octadecyltrichlorosilane (ODTS)를 중간층으로 적용된 소자에서는 각각 0.32과 0.34 cm2V-1s-1로 μFET가 증가하였다. 또한 1000번의 transfer 특성의 반복측정을 통해 ODTS 처리한 OFET의 μFET와 Vth의 변화가 가장 작게 나타남을 확인하였다. 이 연구를 통해 유기 SAM 중간층, 특히 ODTS는 효과적으로 Parylene C 표면을 알킬 사슬로 덮어 극성도를 낮춤과 함께 전하 트래핑을 감소시켜 소자의 전기적 구동 안정성을 증가시킬 수 있음을 확인하였다.

전하트랩형 NVSM의 게이트 유전막을 위한 질화산화막의 재산화특성에 관한 연구 (Characteristics of reoxidation of nitried oxide for gate dielectric of charge trapping NVSM)

  • 이상은;한태현;서광열
    • 한국결정성장학회지
    • /
    • 제11권5호
    • /
    • pp.224-230
    • /
    • 2001
  • 초박막 게이트 유전막 및 비휘발성 기억소자의 게이트 유전막으로 연구되고 있는 $NO/N_2O$ 열처리된 재산화 질화산 화막의 특성을 D-SIMS(Dynamic Secondary Ion Mass Spectrometry), ToF-SIMS(Time-of-Flight Secondary Ion Mass Spectrometry), AES(Auger Electron Spectroscopy)으로 조사하였다. 시료는 초기산화막 공정후에 NO 및 $N_2O$ 열처리를 수행하였으며, 다시 재산화공정을 통하여 질화산화막내 질소의 재분포를 형성토록하였다. 재산화에 있어서 습식산화시 공정에 사용된 수소에 의한 영향으로 계면 근처에 축적된 질소가 Si≡N 결합을 쉽게 이탈함에 따라 방출이 촉진되어 건식산화에 비하여 질소의 감소가 더욱 두드러지게 나타났다. 재산화에 따른 질화산화막내 질소의 거동은 외부로의 방출과 기판으로의 확산이 동시에 나타난다. 재산화후 질화산화막내 축적된 질소의 결합종을 분석한 결과, 초기산화막 계면근처의 질소는 SiON의 결합종이 주도적으로 나타나는 반면 재산화 후 새롭게 형성된 $Si-SiO_2$ 계면근처로 확산한 질소는 $Si_2NO$ 결합종이 주로 검출된다. SiON에 의한 질소의 미결합손과 $Si_2$NO에 의한 실리콘의 미겨랍손은 기억특성에 기여하는 결함을 포함하기 때문에 재산화 질화산화막내 존재하는 SiON과 $Si_2$NO 결합종은 모두 전하트랩의 기원과 관련된 결합상태로 예상된다.

  • PDF

중성빔 식각과 중성빔 원자층 식각기술을 이용한 TiN/HfO2 layer gate stack structure의 저 손상 식각공정 개발

  • 연제관;임웅선;박재범;김이연;강세구;염근영
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.406-406
    • /
    • 2010
  • 일반적으로, 나노스케일의 MOS 소자에서는 게이트 절연체 두께가 감소함에 따라 tunneling effect의 증가로 인해 PID (plasma induced damage)로 인한 소자 특성 저하 현상을 감소하는 추세로 알려져 있다. 하지만 요즘 많이 사용되고 있는 high-k 게이트 절연체의 경우에는 오히려 더 많은 charge들이 trapping 되면서 PID가 오히려 더 심각해지는 현상이 나타나고 있다. 이러한 high-k 게이트 식각 시 현재는 주로 Hf-based wet etch나 dry etch가 사용되고 있지만 gate edge 영역에서 high-k 게이트 절연체의 undercut 현상이나 PID에 의한 소자특성 저하가 보고되고 있다. 본 연구에서는 이에 차세대 MOS 소자의 gate stack 구조중 issue화 되고 있는 metal gate 층과 gate dielectric 층의 식각공정에 각각 중성빔 식각과 중성빔 원자층 식각을 적용하여 전기적 손상 없이 원자레벨의 정확한 식각 조절을 해줄 수 있는 새로운 two step 식각 공정에 대한 연구를 진행하였다. 먼저 TiN metal gate 층의 식각을 위해 HBr과 $Cl_2$ 혼합가스를 사용한 중성빔 식각기술을 적용하여 100 eV 이하의 에너지 조건에서 하부층인 $HfO_2$와 거의 무한대의 식각 선택비를 얻었다. 하지만 100 eV 조건에서는 낮은 에너지에 의한 빔 스케터링으로 실제 패턴 식각시 etch foot이 발생되는 현상이 관찰되었으며, 이를 해결하기 위하여 먼저 높은 에너지로 식각을 진행하고 $HfO_2$와의 계면 근처에서 100 eV로 식각을 해주는 two step 방법을 사용하였다. 그 결과 anistropic 하고 하부층에 etch stop된 식각 형상을 관찰할 수 있었다. 다음으로 3.5nm의 매우 얇은 $HfO_2$ gate dielectric 층의 정확한 식각 깊이 조절을 위해 $BCl_3$와 Ar 가스를 이용한 중성빔 원자층 식각기술을 적용하여 $1.2\;{\AA}$/cycle의 단일막 식각 조건을 확립하고 약 30 cycle 공정시 3.5nm 두께의 $HfO_2$ 층이 완벽히 제거됨을 관찰할 수 있었다. 뿐만 아니라, vertical 한 식각 형상 및 향상된 표면 roughness를 transmission electron microscope(TEM)과 atomic force microscope (AFM)으로 관찰할 수 있었다. 이러한 중성빔 식각과 중성빔 원자층 식각기술이 결합된 새로운 gate recess 공정을 실제 MOSFET 소자에 적용하여 기존 식각 방법으로 제작된 소자 결과를 비교해 본 결과 gate leakage current가 약 one order 정도 개선되었음을 확인할 수 있었다.

  • PDF