• 제목/요약/키워드: Wafer-level packaging

검색결과 106건 처리시간 0.024초

수치해석을 이용한 팬 아웃 웨이퍼 레벨 패키지의 휨 경향 및 신뢰성 연구 (Numerical Analysis of Warpage and Reliability of Fan-out Wafer Level Package)

  • 이미경;정진욱;옥진영;좌성훈
    • 마이크로전자및패키징학회지
    • /
    • 제21권1호
    • /
    • pp.31-39
    • /
    • 2014
  • 최근 모바일 응용 제품에 사용되는 반도체 패키지는 고밀도, 초소형 및 다기능을 요구하고 있다. 기존의 웨이퍼 레벨 패키지(wafer level package, WLP)는 fan-in 형태로, I/O 단자가 많은 칩에 사용하기에는 한계가 있다. 따라서 팬 아웃 웨이퍼 레벨 패키지(fan-out wafer level package, FOWLP)가 새로운 기술로 부각되고 있다. FOWLP에서 가장 심각한 문제 중의 하나는 휨(warpage)의 발생으로, 이는 FOWLP의 두께가 기존 패키지에 비하여 얇고, 다이 레벨 패키지 보다 휨의 크기가 매우 크기 때문이다. 휨의 발생은 후속 공정의 수율 및 웨이퍼 핸들링에 영향을 미친다. 본 연구에서는 FOWLP의 휨의 특성과 휨에 영향을 미치는 주요 인자에 대해서 수치해석을 이용하여 분석하였다. 휨을 최소화하기 위하여 여러 종류의 epoxy mold compound (EMC) 및 캐리어 재질을 사용하였을 경우에 대해서 휨의 크기를 비교하였다. 또한 FOWLP의 주요 공정인 EMC 몰딩 후, 그리고 캐리어 분리(detachment) 공정 후의 휨의 크기를 각각 해석하였다. 해석 결과, EMC 몰딩 후에 발생한 휨에 가장 영향을 미치는 인자는 EMC의 CTE이며, EMC의 CTE를 낮추거나 Tg(유리천이온도)를 높임으로서 휨을 감소시킬 수 있다. 캐리어 재질로는 Alloy42 재질이 가장 낮은 휨을 보였으며, 따라서 가격, 산화 문제, 열전달 문제를 고려하여 볼 때 Alloy 42 혹은 SUS 재질이 캐리어로서 적합할 것으로 판단된다.

Effect of Localized Recrystallization Distribution on Edgebond and Underfilm Applied Wafer-level Chip-scale Package Thermal Cycling Performance

  • Lee, Tae-Kyu
    • 마이크로전자및패키징학회지
    • /
    • 제22권1호
    • /
    • pp.27-34
    • /
    • 2015
  • The correlation between crack propagation and localized recrystallization are compared in a series of cross section analyses on thermal cycled edgebond and underfilm material applied wafer level chip scale package (WLCSP) components with a baseline of no-material applied WLCSP components. The results show that the crack propagation distribution and recrystallization region correlation can explain potential degradation mechanisms and support the damage accumulation history in a more efficient way. Edgebond material applied components show a shift of damage accumulation to a more localized region, thus potentially accelerated the degradation during thermal cycling. Underfilm material applied components triggered more solder joints for a more wider distribution of damage accumulation resulting in a slightly improved thermal cycling performance compared to no-material applied components. Using an analysis on localized distribution of recrystallized areas inside the solder joint showed potential value as a new analytical approach.

초고추파 집적 회로를 위한 새로운 실리콘 MEMS 패키지 (THe Novel Silicon MEMS Package for MMICS)

  • 권영수;이해영;박재영;김성아
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제51권6호
    • /
    • pp.271-277
    • /
    • 2002
  • In this paper, a MEMS silicon package is newly designed, fabricated for HMIC, and characterized for microwave and millimeter-wave device applications. The proposed package is fabricated by using two high resistivity silicon substrates and surface/bulk micromachining technology. It has a good performance characteristic such as -20㏈ of $S_11$/ and -0.3㏈ of $S_21$ up to 20㎓, which is useful in microwave region. It has also better heat transfer characteristics than the commonly used ceramic package. Since the proposed silicon MEMS package is easy to fabricate and wafer level chip scale packaging is also possible, the production cost can be much lower than the ceramic package. Since it will be a promising low-cost package for mobile/wireless applications.

웨이퍼 레벨 3D Integration을 위한 Ti/Cu CMP 공정 연구 (Ti/Cu CMP process for wafer level 3D integration)

  • 김은솔;이민재;김성동;김사라은경
    • 마이크로전자및패키징학회지
    • /
    • 제19권3호
    • /
    • pp.37-41
    • /
    • 2012
  • Cu 본딩을 이용한 웨이퍼 레벨 적층 기술은 고밀도 DRAM 이나 고성능 Logic 소자 적층 또는 이종소자 적층의 핵심 기술로 매우 중요시 되고 있다. Cu 본딩 공정을 최적화하기 위해서는 Cu chemical mechanical polishing(CMP)공정 개발이 필수적이며, 본딩층 평탄화를 위한 중요한 핵심 기술이라 하겠다. 특히 Logic 소자 응용에서는 ultra low-k 유전체와 호환성이 좋은 Ti barrier를 선호하는데, Ti barrier는 전기화학적으로 Cu CMP 슬러리에 영향을 받는 경우가 많다. 본 연구에서는 웨이퍼 레벨 Cu 본딩 기술을 위한 Ti/Cu 배선 구조의 Cu CMP 공정 기술을 연구하였다. 다마싱(damascene) 공정으로 Cu CMP 웨이퍼 시편을 제작하였고, 두 종류의 슬러리를 비교 분석 하였다. Cu 연마율(removal rate)과 슬러리에 대한 $SiO_2$와 Ti barrier의 선택비(selectivity)를 측정하였으며, 라인 폭과 금속 패턴 밀도에 대한 Cu dishing과 oxide erosion을 평가하였다.

Au-Sn 공정 접합을 이용한 RF MEMS 소자의 Hermetic 웨이퍼 레벨 패키징 (Application of Au-Sn Eutectic Bonding in Hermetic Rf MEMS Wafer Level Packaging)

  • ;김운배;좌성훈;정규동;황준식;이문철;문창렬;송인상
    • 마이크로전자및패키징학회지
    • /
    • 제12권3호
    • /
    • pp.197-205
    • /
    • 2005
  • RF MEMS 기술에서 패키지의 개발은 매우 중요하다. RF MEMS 패키지는 소형화, hermetic 특성, 높은 RF 성능 및 신뢰성을 갖도록 설계되어야 한다. 또한 가능한 저온의 패키징 공정이 가능해야 한다. 본 연구에서는 저온 공정을 이용한 RF MEMS 소자의 hermetic 웨이퍼 레벨 패키징을 제안하였다. Hermetic sealing을 위하여 약 $300{\times}C$의 Au-Sn 공정 접합 (eutectic bonding) 기술을 사용하였으며, Au-Sn의 조합으로 형성된 sealing부의 폭은 $70{\mu}m$이었다. 소자의 전기적 연결을 위하여 기판에 수직 via hole을 형성하고 전기도금 (electroplating) 방법을 이용하여 Cu로 채웠다. 완성된 RF MEMS 패키지의 최종 크기는 $1mm\times1mm\times700{\mu}m$이었다. 패키징 공정의 최적화 및 $O_2$ 플라즈마 애싱 공정을 통하여 접합 계면 및 via hole의 void들을 제거할 수 있었다. 또한 패키지의 전단 강도 및 hermeticity는 MIL-STD-883F의 규격을 만족하였으며 패키지 내부에서 오염 및 기타 유기 물질은 발생하지 않았다. 패키지의 삽입 손실은 2 GHz에서 0.075 dB로 매우 작았으며, 여러 종류의 신뢰성 시험 결과 패키지의 파손 및 성능의 감소는 발견되지 않았다.

  • PDF

The Effects of UBM and SnAgCu Solder on Drop Impact Reliability of Wafer Level Package

  • Kim, Hyun-Ho;Kim, Do-Hyung;Kim, Jong-Bin;Kim, Hee-Jin;Ahn, Jae-Ung;Kang, In-Soo;Lee, Jun-Kyu;Ahn, Hyo-Sok;Kim, Sung-Dong
    • 마이크로전자및패키징학회지
    • /
    • 제17권3호
    • /
    • pp.65-69
    • /
    • 2010
  • In this study, we investigated the effects of UBM(Under Bump Metallization) and solder composition on the drop impact reliability of wafer level packaging. Fan-in type WLP chips were prepared with different solder ball composition (Sn3.0Ag0.5Cu, and Sn1.0Ag0.5Cu) and UBM (Cu 10 ${\mu}m$, Cu 5 ${\mu}m$\Ni 3 ${\mu}m$). Drop test was performed up to 200 cycles with 1500G acceleration according to JESD22-B111. Cu\Ni UBM showed better drop performance than Cu UBM, which could be attributed to suppression of IMC formation by Ni diffusion barrier. SAC105 was slightly better than SAC305 in terms of MTTF. Drop failure occurred at board side for Cu UBM and chip side for Cu\Ni UBM, independent of solder composition. Corner and center chip position on the board were found to have the shortest drop lifetime due to stress waves generated from impact.

진공 솔더링 공정 중 웨이퍼 온도균일화 제어 (Temperature Uniformity Control of Wafer During Vacuum Soldering Process)

  • 강민식;지원호;윤우현
    • 반도체디스플레이기술학회지
    • /
    • 제11권2호
    • /
    • pp.63-69
    • /
    • 2012
  • As decreasing size of chips, the need of wafer level packaging is increased in semi-conductor and display industries. Temperature uniformity is a crucial factor in vacuum soldering process to guarantee quality of bonding between chips and wafer. In this paper, a stepwise iterative algorithm has been suggested to obtain output profile of each heat source. Since this algorithm is based on open-loop stepwise iterative experimental technique, it is easier to implement and cost effective than real time feedback controls. Along with some experiments, it was shown that the suggested algorithm can remarkably improve temperature uniformity of wafer during whole heating process compared with the ordinary manual trial-and error method.

System-Driven Approaches to 3D Integration

  • Beyne Eric
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 2005년도 ISMP
    • /
    • pp.23-34
    • /
    • 2005
  • Electronic interconnection and packaging is mainly performed in a planar, 2D design style. Further miniaturization and performance enhancement of electronic systems will more and more require the use of 3D interconnection schemes. Key technologies for realizing true 3D interconnect schemes are the realization of vertical connections, either through the Si-die or through the multilayer interconnect with embedded die. Different applications require different complexities of 3D-interconnectivity. Therefore, different technologies may be used. These can be categorized as a more traditional packaging approach, a wafer-level-packaging, WLP ('above' passivation), approach and a foundry level ('below' passivation) approach. We define these technologies as respectively 3D-SIP, 3D-WLP and 3D-SIC. In this paper, these technologies are discussed in more detail.

  • PDF

Current Status of Semiconductor and Microelectronic Packaging Technology Development in Korea

  • Sun, Yong-Bin
    • 한국마이크로전자및패키징학회:학술대회논문집
    • /
    • 한국마이크로전자및패키징학회 2002년도 춘계 기술심포지움 논문집
    • /
    • pp.1-6
    • /
    • 2002
  • It is very important to foresee the main stream of technology development in the future. Packaging related manufacturers in equipment and materials focused their strength on products sharing big portion of world markets. As a result, domestic supply sources for packaging materials and equipment has been increased, but the manufacturer's capital and manpower is so limited to develop high technology machinery and high functional materials. The current status of packaging infrastructures in Korea is reviewed statistically. The hot issues in packaging arena are now in wafer level packaging, 3D packaging, and ultra-thin packaging. In addition, the recent advancement in microelectronics packaging technology is also covered.

  • PDF