• 제목/요약/키워드: VCC

검색결과 79건 처리시간 0.026초

M4 Interface를 지원하는 ATM 네트워크 관리 시스템에 관한 연구 (A Study on ATM Network Management System Supporting M4 Interface)

  • 이범;최영수;정진욱
    • 한국정보처리학회논문지
    • /
    • 제6권11S호
    • /
    • pp.3367-3378
    • /
    • 1999
  • ATM technology, which acts as a representative high-speed bandwidth technology, plays an important role in Internet environment. ATM network, supporting QoS(Quality of Service) and various traffic characters in high speed, configures many VPC(Virtual Path Connection)/VCC(Virtual Channel Connection). It is important to guarantee the QoS of each connection and it is necessary for the network manager to search element affecting the QoS of VPC/VCC and to control ATM network correctly. In the paper, the management information of VPC/VCC, that ATM network manager Using the fault notification for ATM switch, we can manage the configuration, fault and performance of ATM network. Thus, we extracted the configuration, fault and performance monitoring item from the ATM-MIB and SNMP M4 Network Element View MIB. And we designed the ATM network configuration, fault and performance management system based on the extracted item.

  • PDF

초 저 소비전력 및 저 전압 동작용 FULL CMOS SRAM CELL에 관한 연구

  • 이태정
    • 전자공학회지
    • /
    • 제24권6호
    • /
    • pp.38-49
    • /
    • 1997
  • 0.4mm Resign Rule의 Super Low Power Dissipation, Low Voltage. Operation-5- Full CMOS SRAM Cell을 개발하였다. Retrograde Well과 PSL(Poly Spacer LOCOS) Isolation 공정을 사용하여 1.76mm의 n+/p+ Isolation을 구현하였으며 Ti/TiN Local Interconnection을 사용하여 Polycide수준의 Rs와 작은 Contact저항을 확보하였다. p-well내의 Boron이 Field oxide에 침적되어 n+/n-well Isolation이 취약해짐을 Simulation을 통해 확인할 수 있었으며, 기생 Lateral NPN Bipolar Transistor의 Latch Up 특성이 취약해 지는 n+/n-wellslze는 0.57mm이고, 기생 Vertical PNP Bipolar Transistor는 p+/p-well size 0.52mm까지 안정적인 Current Gain을 유지함을 알 수 있었다. Ti/TiN Local Interconnection의 Rs를 Polycide 수준으로 낮추는 것은 TiN deco시 Power를 증가시키고 Pressure를 감소시킴으로써 실현할 수 있었다. Static Noise Margin분석을 통해 Vcc 0.6V에서도 Cell의 동작 Margin이 있음을 확인할 수 있었으며, Load Device의 큰 전류로 Soft Error를 개선할수 있었다. 본 공정으로 제조한 1M Full CMOS SRAM에서 Low Vcc margin 1.0V, Stand-by current 1mA이하(Vcc=3.7V, 85℃기준) 를 얻을 수 있었다.

  • PDF

분산 컴퓨팅 환경을 위한 WAS 프레임워크 설계 (WAS Framework Designed for Distributed Computing Environments)

  • 최웅엽;권은지;이정섭;백서현
    • 한국콘텐츠학회:학술대회논문집
    • /
    • 한국콘텐츠학회 2013년도 춘계 종합학술대회 논문집
    • /
    • pp.283-284
    • /
    • 2013
  • 최근 MVC 아키텍처를 따르는 많은 웹 서비스 프레임워크들이 제공되고 있다. 그러나 기존의 상용 프레임워크들의 대부분이 분산 컴퓨팅 환경(Distributed Computing Environment)을 지원하지 않거나 지원한다고 하더라도 기존 MVC 아키텍처보다 복잡한 구조를 가지고 있다. 따라서 우리는 기존 MVC모델을 한번 더 추상화 하는 방법인 VCC를 정의하였고, 분산 컴퓨팅 환경을 MVC모델에 맞게 재설계 하였다. View-Control-Client(VCC)란 MVC모델에서 클라이언트가 Control의 역할까지 담당하는 구조를 말한다. 본 논문에서 제안하는 분산 환경 VCC 아키텍처를 사용하면 좀 더 효율적으로 다수의 자원을 관리할 수 있을 뿐 만 아니라 고효율의 웹 어플리케이션 서비스 프레임워크를 제작할 수 있다.

  • PDF

VCC를 첨가한 다중 전류형 인버터 구동에 관한 연구 (A Study on Drive of the Multicurrent Source Inverter Inserting the VCC)

  • 정연택;홍일선;황락훈
    • 대한전기학회논문지
    • /
    • 제38권4호
    • /
    • pp.269-278
    • /
    • 1989
  • When the induction motor is operated by CSI, the commutation capacitance in the CSI circuit is increased according to the increase of large capacitor system. The output voltage spikes are generated at the moment of charge and discharge of the commutation capacitor. Also, since output current comprise a great number of harmonics, torque ripples of the motor are generated, having bad effects on the motor. In this study, by adopting the 18-phase multiple high Frequency Current Source Inverter (HFCSI), torque ripples generated by the voltage spikes are mostly eliminated except the 17th and 19th harmonics. To reduce the voltage spikes comprised in the output voltage, particularly, the methods of eliminating the cause of bad effect upon the motor are proposed in this paper. In the proposed method, by using additional voltage Clamping Curcuit (VCC), it is possible to select the values of commutation capacitor energy loss in commutating, the commutating capacitor, and the capacitor in the clamping circuit.

전원전압 감지기 및 가변 구동력을 가진 쓰기 구동기에 의한 저전력 SRAM 실현 ((A Realization of Low Power SRAM by Supply Voltage Detection Circuit and Write Driver with Variable Drivability))

  • 배효관;류범선;조태원
    • 전자공학회논문지SC
    • /
    • 제39권2호
    • /
    • pp.132-139
    • /
    • 2002
  • 본 논문은 전원전압 감지기와 소비전력이 적은 SRAM 쓰기 구동기에 대한 것이다. 전원전압 감지기는 전원전압이 기준전압보다 높을 때는 하이, 낮을 때는 로우를 발생한다. 쓰기 구동기는 쓰기 사이클에서 동작 전류를 줄이기 위해 가변 구동력을 가진 이중 크기 구조를 사용하였다. 전원전압 감지 결과에 따라 로우일 경우에는 두개의 구동기를 동작하게 하여 기존과 구동능력이 같고 하이일 경우에는 한개의 구동기만 동작하여 전류를 반으로 흘리도록 하여 저전력을 구현하였다. 0.6㎛ 3.3v/5v, CMOS 모델 파라메타를 가지고 모의 실험한 결과, 제안한 SRAM회로는 Vcc=3.3V에서 기존과 비교하여 전력소모를 22.6%, PDP(Power- delay-product)를 12.7% 감소한 결과를 보였다.

넓은 범위의 전류 출력을 갖는 고선형 전압-제어 전류원 회로 (High-linearity voltage-controlled current source circuits with wide range current output)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제41권7호
    • /
    • pp.89-96
    • /
    • 2004
  • 넓은 범위의 전압-제어 발진기 및 자동 이득 조절기의 실현을 위한 고선형 전압-제어 전류원(VCCS) 회로를 제안하였다. 제안한 VCCS는 전압 입력을 위해 이미터 폴로워, 전류 출력을 위해 이미터가 결합된 두 개의 공통-베이스 증폭기, 그리고 넓은 범위의 전류 출력과 높은 선형성을 얻기 위해 두 증폭기를 결합한 전류 미러로 구성된다. VCCS의 회로는 별도의 바이어스회로가 없이 단지 5개의 트랜지스터와 1개의 저항기만 사용하였다. 시뮬레이션 결과 제안한 VCCS는 5V의 공급전압에서 1V에서 4.8V까지의 제어-전압에 대하여 최대 0A에서 300㎃까지의 전류를 출력할 수 있다. 0㎃에서 300㎃의 출력 전류의 최대 선형 오차는 1.4 %이였다.

$ZrO_2$가 적용된 MIM Capacitor의 신뢰성 분석

  • 이소영;조성원;권혁민;한인식;박영석;박상욱;이희덕
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 추계학술대회 논문집
    • /
    • pp.73-73
    • /
    • 2009
  • In this paper, electrical properties in $ZrO_2$-based high-k metal MIM capacitors were studied. Linear voltage coefficient of capacitance (VCC) was 72.375 ppm/V, quadratic VCC was $174.581ppm/V^2$, temperature coefficients of capacitance was $111.01ppm/^{\circ}C$ at 100kHz and $89.497ppm/^{\circ}C$ at 1MHz, which indicate the temperature dependence of electrical parameter for MIM capacitors.

  • PDF

듀얼폰(무선랜-CDMA) 기반의 이동성 기술 적용방안 연구 (A Study on Mobility Support for Dual phone(WLAN-CDMA) Service)

  • 남성용;김태완;김희동
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 한국정보통신설비학회 2007년도 학술대회
    • /
    • pp.260-263
    • /
    • 2007
  • 무선 사업자가 각자의 네트웍 기반으로 제공하던 유무선 통신서비스는 무선사업자들은 음성서비스에 의한 유선서비스 대체(FMS)로 나타나고 있으며, 유선사업자들은 All-IP 기반의 NGN 진화에 따라 유선사업자 중심으로 유무선 서비스 통합(FMC)이라는 형태로 진화하고 있다. 초기의 FMC는 하나의 단말기로 실내의 유선서비스와 실외의 무선서비스를 Seamless 보장없이 제공하였으나, 유선전화(PSTN)의 무선랜 기반 VoIP 진화 등에 의해 무선랜-CDMA 듀얼폰 기반의 FMC Seamless 서비스를 유무선 사업자들이 준비 중에 있다. Seamless 서비스를 위한 이동성기술은 네트웍 기반에서 음성/데이터 이동성을 제공하는 기술(UMA/UNC)을 유럽에서 상용화 서비스 중이며 최근 플랫폼 진화(IMS)로 IMS/VCC기반의 음성이동성 기술이 개발되고 있으며 향후 유무선 사업자간의 IP 기반 서비스를 위한 이동성 기술 또한 다양한 기술들이 표준화 중에 있다. 이에 본 논문에서는 이러한 음성/IP이동성 기술에 대한 고찰을 통해 무선랜 중심으로 듀얼폰 기반의 이동성 기술 적용 방안을 고찰코자 한다.

  • PDF

사용자제작콘텐츠 (UCC) 이용자의 수용 후 행동 모델 분석

  • 정철호;정영수
    • 한국데이타베이스학회:학술대회논문집
    • /
    • 한국데이타베이스학회 2010년도 춘계국제학술대회
    • /
    • pp.299-308
    • /
    • 2010
  • The primary objective of this paper is to examine of post acceptance behavior model in VCC services. Based on the relevant literature reviews, this study posits six characteristics, that is, expectation confirmation, perceived usefulness, perceived enjoyment, satisfaction, and continuance intention as key variables to describe the post acceptance behavior model in VCC services. And then we constructed a research model and hypotheses about relationship between these variables. A total 286 usable survey responses of CCC service users have been employed in the analysis. The empirical results of this study are summarized as follows. Firstly, expectation confirmation has a positive effect on the perceived usefulness, perceived enjoyment, and satisfaction. Secondly. perceived enjoyment has a positive effect on the satisfaction. Lastly, perceived usefulness, perceived enjoyment, and satisfaction have a positive effect on the continuance intention. These results will be helpful for the UCC services sector to further develop a service delivery strategies for strengthening the ongoing relationship with customers. Finally, some possible limits of the present research and future directions for such research were discussed.

  • PDF

전원 감지기로 제어되는 저전력 임베디드 SRAM용 가변크기 쓰기구동기 (Write Driver of Dual Transistor Size Controlled by Power Detector for Low Power Embedded SRAM)

  • 배효관;조태원
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2000년도 하계종합학술대회 논문집(5)
    • /
    • pp.69-72
    • /
    • 2000
  • This paper describes an SRAM write driver circuit which dissipates small power. The write driver utilizes a dual sized transistor structure to reduce operating current in the write cycle. In the case of higher voltage comparing to Vcc, only one transistor is active, while in the case of low Vcc two transistors are active so as to deliver the current twice. Thus though with the high voltage operation, the power consumption is reduced with keeping the speed in a given specification. Simulation results have verified the functionality of the new circuit and write power is reduced by 7 % per bit.

  • PDF