• Title/Summary/Keyword: The phase delay

Search Result 1,041, Processing Time 0.029 seconds

낮은 분주비의 위상고정루프에 주파수 체배기와 지연변화-전압 변환기를 사용한 클럭 발생기 (A Low-N Phase Locked Loop Clock Generator with Delay-Variance Voltage Converter and Frequency Multiplier)

  • 최영식
    • 전자공학회논문지
    • /
    • 제51권6호
    • /
    • pp.63-70
    • /
    • 2014
  • 본 논문에서는 낮은 분주비의 분주기를 갖는 위상고정루프에 주파수 체배기를 이용하여 잡음 특성을 개선한 위상고정루프 클럭 발생기를 제안하였다. 전압제어발진기에서 각 지연단의 지연 정도를 지연변화-전압 변환기를 이용하여 전압의 형태로 출력한다. 평균값 검출기를 이용하여 지연변화-전압 변환기 출력 전압의 평균값을 만들어 지연단의 위상 흔들림을 제어하는 전압으로 인가하여 지터를 줄일 수 있다. 제안된 클럭 발생기는 1.8V $0.18{\mu}m$ CMOS 공정을 이용하여 시뮬레이션은 출력 신호의 peak-to-peak 지터값은 11.3 ps이었다.

New Permanent Magnet Synchronous Motor Current Sensing Phase Delay Compensation Method

  • Park, Sei-Hun;Kim, Il-Hwan
    • Journal of Electrical Engineering and Technology
    • /
    • 제11권1호
    • /
    • pp.241-246
    • /
    • 2016
  • This paper presents a method that can improve the performance of permanent magnet synchronous motor current control by minimizing the measured current phase delay caused by the Low Pass Filter(LPF) used to cut off the noises that flowed in when feedback currents are measured. Although existing methods that change the Cutoff Frequency of the LPF can minimize phase delays during high speed rotations, their noise cutoff effects are much lower and this may lead to the decline of control performance. Therefore, in this study, an algorithm that can compensate current phase delays through relatively simple calculations from the synchronous motor d-q axis coordinate transformation matrix and the inverse transformation matrix is proposed and the validity of the proposed method is verified by comparing the waveform of the calculated current with the waveform of actual currents through simulations and experiments.

Improvement of Group Delay and Reduction of Computational Complexity in Linear Phase IIR Filters

  • Varasumanta, Saranuwaj;Sookcharoenphol, Dolchai;Sriteraviroj, Uthai;Janjitrapongvej, Kanok;Kanna, Channarong
    • 제어로봇시스템학회:학술대회논문집
    • /
    • 제어로봇시스템학회 2003년도 ICCAS
    • /
    • pp.955-959
    • /
    • 2003
  • A technique for realizing linear phase IIR filters has been proposed by Powell-Chau which gives a real-time implementation of H(z-1).H(z), where H(z) is a causal nonlinear phase IIR filter. Powell-Chau system is linear but not timeinvariant system. Therefore, that system has group delay response that exhibits a minor sinusoidal variation superimposed on a constant value. In the signal processing, this oscillation seriously degrade the signal quality. Unfortunately, that system has a large sample delay of 4L and also more computational complexity. Proposed system is present a reduced computational complexity technique by moved the numerator polynomial of H(1/z) out to cascade with causal filter H(z) and remain only all-pole of H(1/z), then applied truncated infinite impulse response to finite with truncated IIR filtel $H_L$(z) and L sample delay to subtract the output sequence from the top and bottom filter. Proposed system is linear time invariance and group delay response and total harmonic distortion are also improved.

  • PDF

견실한 비선형 마찰보상 이산제어 (Robust Digital Nonlinear Friction Compensation)

  • 강민식;송원길;김창재
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 1996년도 추계학술대회 논문집
    • /
    • pp.987-993
    • /
    • 1996
  • This report suggests a new non-linear friction compensation for digital control systems. This control adopts a hysteric nonlinear clement which can introduce the phase lead of the control system to compensate the phase delay comes from the inherent time delay of a digital control. The Lyapunov direct method is used to prove the asymtotic stability of the suggested control, and the stability and the effectiveness are verified analytically and experimentally on a single axis servo driving system.

  • PDF

견실한 비선형 마찰보상 이산제어 - 이론 (Robust Digital Nonlinear Friction Compensation - Theory)

  • 강민식;김창제
    • 한국정밀공학회지
    • /
    • 제14권4호
    • /
    • pp.88-96
    • /
    • 1997
  • This paper suggests a new non-linear friction compensation for digital control systems. This control adopts a hysteresis nonlinear element which can introduce the phase lead of the control system to compensate the phase delay comes from the inherent time delay of a digital control. A proper Lyapunov function is selected and the Lyapunov direct method is used to prove the asymptotic stability of the suggested control.

  • PDF

고속순차 최소자승법에 의한 선형위상 유한응답 여파기의 설계 (Fast Sequential Least Squares Design of FIR Filters with Linear Phase)

  • 선우종성
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1987년도 학술발표회 논문집
    • /
    • pp.79-81
    • /
    • 1987
  • In this paper we propose a fast adaptive least squares algorithm for linear phase FIR filters. The algorithm requires 10m multiplications per data point where m is the filter order. Both linear phase cases with constant phase delay and constant group delay are examined. Simulation results demonstrate that the proeposed algorithm is superior to the LMS gradient algorithm and the averaging scheme used for the modified fast Kalman algorithm.

  • PDF

Harmonic Locking을 제거하기 위한 아날로그 Multi- phase DLL 설계 (An Analog Multi-phase DLL for Harmonic Lock Free)

  • 문장원;곽계달
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2001년도 하계종합학술대회 논문집(2)
    • /
    • pp.281-284
    • /
    • 2001
  • This paper describes an analog multi-phase delay-locked loop (DLL) to solve the harmonic lock problem using current-starved inverter and shunt-capacitor delay cell. The DLL can be used not only as an internal clock buffer of microprocessors and memory It's but also as a multi-phase clock generator for gigabit serial interfaces. The proposed circuit was simulated in a 0.25${\mu}{\textrm}{m}$ CMOS technology to solve harmonic lock problem and to realize fast lock-on time and low-jitter we verified time interval less than 40 ps as the simulation results.

  • PDF

위상 비교 모노 펄스 알고리즘에서 위상평균법을 이용한 추정 각도 정확도 향상 (Accuracy Improvement of the Estimated Angle Using Phase Averaging in Phase-Comparison Monopulse Algorithm)

  • 조병래;이정수;이종민;선선구
    • 한국전자파학회논문지
    • /
    • 제23권10호
    • /
    • pp.1212-1215
    • /
    • 2012
  • 레이다 간섭계에서 표적의 공간 도달 각도를 추정하는 방법 중에서 위상 비교 모노 펄스 알고리즘의 추정 각도 정확도를 향상시키기 위한 위상평균법 및 시간 지연 보상 방안을 제안하였다. 실시간 신호처리 시스템에 적용할 경우, 저역 통과 필터의 특성을 갖는 위상평균법을 적용하면 필연적으로 시간 지연이 발생한다. 이 문제점을 보완하기 위해 곡선 맞춤법을 이용하여 추정된 각도의 변화율을 계산하고 보상하여 실시간 신호처리 시스템에 적용 가능하도록 하였다. 제안 방법의 효용성을 입증하기 위해 실제 레이다 간섭계를 이용하여 획득된 데이터에 적용하여 추정된 각도의 정확도를 비교하였다.

향상된 고성능 VCDL(Voltage Controled Delay Line) (A Improved High Performance VCDL(Voltage Controled Delay Line))

  • 이지현;최영식;류지구
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2003년도 추계종합학술대회
    • /
    • pp.394-397
    • /
    • 2003
  • 최근의 system 내에서 동작속도가 급속히 증가함에 따라 단일 chip 내에서도 각부분의 clock 동기의 필요성이 요구되고 있다. 이러한 요구를 만족시키기 위해 PLL (Phase Locked Loop) 흑은 DLL (Delay Locked Loop)과 같은 clock를 동기 시켜 주는 회로가 사용되고 있다. PLL 내에서 주파수를 발생시키는 VCO (Voltage Controled Oscillator)는 jitter의 축적과 higher order system으로 인한 unstable한 특성과 설계하기 어렵다는 단점이 있다. 반면에 DLL에서 사용되는 VCDL (Voltage Controled Delay Line)은 first order system으로 동작이 stable하고 설계하기 쉬우며, no jitter의 장점을 가지고 있다. 본 연구에서는 기존의 VCDL의 단점을 개선하여 보다 안정적인 동작을 하는 VCDL을 제안하고자 한다.

  • PDF

지연 셀의 부하 저항 선형성을 개선한 차동 링 발진기 (Improvement of Linearity in Delay Cell Loads for Differential Ring Oscillator)

  • 민병훈;정항근
    • 전자공학회논문지SC
    • /
    • 제40권6호
    • /
    • pp.8-15
    • /
    • 2003
  • 본 논문에서는 차동 링 발진기의 위상 잡음 특성을 향상시키기 위해 선형성을 개선한 차동 지연 셀을 소개한다. 기존의 가변 부하 저항을 사용한 차동 링 발진기는 넓은 주파수 튜닝 영역을 갖는 대신 가변 부하저항으로 사용한 MOSFET 소자의 비선형성으로 인해 위상 잡음 특성이 좋지 않았다. 이러한 문제점을 극복하기 위해, 가변 부하 저항의 선형성을 개선한 새로운 차동 지연 셀을 제안하였다. 제안한 지연 셀의 가변 부하 저항은 기존의 가변 부하 저항 보다 30%이상 선형성을 개선하였음을 확인하였다. 위상 잡음 특성을 비교하기 위해, Ali Hajimiri가 제안한 링 발진기의 위상 잡음 모델을 사용하였다. 제안한 지연 셀로 차동 링 발진기를 구성하여 위상 잡음 특성을 구한 결과, 같은 발진 주파수와 같은 전력소모에서 기존의 링 발진기보다 2∼3㏈c/㎐ 이상의 위상 잡음 특성이 향상된 결과를 얻게 되었다.