• 제목/요약/키워드: Pentacene$SiO_2$

검색결과 34건 처리시간 0.035초

하이브리드 타입 절연막 위에서 열처리 온도에 따른 펜타센 생성과 관련된 화학반응 (Chemical Reaction of Pentacene Growth on Hybrid Type Insulator by Annealing Temperature)

  • 오데레사
    • 대한전자공학회논문지SD
    • /
    • 제43권2호
    • /
    • pp.13-17
    • /
    • 2006
  • Pentacene channel PTFT(organic thin film transistor)을 SiOC 절연박막 위에서 thermal evaporation 방법을 이용하여 성장시켰다. CVD 방법으로 증착시킨 SiOC 절연막은 조성비에 따라 특성이 달라지므로 절연막 위에서의 펜타센의 화학적 반응을 조사하기 위해서 inorganic-type인 $O_2/(BTMSM+O_2)=0.5$의 비율을 갖는 SiOC 박막을 사용하였다. 펜타센 분자의 말단에서 SiOC 표면에서 Diels-Alder 반응에 의한 이중결합이 깨어지면서 안정된 성장을 하지만 온도가 높아감에 따라 표면에서의 $SN_2(bimolecular nucleophilic substitution)$ 반응과 연쇄적인 화학반응에 의해 .펜타센의 성장을 방해하는 것으로 나타났다.

Effect of Dodecane on the Surface Structure and the Electronic Properties of Pentacene on Modified Si (001)

  • Kim, Beom-sik;Kang, Hee Jae;Seo, Soonjoo;Park, Nam Seok
    • Applied Science and Convergence Technology
    • /
    • 제25권2호
    • /
    • pp.28-31
    • /
    • 2016
  • The structural and the electronic properties of pentacene on modified Si (001) were investigated using scanning tunneling microscopy (STM), atomic force microscopy (AFM) and ultraviolet photoelectron spectroscopy (UPS). Dodecane was used to modify Si (001) substrates and then pentacene was deposited on dodecane/Si (001). Our STM results show a uniform distribution of aggregated dodecane molecules all over the clean Si (001). The surface structure of pentacene on dodecaene/Si (001) examined by AFM is analogous to that of pentacene on $SiO_2$. The UPS data showed that the work function of pentacene on clean Si (001) and pentacene on modified Si (001) with dodecane was 6.41 and 5.57 eV, respectively. Our results prove that dodecane results in the work function difference between pentacene on clean Si (001) and pentacene on dodecane/Si (001).

열처리 조건에 따른 Pentacene 성장과 화학반응에 대한 연구

  • ;손재구;권학용;김홍배
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2005년도 추계 학술대회
    • /
    • pp.63-67
    • /
    • 2005
  • Pentacene channel OTFT(organic thin film transistor)을 SiOC 절연박막 위에서 film by thermal evaporation 방법을 이용하여 성장시켰다. CVD 방법으로 증착시킨 SiOC 절연막은 조성비에 따라 특성이 달라지므로 절연막 위에서의 펜타센의 화학적 반응을 조사하기 위해서 inorganic-type인 $O_2/(BTMSM\;+\;O_2)$ = 0.5의 비율을 갖는 SiOC 박막을 사용하였다. 팬타센 분자의 말단에서 SiOC 표면에서 Diels-Alder 반응에 의한 이중결합이 깨어지면서 안정된 성장을 하지만 온도가 높아감에 따라 표면에서의 $SN_2$(bimolecular nucleophilic substitution) 반응과 연쇄적인 화학반응에 의해 팬타센의 성장을 방해하는 것으로 나타났다.

  • PDF

PVA 배열층을 이용한 펜타신 유기 박막 트랜지스터의 전기적 특성 (An Electrical Characteristics on the Pentacene-Based Organic Thin-Film Transistors using PVA Alignment Layer)

  • 전현성;오환술
    • 한국전기전자재료학회논문지
    • /
    • 제23권3호
    • /
    • pp.177-182
    • /
    • 2010
  • The pentacene-based organic thin film transistors(OTFTs) using polyvinylalcohol(PVA) alignment layer were fabricated on the $SiO_2$ evaporated to n-type (111) Si substrates. The pentacene film was deposited by thermally evaporated at $10^{-7}$ torr. X-ray diffraction (XRD) and atomic force microscope(AFM) measurement showed pentacene film which deposited on rubbed PVA layers were partially crystallized at (001) plane. The pentacene OTFTs with PVA layers rubbed perpendicular to the direction of current flow was shown to align better orientation than parallel rubbed case and thus to enhance the mobility and saturation current by a factor of 2.3 respectively. We obtained mobility by 0.026 $cm^2$/Vs and on-off current ratio by ${\sim}10^8$.

잉크젯 프린팅 방법을 이용한 Pentacene 박막 트랜지스터의 제작 및 특성 분석 (Pentacene Thin-Film Transistor with PEDOT:PSS S/D Electrode by Ink-jet Printing Method)

  • 김재경;김정민;이현호;윤태식;김용상
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 제39회 하계학술대회
    • /
    • pp.1277-1278
    • /
    • 2008
  • Pentacene 박막 트랜지스터의 소스/드레인 전극을 폴리머인 Poly(3,4-ethylene dioxythiophene) poly(styrenesulfonate) (PEDOT:PSS)를 사용하여 잉크젯 프린팅 방법으로 제작하였다. 펜타신 박막 트랜지스터는 열 증착법을 사용하여 폴리며 기판위에 100nm의 두께로 증착하였다. 게이트 절연막은 $SiO_2$ 위에 Polymethly Methacrylate (PMMA)를 증착시킨 double layer를 사용하였다. PMMA 위에 증착시킨 pentacene 결정립이 $SiO_2$ 위에 증착한 pentacene 결정립 보다 크게 성장하였고, double layer의 절연막을 씀으로 인해 게이트 누설 전류가 감소함을 보였다. Pentacene 증착 온도에 따른 결정립 크기를 비교하여 가장 적절한 온도를 찾았다. 프린팅 방법을 사용하여 만든 박막 트랜지스터는 전계효과 이동도가 ${\mu}_{FET}=0.023cm^2/Vs$ 이고, 문턱이전 기울기 S.S=0.49V/dec, 문턱전압 $V_{th}=-18V$, $I_{on}/I_{off}$ 전류비 >$10^3$의 전기적 특성을 보였다.

  • PDF

유기물 처리 절연막의 누설전류 및 펜타센 증착 표면에 생긴 그레인 크기 사이의 상관관계 (Correlation between Leakage Current of Organic Treated Insulators and Grain Size of Pentacene Deposited film)

  • 오데레사;김홍배;손재구
    • 대한전자공학회논문지SD
    • /
    • 제43권6호
    • /
    • pp.18-22
    • /
    • 2006
  • 묽은 n-octadecyltrichlorosilane를 여러 가지 비율로 섞어 만든 유기물에 따라 처리된 $SiO_2$ 절연막의 특성에 대하여 분석하고 펜타센 증착 표면에 생긴 그레인 크기 사이의 상관관계를 조사하였다. 전압-전류 특성 곡선에 의한 누설전류의 증가량이 유기물 처리 농도에 따라 비례적으로 증가하지 않았으며, 0.3 % 처리 농도에서 누설전류가 가장 작게 나타났다. 0.3 % 처리 농도의 $SiO_2$ 절연막은 유무기 복합적인 하이브리드 특성을 나타내고 있으며, 펜타센이 증착된 후 표면 사진에서 그레인 크기가 가장 작게 성장된 것을 확인하였다. 반면에 유기물 특성의 절연막 혹은 무기물 특성의 절연막 위에서 펜타신 물질이 증착후 그레인 크기는 점점 증가하였다.

Polymide와 Polyacryl을 게이트 절연층으로 이용한 pentacene TFT의 제작과 전기적 특성에 관한 연구 (The Fabrication and Electrical Characteristics of Pentacene TFT using Polyimide and Polyacryl as a Gate Dielectric Layer)

  • 김윤명;김옥병;김영관;김정수
    • 대한전기학회논문지:전기물성ㆍ응용부문C
    • /
    • 제50권4호
    • /
    • pp.161-168
    • /
    • 2001
  • Organic thin film transitors(TFTs) are of interest for use in broad area electronic applications. For example, in active matrix liquid crystal displays(AMLCDs), organic TFTs would allow the use of inexpensive, light-weight, flexible, and mechanically rugged plastic substrates as an alternative to the glass substrates needed for commonly used hydrogenated amorphous silicon(a-Si:H). Recently pentacene TFTs with carrier field effect, mobility as large as 2 $cm^2V^{-1}s^{-1}$ have been reported for TFTs fabricated on silicon substrates, and it is higher than that of a-Si:H. But these TFTs are fabricated on silicon wafer and $SiO_2$ was used as a gate insulator. $SiO_2$ deposition process requires a high insulator which is polyimide and photo acryl. We investigated trasfer and output characteristics of the thin film transistors having active layer of pentacene. We calculated field effect mobility and on/off ratio from transfer characteristics of pentacene thin film transistor, and measured IR absorption spectrum of polymide used as the gate dielectric layer. It was found that using the photo acryl as a gate insulator, threshold voltage decreased from -12.5 V to -7 V, field effect mobility increased from 0.012 $cm^2V^{-1}s^{-1}$ to 0.039 $cm^2V^{-1}s^{-1}$ , and on/off current ratio increased from $10^5\;to\;10^6$. It seems that TFTs using photo acryl gate insulator is apt to form channel than TFTs using polyimide gate insulator.

  • PDF

코페이셜 적층 구조를 가진 펜타센 유도체 단결정기반 유기트랜지스터의 계면 전하이동 이방성에 관한 연구 (Interfacial Charge Transport Anisotropy of Organic Field-Effect Transistors Based on Pentacene Derivative Single Crystals with Cofacial Molecular Stack)

  • 최현호
    • 접착 및 계면
    • /
    • 제20권4호
    • /
    • pp.155-161
    • /
    • 2019
  • 공액분자 나노구조체 계면에서의 전하이동 이방성을 이해하는 것은 유기전계효과트랜지스터(OFET)에서 구조-물성 상관관계를 규명하는데 중요하다. 본 연구에서는 대표적인 코페이셜 적층구조를 가진 6,13-bis(triisopropylsilylethynyl) pentacene (TIPS-pentacene) 유기반도체 단결정과 산화물 계면에서 전하이동도 이방성을 연구하였다. 용매치환공정을 이용해 유기단결정을 산화실리콘 절연체 표면에 성장시키고 유기단결정/산화물 계면에서 전하이동을 유도할 수 있도록 OFET 소자를 완성하였다. TIPS-pentacene OFET에서 최고/최저 전하이동도 이방성은 5.2로 관찰되었다. TIPS-pentacene의 전하이동을 담당하는 공액부의 최인접부와의 상호작용을 분석한 결과, HOMO 준위 커플링과 전하의 호핑 궤도가 전하이동도 이방성에 기여하는 것으로 밝혀졌다. HOMO 준위 커플링에 기반한 전하이동도 이방성의 정량적 예측은 실험결과와 유사하게 나타났다.

계면처리에 의한 pentacene 박막의 전기적 특성 연구 (A Study on the Electrical Characteristics of Pentacene Thin Film by Using Surface Treatment)

  • 이재혁;이용수;최종선;김유진
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 하계학술대회 논문집 C
    • /
    • pp.1748-1750
    • /
    • 2000
  • There are currently considerable interests in the applications of conjugated polymers, oligomers. and small molecules for thin-film electronic devices. Organic materials have potential advantages to be utilized as semiconductors in field-effect transistors and light-emitting diodes. In this study we fabricated the devices based on pentacene as active layer. Octadecyltrichlorosilane (OTS) is used as buffer layer between $SiO_2$ and pentacene. Atomic force microscopy (AFM), X-ray diffraction (XRD), and electrical conductivity were used with OTS on $SiO_2$ 10nm which the pentacene layer was thermally evaporated in vacuum at a pressure of about $2.0\times10^{-6}$ Torr. In the result of AFM, the grain length is grown by using OTS for surface treatment. Electrical conductivity is changed from $3.19{\times}10^{-6}$ S/cm to $2.12{\times}10^{-7}$ S/cm. We observed that electrical conductivity is also increased by surface treatment. According to these results, the surface treated devices exhibited the increase to compared no treatment.

  • PDF

Pentacene Thin-Film Transistors with Polyimide/$SiO_2$ Dual Gate Dielectric

  • Imahara, Hirokazu;Kim, Woo-Yeol;Oana, Yasuhisa;Majima, Yutaka
    • 한국정보디스플레이학회:학술대회논문집
    • /
    • 한국정보디스플레이학회 2007년도 7th International Meeting on Information Display 제7권1호
    • /
    • pp.972-973
    • /
    • 2007
  • Relationships between field effect mobility and grain size on pentacene thin-film transistors with $polyimide/SiO_2$ gate dielectrics have been studied. 6 kinds of polyimide were used as surface treatment gate dielectric layer. Grain size of the pentacene thin film were between 5 and $30\;{\mu}m$ and depended on the polyimide. The field effect mobility were also depended on the polyimide and the those values were from 0.027 to $0.69\;cm^2/(Vs)$. The field effect mobility tends to increase with increasing the grain size. Precursor type polyimide containing polyamic acid show better mobility of $0.69\;cm^2/(Vs)$ than soluble type polyimide. Bias stress characteristics in air are discussed in the basis of the grain size.

  • PDF