• 제목/요약/키워드: PLL design

검색결과 299건 처리시간 0.024초

SRM의 고효율 구동을 위한 PLL 제어방식 (Design of SRM according to Design Parameters)

  • 김태형;오석규;안진우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2004년도 전력전자학술대회 논문집(2)
    • /
    • pp.985-987
    • /
    • 2004
  • Switched Reluctance Motor(SRM) drive system is known to provide good torque characteristics and high efficiency drive. However, speed variation caused by higher torque ripple is one of main drawback. The Phase-Locked Loop (PLL) technique in conjunction with dynamic dwell angle control has good speed regulation characteristics. In this paper, appropriate advance angle control for high efficiency drive and PLL technique for accurate speed control is proposed. A TMS320F240 DSP is used to realize this drive system. Test results show that the system has good dynamic and precise speed control ability as well as high efficiency.

  • PDF

PM 스텝 모우터의 동특성 개선 및 안정화에 관한 연구 (A Study on Improvement of Dynamic Characteristics and Stability of PM Stepping Motor)

  • Kim, Do-Hyung
    • 대한전자공학회논문지
    • /
    • 제23권6호
    • /
    • pp.888-894
    • /
    • 1986
  • In this paper, a phase locked loop control system is designed to have high performance and stability in a 2-phase bifilar winding PM step motor. The BODE diagram analysis method is used to improve the stability and dynamic characteristic of the closed loop control system. Also, a PLL servo is used to accomplish high-precision speed and to attain smooth ness. In applying the PLL control to the step motor, a new design method is suggested to solve the control problem which occurs as a result of the limited maximum acceleration of the step motor. A simple design method is suggested without using the complicated multi-step characteirstic of the step motor in constant voltage driving. Computer simulation results agree clorelg with experiments, indicating that the PLL servo system of the step motor designed is very useful.

  • PDF

DDS 불요파 제거 알고리즘을 이용한 X 대역 주파수 도약 합성기 설계 (A Design of X band Frequency Hopping Synthesizer using DDS Spurious Reduction Method)

  • 권건섭
    • 한국군사과학기술학회지
    • /
    • 제13권5호
    • /
    • pp.775-784
    • /
    • 2010
  • In this paper we propose a design method of X band frequency hopping synthesizer in terms of phase noise and settling time with DDS driven PLL architecture, which has the advantages of high frequency resolution, fast settling time and small size. In addition, a noble method is proposed to remove the synthesizer output spurious signals due to superposition effect of DDS. The spurious signal which depend on its normalized frequency of DDS, can be dominant if they occur within the PLL loop bandwidth. We verify that the sources of that spurious signals are quasi-amplitude modulation and superposition effect, and suggest that such signals can be eliminated by intentionally creating frequency errors in the developed synthesizer.

초광대역 시스템 Hopping Carrier 발생을 위한 0.18um 4.224GHz CMOS PLL 설계 (Design of a CMOS Charge Pump PLL of UWB System LO Generation)

  • 이재경;강기섭;박종태;유종근
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2005년도 추계종합학술대회
    • /
    • pp.845-848
    • /
    • 2005
  • This paper describes a 4.224GHz CMOS charge pump PLL for Mode 1 MB-OFDM UWB hopping carrier generation. It includes a qudrature VCO of which the frequency range is from 3.98GHz to 4.47GHz(@ 0.4 to 1.5 V), a divider, a PFD, a loop filter, a charge pump, and a lock detector. Designed in a 0.18um CMOS technology, the PLL draws 6.6mA from a 1.8V supply. The phase noise of the designed VCO is -133dBc/Hz@3MHz.

  • PDF

능동 다중인터페이스 리액터와 Double PLL제어를 이용한 Modular UPS 설계 (A Modular UPS Design with an Active Multiple Interphase Reactor and Double PLL Control)

  • 박인덕;정상식;안형회;김시경
    • 전력전자학회논문지
    • /
    • 제6권6호
    • /
    • pp.489-497
    • /
    • 2001
  • 병렬로 구성되 UPS 사이에 파라미터 불일치에 따른 순환전류와 전압리플이 발생되어지는데, 이들은 전체 UPS 시스템의 고장 및 신뢰성 저하를 유발한다. 본 논문에서는 이러한 문제점들은 Double 위상동동기기와 능동 다중인 터페이스 리액터를 사용하여 해결하였다. 또한 ADSP21061을 사용하여 제어기를 디지털적으로 구현하였다.

  • PDF

듀얼 위상 주파수 검출기를 이용한 CMOS RF Charge-Pump PLL 설계 (Design of CMOS RF Charge-Pump PLL using Dual PFD)

  • 최현승;김종민;박창선;이준호;이근호;김동용
    • 한국통신학회논문지
    • /
    • 제26권10B호
    • /
    • pp.1353-1359
    • /
    • 2001
  • 본 논문에서는 위상획득과정과 동기과정에서 trade-off 현상을 향상시킨 듀얼 위상 주파수 검출기를 제안하여 차지펌프 PLL을 설계하였다. 듀얼 위상 주파수 검출기는 상승에지에서 동작하는 POSITIVE 위상 주파수 검출기와 하강에지에서 동작하는 NEGATIVE 위상 주파수 검출기로 구성되어 있다. 제안한 차지펌프는 전류뺄셈회로를 이용하여 전류 부정합을 감소시켰으며, reference spurs와 전압제어발진기의 변동을 감소시킬 수 있도록 구현하였다. 제안한 차지펌프 PLL은 0.25$\mu\textrm{m}$ CMOS 공정을 사용하여 SPICE로 시뮬레이션 하였으며, 그 결과 1.6~1.85GHz의 넓은 동기범위를 나타내었다.

  • PDF

다중 위상검출기를 갖는 전하 펌프 PLL의 최적 설계에 관한 연구 (A Study on the Optimum Design of the Charge Pump PLL with Multi-PFD)

  • 장영민;강경;우영신;성만영
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2001년도 하계학술대회 논문집
    • /
    • pp.271-274
    • /
    • 2001
  • In this paper, we propose a charge pump phase-locked loop (PLL) with multi-PFD which is composed of a sequential phase frequency detector(PFD) and a precharge PFD. When the Phase difference is within - $\pi$$\pi$ , operation frequency can be increased by using precharge PFD. When the phase difference is larger than │ $\pi$ │, acquisition time can be shorten by the additional control circuit with increased charge pump current. Therefore a high frequency operation, a fast acquisition and an unlimited error detection range can be achieved.

  • PDF

CPPSIM을 이용한 동작 레벨에서의 회로 설계 및 검증 (Behavioral design aad verification of electronic circuits using CPPSIM)

  • 한진섭
    • 한국정보통신학회논문지
    • /
    • 제12권5호
    • /
    • pp.893-899
    • /
    • 2008
  • 본 논문에서는 C++기반 동작 레벨 회로 시뮬레이션 프로그램인 CPPSIM을 이용하여 전압 조절기와 PLL을 구현하고 시뮬레이션 하였다. 아날로그 회로를 C++코드로 모델링 후 시뮬레이션을 통해 시뮬레이션 툴의 유효성을 살펴보았으며, 아날로그 회로의 단계별 설계와 가능성을 타진하였다. 시뮬레이션 결과 회로의 동작 레벨에서의 설계가능성을 검증할 수 있었다. 또한 PLL을 디지털 신호기반으로 구현하여 아날로그 회로의 디지털화를 시도하였다.

120 GHz 국부발진기의 설계 및 제작 (A Design and Fabrication of 120 GHz Local Oscillator)

  • 이원희;정태진
    • 한국인터넷방송통신학회논문지
    • /
    • 제10권6호
    • /
    • pp.71-76
    • /
    • 2010
  • 본 논문은 캐리어 주파수가 240 GHz인 THz 대역 송수신기에 있어서, 서브하모닉 믹서의 LO 주파수로 사용되는 120 GHz 국부발진기의 설계 및 제작에 관한 것이다. 120 GHz 국부발진기는 40 GHz PLL(Phase Locked Loop), 40 GHz 대역통과필터(Band Pass Filter), 3 체배기(frequency tripler), 120 GHz 대역통과필터로 구성되어 있으며, 3 체배기는 상용품을 이용하였다. 40 GHz PLL의 위상잡음은 100 kHz offset 주파수에서 -105 dBc/Hz의 성능을 보였고, 120 GHz의 대역통과필터의 중심주파수 119 GHz, 대역폭 5 GHz 일 때 삽입손실은 1.3 dB로 측정되었다. 제작된 120 GHz 국부발진기의 최종 출력은 6.6 dBm이었다.

YTO를 이용한 광대역 저 위상 잡음 주파수 합성기 설계 및 제작 (Design and Fabrication of Wideband Low Phase Noise Frequency Synthesizer Using YTO)

  • 채명호;이행수;홍성용
    • 한국전자파학회논문지
    • /
    • 제24권11호
    • /
    • pp.1074-1080
    • /
    • 2013
  • 광대역에서 저 위상 잡음 특성을 갖는 주파수 합성기를 YTO를 이용하여 설계하였다. 위상 잡음을 낮추기 위해 분주비를 줄일 수 있는 offset PLL 구조를 사용하였다. 위상 잡음 모델링을 이용하여 PLL의 loop filter, YTO의 Main 드라이버 회로와 FM 드라이버 회로의 loop filter를 최적화하였다. 또한, 1 Hz 이하의 고해상도를 얻기 위하여 DDS를 기준 신호로 사용하였다. 제작된 주파수 합성기의 위상 잡음은 3.2~6.8 GHz에서 -107 dBc/Hz @10 kHz 이하로 측정되었다. 측정 결과와 위상 잡음 모델링을 통해 계산한 값과 비교한 결과, 잘 일치함을 확인함으로써 위상 잡음 모델링이 타당함을 검증하였다.