• 제목/요약/키워드: Multi-level switching

검색결과 177건 처리시간 0.02초

3[kW]급 연료전지용 전력변환기 개발에 관한 연구 (A Study on the Development of 3[kW] Power Conversion System for Fuel Cell)

  • 김세민;박성준;송성근
    • 조명전기설비학회논문지
    • /
    • 제23권5호
    • /
    • pp.88-95
    • /
    • 2009
  • 본 논문은 연료전지용 전력변환기 개발에 관한 연구로 높은 승압비를 갖는 DC/DC 컨버터를 구성함에 있어서 기존 방식과 달리 변압기의 2차측 출력을 직렬로 연결하여 다이오드와 콘덴서 및 리액터를 줄일 수 있는 구조의 새로운 멀티 DC/DC 컨버터의 구조를 제안한다. 이러한 구조는 직렬 연결된 변압기의 2차측의 정류부분과 필터부분이 하나의 모듈로 구성되는 장점을 가지며 레벨수의 증가가 용이하다. 또한 제안된 구조에서 출력전압 리플을 줄일 수 있는 새로운 가변 위상 변위형 스위칭 방식을 제안한다. 이러한 모든 사항을 시뮬레이션과 실험을 통하여 검증 하였으며, 제안된 컨버터는 넓은 영역의 출력이 요구되는 부하에 매우 유용할 것으로 사료된다.

회로의 대칭성을 이용한 다단계 논리회로 회로에서의 전력 최소화 기법 (Power Minimization Techniques for Logic Circuits Utilizing Circuit Symmetries)

  • 정기석;김태환
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제30권9호
    • /
    • pp.504-511
    • /
    • 2003
  • 논리회로 합성에서 함수의 대칭성을 이용하여 면적이나 시간 지연을 최소화하는 문제는 많은 시간동안 연구되어 왔다. 본 논문은 최근 들어 면적이나 시간지연 보다도 더 중요하게 여겨지는 전력 소모를 최소화하는데, 회로 대칭성이 어떻게 이용되는 지에 대한 연구를 소개한다. 이 논문에서 회로의 대칭성에 대한 폭넓은 정의를 소개하고, 각 대칭성간의 관계에 대해 논의하며, 각 회로의 대칭성이 어떻게 전력을 줄이는데 유용할 수 있는지에 대해 논의한다. 또한, 회로에 존재하는 주 입력(primary input)과 내부 노드사이에 존재하는 대칭성을 찾아내는 알고리즘을 소개한다. 이 논문에서 소개하는 알고리즘의 특징은 첫째, 면적이나 속도지연의 증가가 거의 없이, 전력 소모를 줄여주는 효과적인 재합성 기법이란 것이다. 둘째, 대부분의 다른 휴리스틱(heuristic) 알고리즘과는 달리, 회로의 스위칭 (switching) 양에 있어 단조 향상(monotonic improvement)을 보장한다. 이미 잘 알려진 바와 같이 CMOS 회로에서는 스위칭 양이 전력소모에 대부분을 차지하므로, 알고리즘의 적용 후에 회로가 전력 소모 면에서 계속적인 향상을 이룰 수 있게 한다는 점에서 매우 효과적이라 하겠다. 알고리즘의 효과를 검증하기 위해서, MCNC 벤치마크 회로를 이용하여 실험을 시행하였고, 실험 결과, 속도나 면적에 대한 오버헤드가 거의 없으면서 평균 12%의 전력 소모를 줄일 수 있었다.

EMTP를 이용한 멀티레벨 인버터 구동 고압유도전동기에서 발생하는 과도과전압 저감필터의 효과분석 (Analysis on the Effect of Filter to Mitigate Transient Overvoltage on the High Voltage Induction Motor Fed by Multi Level Inverter using EMTP)

  • 권영목;김재철
    • 조명전기설비학회논문지
    • /
    • 제20권10호
    • /
    • pp.82-93
    • /
    • 2006
  • 본 논문에서는 인버터 구동 고압유도전동기 운전시 스위칭 서지로 인하여 고압유도 전동기 단자에서 발생하는 과도과전압을 저감하기 위한 필터로 인버터 출력단자에서 dv/dt를 저감하는 LCR 필터와 전동기 입력단자에서 케이블과 유도전동기 특성임피던스를 매칭시키는 RC필터에 대한 과도과전압 저감특성을 분석하였다. 이 필터를 고압에 대용량 유도전동기에 적합하도록 EMTP(ElectroMagnetic Transients Program)를 이용하여 모델링 및 케이블 영향에 의한 필터의 과도과전압 저감효과를 전압파형과 고조파 스펙트럼으로 비교분석하고, 이를 토대로 고압 대용량 유도전동기에 사용될 필터를 제시하였다. 인버터 스위칭 서지에 의한 과도과전압은 유도전동기 고정자 권선에 심각한 전압 스트레스를 발생시켜 절연파괴를 일으키는 주요원인이 된다. 이러한 과도과전압을 저감위한 필터설계는 고압유도전동기 시스템에서 필수적인 요소임을 보였다. 또한 제시된 필터는 과도과전압을 효과적으로 저감시키는 것을 EMTP 시뮬레이션을 통하여 입증하였다.

MPLS 네트워크에서의 부하 분산 방안 (Load Balancing in MPLS Networks)

  • 김세린;송정화;이미정
    • 정보처리학회논문지C
    • /
    • 제9C권6호
    • /
    • pp.893-902
    • /
    • 2002
  • MPLS(Multi-Protocol Label Switching)는 효율적인 명시적 라우팅(explicit routing)을 지원할 수 있어 트래픽 엔지니어링 가능성을 크게 향상시켰다. 본 논문에서는 이와 같은 MPLS를 이용하여, 좀 더 효율적으로 네트워크 자원을 활용하고 성능을 향상시키는 방안으로서 다중 경로 상에 부하를 분산시키는 방안을 제안하고 이를 LBM(Load Balancing in MPLS networks)이라 명명하였다. LBM은 하나의 진입-진출 라우터 쌍 간에 다중의 LSP(Label Switching Path)론 설정하고, 플로우 단위로 이들 다중의 LSP에 부하를 분산하되 경로의 길이와 부하를 함께 고려하여 부하를 분산한다. 또한, 링크의 효율적인 활용을 위하여 링크의 활용률이 커짐에 따라 더 짧은 경로에 의해서만 사용되도록 제한하고, 더 짧은 경로의 활용률이 커짐에 따라 더 길지만 활용률이 더 낮은 경로를 대체 경로(alternative path) 후보로 고려한다. 시뮬레이션을 통하여 최단 경로 방식 및 기존의 다중 경로를 사용하는 방식들과 성능을 비교한 결과 LBM의 성능이 우수하며, 특히 국부적으로 트래픽이 편중되는 경우 LBM이 효율적으로 대처할 수 있음을 알 수 있었다.

Optimal Selection of Arm Inductance and Switching Modulation for Three-Phase Modular Multilevel Converters in Terms of DC Voltage Utilization, Harmonics and Efficiency

  • Arslan, Ali Osman;Kurtoglu, Mehmet;Eroglu, Fatih;Vural, Ahmet Mete
    • Journal of Power Electronics
    • /
    • 제19권4호
    • /
    • pp.922-933
    • /
    • 2019
  • The arm inductance (AI) of a modular multilevel converter (MMC) affects both the fault and circulating current magnitudes. In addition, it has an impact on the inverter efficiency and harmonic content. In this study, the AI of a three-phase MMC is optimized in a novel way in terms of DC voltage utilization, harmonics and efficiency. This MMC has 10 submodules (SM) per arm and the power circuit topology of the SM is a half-bridge. The optimum AI is adopted and verified in an MMC that has 100 SMs per arm. Then the phase shift (PS) and phase disposition (PD) pulse width modulation (PWM) methods are investigated for better DC voltage utilization, efficiency and harmonics. It is found that similar performances are obtained for both modulation techniques in terms of DC voltage utilization. However, the total harmonic distortion (THD) of the PS-PWM is found to be 0.02%, which is slightly lower than the THD of the PD-PWM at 0.16%. In efficiency calculations, the switching and conduction losses for all of the semiconductor are considered separately and the minimum efficiency of the 100-SM based MMC is found to be 99.62% for the PS-PWM and 99.64% for the PD-PWM with the optimal value of the AI. Simulation results are verified with an experimental prototype of a 6-SM based MMC.

저전력설계를 위한 공통 표현의 추출 (Extraction of Common Expressions for Low Power Design)

  • 황민;정미경;이귀상
    • 한국정보과학회논문지:시스템및이론
    • /
    • 제27권1호
    • /
    • pp.109-115
    • /
    • 2000
  • 본 논문에서는 논리합성 단계에서의 전력최소화를 위한 새로운 전력소모함수를 제안하고 이의 공통표현추출 과정에의 적용방법에 대해 기술한다. 제안된 새로운 전력소모표현은 노드의 표현 및 구현이 복합게이트(complex gate)로 이루어진다는 가정아래 각 노드에서의 정전용량(capacitance)과 그 스위칭 활동량(switching activity)을 반영하되 정전용량은 노드의 입력 수에 비례한다고 가정한다. 공통 표현 추출, 즉 커널(kernel) 과 큐브(cube) 추출은 사각형 커버링(rectangle covering) 문제로 변환될 수 있으며 본 논문에서는 이러한 과정에서 각 노드의 전력소모 표현을 어떻게 이용하는지 기술하고 실험을 통해 SIS-1.2의 결과와 비교한다.

  • PDF

시간 제약 조건 하에서의 모듈 선택 재사용을 위한 전력 감소 스케줄링 (Reducing Power Consumption of a Scheduling for Reuse Module Selection under the Time Constraint)

  • 최지영;김희석
    • 한국통신학회논문지
    • /
    • 제29권3A호
    • /
    • pp.318-323
    • /
    • 2004
  • 본 논문은 시간 제약 조건 하에서의 모듈 선택 재사용을 이용한 전력 감소 스케줄링을 제안한다. 일반적인 상위 수준 합성에서의 스케줄링은 실제적인 라이브러리의 복잡한 재사용을 허용하지 않는다. 반면 제안한 전력 감소 스케줄링에서는 주어진 사용자 정의 모듈을 실제적인 RT 라이브러리 모듈 재사용과 공유된 자원에서의 스위치 활동의 자원 공유함으로써 설계의 생산성 및 소비 전력을 줄이는데 효율적으로 접근할 수 있다. 또한 비교 실험에서 스케줄링 기법인 체이닝과 멀티사이클링을 이용해 다양한 상위 레벨 벤치마크의 환경에서 최적의 스케줄링의 결과를 얻는다.

태양광-배터리 하이브리드 전원시스템의 에너지 효율개선을 위한 규칙기반 협조제어 원리 (Rule-based Coordination Algorithms for Improving Energy Efficiency of PV-Battery Hybrid System)

  • 유철희;정일엽;홍성수;장병준
    • 전기학회논문지
    • /
    • 제61권12호
    • /
    • pp.1791-1800
    • /
    • 2012
  • This paper presents effective design schemes for a photovoltaic (PV) and battery hybrid system that includes state-of-the-art technologies such as maximum power point tracking scheme for PV arrays, an effective charging/discharging circuit for batteries, and grid-interfacing power inverters. Compared to commonly-used PV systems, the proposed configuration has more flexibility and autonomy in controlling individual components of the PV-battery hybrid system. This paper also proposes an intelligent coordination scheme for the components of the PV-battery hybrid system to improve the efficiency of renewable energy resources and peak-load management. The proposed algorithm is based on a rule-based expert system that has excellent capability to optimize multi-objective functions. The proposed configuration and algorithms are investigated via switching-level simulation studies of the PV-battery hybrid system.

시간제약 조건하에서 모듈 선택 재사용을 이용한 CPLD 저전력 기술 매핑 (CPLD Low Power Technology Mapping using Reuse Module Selection under the Time Constraint)

  • 김재진;이관형
    • 한국컴퓨터정보학회논문지
    • /
    • 제11권3호
    • /
    • pp.161-166
    • /
    • 2006
  • 본 논문은 시간 제약 조건하에서의 모듈 선택 재사용을 이용한 CPLD 저전력 기술 매핑을 제안한다. 일반적인 상위 수준 합성에서의 스케줄링은 실제적인 라이브러리의 복잡한 재사용을 허용하지 않는다. 반면 제안한 알고리즘은 주어진 사용자 정의 모듈을 실제적인 RT 라이브러리 모듈 재사용과 공유된 자원에서의 스위치 활동의 자원 공유하여 스케줄링을 수행한다. 스케줄링은 체이닝과 멀티사이클링을 이용해 다양한 상위 레벨 벤치마크의 환경에서 최적의 스케줄링의 결과를 얻는다. 스케쥴링의 결과 재사용된 자원은 CPLD 저전력 기술 매핑 알고리즘을 이용하여 저전력으로 회로를 구현한다.

  • PDF

Floop: An efficient video coding flow for unmanned aerial vehicles

  • Yu Su;Qianqian Cheng;Shuijie Wang;Jian Zhou;Yuhe Qiu
    • ETRI Journal
    • /
    • 제45권4호
    • /
    • pp.615-626
    • /
    • 2023
  • Under limited transmission conditions, many factors affect the efficiency of video transmission. During the flight of an unmanned aerial vehicle (UAV), frequent network switching often occurs, and the channel transmission condition changes rapidly, resulting in low-video transmission efficiency. This paper presents an efficient video coding flow for UAVs working in the 5G nonstandalone network and proposes two bit controllers, including time and spatial bit controllers, in the flow. When the environment fluctuates significantly, the time bit controller adjusts the depth of the recursive codec to reduce the error propagation caused by excessive network inference. The spatial bit controller combines the spatial bit mask with the channel quality multiplier to adjust the bit allocation in space to allocate resources better and improve the efficiency of information carrying. In the spatial bit controller, a flexible mini graph is proposed to compute the channel quality multiplier. In this study, two bit controllers with end-to-end codec were combined, thereby constructing an efficient video coding flow. Many experiments have been performed in various environments. Concerning the multi-scale structural similarity index and peak signal-to-noise ratio, the performance of the coding flow is close to that of H.265 in the low bits per pixel area. With an increase in bits per pixel, the saturation bottleneck of the coding flow is at the same level as that of H.264.