• 제목/요약/키워드: MTIE

검색결과 15건 처리시간 0.019초

TIE 제한 주파수 변조 기법을 이용한 낮은 EMI 분산 스펙트럼 클록 발생기 (A Low EMI Spread Spectrum Clock Generator Using TIE-Limited Frequency Modulation Technique)

  • 박태명;위재경;이성수
    • 전기전자학회논문지
    • /
    • 제17권4호
    • /
    • pp.537-543
    • /
    • 2013
  • 본 논문에서는 불연속 주파수 변조 기법을 사용하는 낮은 EMI 분산 스펙트럼 클록 발생기 (SSCG)를 제안한다. 제안된 SSCG는 높은 변조폭을 갖는 삼각 주파수 변조 기법을 사용한다. SSCG의 최대 시간 구간 오차 (MTIE)가 제한 기준을 넘어서면 SSCG의 출력 주파수가 분주기를 거쳐 시간 구간 오차 (TIE)의 값을 감소시킨다. 이러한 불연속 주파수 변조 기법은 주어진 MTIE 제한 기준 내에서 전자기 방사를 효과적으로 감소시킬 수 있다. 이 방법은 일반적인 SSCG보다 전자기 방사를 18.5dB 더 개선하였다.

2.5Gbps SDH 시스템 전자파 감소용 저역통과필터 설계 및 제작 (Design and Implementation of LPF to reduce EMI from 2.5Gbps SDH system)

  • 이성원;김영범
    • 융합신호처리학회논문지
    • /
    • 제3권2호
    • /
    • pp.45-52
    • /
    • 2002
  • EMI(전자파간섭)은 전기/전자제품의 이상동작을 야기할수 있는 장치로부터 방사되는 10KHz에서 3GHz대역의 전자파를 말한다. 본 연구에서는 안정적이고 정상적인 동작을 위해 2.5Gbps SDH시스템에서 전자파발생원인 STGU유니트에 대하여 전자파간섭을 시뮬레이션하였으며 On-Site Test를 통하여 조화주파수에 대한 전자파 세기를 측정하였다. 또한 소자들간의 EMI를 최소화하기 위하여 2GHz의 Cut-off주파수에서 저역통과필터를 설계하였다. 저역통과필터를 STGU유니트에 적용한 결과 전자파는 약 20dBm이상 감소되었으며 동기기준클럭의 품질을 결정하는 TIE와 MTIE를 측정한 결과 ITU-T G8l3을 만족하였다.

  • PDF

SOPC를 활용한 NG-SDH 망용 DP-PLL 제어기 설계에 관한 연구 (A Study on the DP-PLL Controller Design using SOPC for NG-SDH Networks)

  • 선권석;박민상
    • 융합신호처리학회논문지
    • /
    • 제15권4호
    • /
    • pp.169-175
    • /
    • 2014
  • NG-SDH 시스템은 광케이블 통하여 연결된 네트워크이다. 네트워크 동기제어기는 광전송시스템에서 데이터 동기에서 필수적이다. 본 논문에서 SOPC(system on a programmable chip) 설계 기술을 활용하여 네트워크 동기제어기를 설계한다. 설계를 위해 Altera사의 FPGA를 활용하고, FPGA안에는 32Bit CPU, DPRAM(dual port ram), 디지털 입출력포트, 송신 및 수신 프레이머, 위상차 검출기 등이 포함되어있다. 설계된 네트워크 동기제어기는 ITU-T G. 813에서 권고하는 동기기준(일시적인 응답에서의 MTIE, 원더 특성시 MTIE 및 TDEV, Holdover시 MTIE)을 만족함을 확인할 수 있다.

위성시각 동시측정에 의한 웹기반 슬레이브클럭 시스템 (A web-based remote slave clock system by common-view measurement of satellite time)

  • 김영범
    • 한국통신학회논문지
    • /
    • 제29권12B호
    • /
    • pp.1037-1041
    • /
    • 2004
  • 본 논문에서 위성신호를 매개로 원격지의 로컬클럭이 기준신호에 동기되는 새로운 개념의 슬레이브를럭 시스템을 제안하였으며 이 방식에 의한 실용화 가능성을 확인하였다. 새로이 제시하는 방식은 단계적인 물리계층에 의해 동기되던 기존의 방식에 비해 모든 슬레이브 국소들이 동일한 계위의 품질로 유지될 수 있는 등의 여러 가지 구조적인 장점을 지니고 있다. 슬레이브클럭 시스템의 측정결과 10-12 수준의 주파수정확도를 유지하였으며 ITU-T의 권고(G.811)를 만족하는 MTIE 특성을 보여주었다. 현재 전체적으로 자동화기능을 갖는 초기모델이 구현되었으며 가까운 시일 내에 상용화연구를 통해 통신망 동기용 노드클릭으로 사용될 수 있으리라 기대한다.

GPS Common-View 방식에 의한 원격지 동기 시스템 연구 (A Study on Remotely Located Synchronization System using GPS Common-View Method)

  • 김영범;정낙삼;박동철
    • 한국전자파학회논문지
    • /
    • 제12권4호
    • /
    • pp.644-650
    • /
    • 2001
  • GPS Common-View 방식에 의해 원거리의 기분클럭에 위상동기되는 원격지 동기 시스템을 설계하고 제작하였다. 이원격지 동기 시스템의 측정결과 $10^{-12}$의 주파수 정확도를 유지하였으며 ITU-T 의 권고(G.811)를 만족하는 MTIE 특성을 보여주었다. 현재 전체적으로 자동화 기능을 갖는 초기모델이 구현되었으며 가까운 시일 내에 통신망 동기용으로 사용 될 수 있으리라 기대된다.

  • PDF

Loran 신호 이용 통신망 동기를 위한 타이밍 신호 보상 방안 (A Compensation Method of Timing Signals for Communications Networks Synchronization by using Loran Signals)

  • 이영규;이창복;양성훈;이종구;공현동
    • 한국통신학회논문지
    • /
    • 제34권11A호
    • /
    • pp.882-890
    • /
    • 2009
  • 본 논문에서는 Loran 신호를 이용하여 원거리통신망 및 전력 분배망과 같은 국가 기반 산업에 대한 망동기를 이루고자 할 때에 Loran 수신기에서 수신한 신호에 대한 위상 동기를 잃어 버렸을 때 이를 보상하기 위한 방안에 대해서 논한다. Loran 수신기에서 위상 동기를 잃었을 때에는 수신기 내에 있는 오실레이터가 자유구동을 하게되고, 따라서 이를 기준으로 출력되는 타이밍 동기신호의 성능이 크게 떨어지게 되며, 이때에 ITU G.811 표준에서 요구하는 PRC에 대한 1 us 이하의 요구 성능을 만족시킬 수 없게 된다. 따라서 본 논문에서는 Loran 수신기가 위상 동기를 잃었을 때 이를 보상하기 위해 보상 알고리즘을 사용하여 위상 점프를 보상하는 방법에 대해 제안했으며, 이에 대해 실측한 데이터에 대한 MTIE 성능을 분석하였다. 성능 분석 결과 제안된 방법을 사용하면 1시간 간격으로 동기를 잃었을 경우에 30 분 평균 이하의 스무딩 값을 사용할 경우 대략 0.6 us 이하의 MTIE 값을 보여서 산업체 표준에서 요구하는 1 us 이내의 PRC 성능을 충분히 만족시킬 수 있음을 확인하였다.

NG-SDH시스템에서의 GFP 신호동기에 관한 연구 (A Study on the Synchronization of GFP Signal in NG-SDH System)

  • 이창기;고제수
    • 정보처리학회논문지C
    • /
    • 제12C권1호
    • /
    • pp.53-62
    • /
    • 2005
  • NG-SDH 시스템에서는 시스템으로 들어오는 이더넷신호를 GFP 프레임으로의 신호동기가 필요하다. 지금까지 외국에서는 칩셋 개발이 완료되어 관련 기술을 확보하고 있지만 국내에서는 아직 확보하지 못하고 있다. 따라서 본 논문에서는 GFP를 통한 이더넷 신호의 동기화 방법을 제시하였다. GFP-F를 통한 이더넷 신호의 동기화 방법은 Ingress 및 Egress 버퍼와 GFP idle를 통해서 신호동기를 얻을 수 있음을 알았다. 또한 GFP-T를 통한 이더넷 신호의 동기화 방법은 GFP Idle과 $65B{\_}PAD$를 적용해야 하고, 최대 3비트까지 이더넷 Idle의 추가 및 삭제되어야 함을 알았다. 또한 신호특성 시뮬레이션을 통해서는 신호동기의 실현과 함께 Egress 출력에서의 MTIE와 TDEV 특성과 첨두치 지터를 얻었다.

동기식 선형망에서의 망동기 클럭특성 분석에 관한 연구 (A study on the analysis of the characteristics of synchronization clock in the SDH based linear network)

  • 이창기;홍재근
    • 한국통신학회논문지
    • /
    • 제22권9호
    • /
    • pp.2062-2073
    • /
    • 1997
  • 동기식 전송망과 장치를 설계할 때 고려해야 할 중요사항은 최대 노드수와 노드의 클럭특성이다. 이를 위해서는 클럭상태가 정상상태일 때 뿐 아니라 단기위상순서변위, 그리고 장기위상변위 등에 관한 클럭특성 연구가 필요하다. 따라서 본 논문에서는 국내 동기클럭 분배망의 구성을 바탕으로 최근 확정된 ITU-T 및 ANSI의 클럭규격을 적용하여 동기식 선형망에서 정상상태와 위상변위상태일 때의 망구성에 따른 MTIE 및 TDEV 특성을 살펴보았고, ITU-T와 ANSI규격을 동시에 만족하는 최대 노드수를 제시하였다. 또한 본 논문에서 얻은 결과를 AT&T의 것과 비교 분석하였다.

  • PDF

위성시각을 매개로한 신 개념의 망동기시스템 (A New Conceptual Network Synchronization System using Satellite time as an Intermediation parameter)

  • 김영범;권택용;박병철;김종현
    • 정보통신설비학회논문지
    • /
    • 제3권2호
    • /
    • pp.11-17
    • /
    • 2004
  • In this paper we propose a new conceptual system for a network clock in which all node clocks are simultaneously synchronized to the national standard by intermediation parameter of satellite time. Experiments have shown the possibility of its adoption by real networks. The new proposed method has various structural benefits, in particular all node clocks can be kept at the same hierarchical quality in contrast to the existing method. The measurement results show that the accuracy of the experimental slave clock system can be kept within a few parts In 1012 and the MTIE (Maximum Time Interval Error) sufficiently meets ITU-T G.811 for the primary reference clock. A prototype system with fully automatic operational functions has been realized at present and is expected to be directly used for communication network synchronization in the near future.

  • PDF

실내측위를 위한 새로운 클락 동기 방안 (A New Simplified Clock Synchronization Algorithm for Indoor Positioning)

  • 이영규;양성훈;이승우;이창복;김영범;최성수
    • 한국통신학회논문지
    • /
    • 제32권3A호
    • /
    • pp.237-246
    • /
    • 2007
  • 클락 동기는 실내 측위를 위한 실내 동기망을 구축하는데 있어서 가장 기본적으로 고려해야할 요소 중 하나이다. 본 논문에서는 하드웨어의 복잡성 및 동기에 필요한 데이터 오버헤드를 줄이기 위해 타임스탬프를 사용하지 않고 클락을 동기 시키기 위한 새로운 알고리즘에 대해서 논한다. 또한 동기 성능에 큰 영향을 미치는 주파수 드리프트를 보상해 주기 위한 알고리즘에 대해서도 기술한다. 제안한 동기 알고리즘을 사용한 동기 성능에 대한 평가는 모의실험을 통한 MTIE(Maximum Time Interval Error) 값을 고찰함으로써 이루어졌다. 모의실험에 있어서 실제적인 오실레이터에 대한 주파수 드리프트 값을 사용하였다. 모의실험 결과 1 초의 동기 간격에 1 ns 분해능을 갖고 주 클락과 종속 클락에 TCXO를 사용하면 10 ns 이하의 동기가 가능함을 고찰하였다.