A Study on the DP-PLL Controller Design using SOPC for NG-SDH Networks

SOPC를 활용한 NG-SDH 망용 DP-PLL 제어기 설계에 관한 연구

  • 선권석 (한국폴리텍대학 신기술연수센터) ;
  • 박민상 (한국폴리텍대학 인천캠퍼스)
  • Received : 2014.08.25
  • Accepted : 2014.11.02
  • Published : 2014.10.30

Abstract

NG-SDH system is connected with networks throughout optical fibers. Network synchronization controller is a necessary for the data synchronization in each optical transmission system. In this paper, we have design and implementation the network synchronization controller using SOPC(system on a programmable chip) design technic. For this network synchronization controller we use FPGA in Altera. FPGA includes 32bit CPU, DPRAM(dual port ram), digital input/output port, transmitter and receiver framer, phase difference detector. We also confirm that designed network synchronization controller satisfies the ITU-T G.813 timing requirements.

NG-SDH 시스템은 광케이블 통하여 연결된 네트워크이다. 네트워크 동기제어기는 광전송시스템에서 데이터 동기에서 필수적이다. 본 논문에서 SOPC(system on a programmable chip) 설계 기술을 활용하여 네트워크 동기제어기를 설계한다. 설계를 위해 Altera사의 FPGA를 활용하고, FPGA안에는 32Bit CPU, DPRAM(dual port ram), 디지털 입출력포트, 송신 및 수신 프레이머, 위상차 검출기 등이 포함되어있다. 설계된 네트워크 동기제어기는 ITU-T G. 813에서 권고하는 동기기준(일시적인 응답에서의 MTIE, 원더 특성시 MTIE 및 TDEV, Holdover시 MTIE)을 만족함을 확인할 수 있다.

Keywords

References

  1. 양충열, "NG-SDH 시스템을 위한 망동기 설계, 구현 및 동기클럭 모델링", 한국통신학회논문지, 제30권 12호, pp1120-1135, 2005. 11.
  2. 이창기, "NG-SDH망에서 측정된 클럭잡음을 이용한 다양한 클럭상태에 따른 동기클럭 성능분석", 한국정보처리학회논문지, 제16권 5호, pp637-644, 2009. 10.
  3. 한국전기통신공사, 디지털 클럭 공급장치(DOTS) 설명서, 1988.
  4. ITU-T Recommendation G.812, "Timing requirements of slave clocks suitable for use as node clocks in synchronization networks," June, 1998.
  5. ITU-T Recommendation G.813, "Timing characteristics of SDH equipment slave clocks(SEC)," March. 2003.
  6. 황우현, MATLAB을 이용한 자동제어, 복두출판사, 2014. 3. 3.
  7. Golnaraghi, Farid, AUTOMATIC CONTROL SYSTEMS, Wiley, 2009. 6. 1.
  8. 노승환, VHDL을 이용한 FPGA 디지털 설계, 한빛아카데미, 2014. 1. 27.