• 제목/요약/키워드: Delay Bound

검색결과 194건 처리시간 0.025초

시변 지연시간을 갖는 이산 구간 시스템의 안정조건 (Stability Condition for Discrete Interval System with Time-Varying Delay Time)

  • 한형석
    • 한국항행학회논문지
    • /
    • 제19권6호
    • /
    • pp.574-580
    • /
    • 2015
  • 본 논문에서는 상태변수에 시변 지연시간이 있는 선형 이산 구간 시스템의 안정조건을 고려한다. 고려한 시스템은 시스템 행렬과 지연 상태변수에 대한 시스템 행렬이 구간 행렬로 표현되며, 지연시간도 구간에 대하여 시변인 특성을 갖는다. 제안된 안정조건은 리아프노프 안정 이론에 의하여 유도되며 매우 간단한 부등식의 형태로 표현된다. 기존의 시불변 구간행렬의 안정성 문제를 시변 지연 시간을 갖는 시스템으로 확장한 것이다. 더불어, 새로운 안정조건은 시불변 경우에 대하여 연구된 기존 결과를 포함할 수 있으며, 구간 시변 지연 시간과 시스템의 안정성과의 연관관계를 나타내는 것이다. 제안된 조건은 구간시스템에 대한 교란 변수의 크기를 구하는 문제에도 응용될 수 있다. 수치예제를 통하여 새로운 안정조건의 효용성을 확인할 수 있으며, 기존에 발표된 결과들과의 비교도 이루어진다.

DiffServ 기반 네트워크에서의 실시간 트래픽 서비스 (Real-time traffic service in network with DiffServ)

  • 정진우
    • 한국통신학회논문지
    • /
    • 제32권1B호
    • /
    • pp.53-60
    • /
    • 2007
  • 본 연구에서는 Diffserv 기반의 네트워크, 특히 그 중에서도 트리구조를 가지는 네트워크에서의 지연시간에 대해서 연구하였다. 이러한 네트워크에서의 지연시간 최대치를 구하는 수식을 구하였고, 특히 기존에 알려진 바와는 달리 트리구조의 네트워크에서는 네트워크 utilization과는 상관없이 최대치가 항상 존재함을 보였다. 지연시간 최대치의 특성은 다음과 같이 표현된다. 네트워크 utilization이 큰 경우 네트워크내의 최대 hop count의 제곱에 비례하며, 네트워크 utilization이 작은 경우는 최대 hop count에 비례한다. 이러한 결과를 바탕으로 실제 Metro Ethernet Network과 같은 대규모 네트워크의 경우에서 DiffServ를 이용하여 실시간 트래픽 전송이 가능하다는 것을 보였다.

수중음향통신을 위한 선형등화기의 최적화에 관한 연구 (A Study on the Optimization of Linear Equalizer for Underwater Acoustic Communication)

  • 이태진;김기만
    • 한국항해항만학회지
    • /
    • 제36권8호
    • /
    • pp.637-641
    • /
    • 2012
  • 본 논문에서는 저전력 수중음향통신 시스템을 구현하기 위해 선형 등화기에 최적화된 탭 길이를 결정하는 기법을 제안하였다. 먼저 선형 등화기에서 탭 길이와 결정지연과의 관계를 조사하였다. 이 결과를 토대로 일정 이상 MSE(Mean Square Error) 성능을 만족하는 탭 길이에 대하여 분산을 구하고 이를 활용하여 최적의 결정 지연 범위가 추정된다. 또한 탭 길이에 따른 최적의 결정지연을 결정하기 위해 MSE 그래프를 도출하였으며, 이를 통해 최적의 값을 얻어냈다. 모의실험을 수행한 결과 최대의 탭 길이에서보다 40% 적은 탭 길이로도 충분한 성능을 보여주었으며, 동해 해상시험에서 획득한 데이타에 적용한 결과 탭 계수가 충분히 수렴했다고 볼 수 있는 최대 길이의 탭보다 33% 적은 탭 길이로 충분한 성능을 보여주었음을 확인하였다.

최적 모듈 선택 아키텍쳐 합성을 위한 저전력 Force-Directed 스케쥴링에 관한 연구 (A Study on Low Power Force-Directed scheduling for Optimal module selection Architecture Synthesis)

  • 최지영;김희석
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 하계종합학술대회 논문집(2)
    • /
    • pp.459-462
    • /
    • 2004
  • In this paper, we present a reducing power consumption of a scheduling for module selection under the time constraint. A a reducing power consumption of a scheduling for module selection under the time constraint execute scheduling and allocation for considering the switching activity. The focus scheduling of this phase adopt Force-Directed Scheduling for low power to existed Force-Directed Scheduling. and it constructs the module selection RT library by in account consideration the mutual correlation of parameters in which the power and the area and delay. when it is, in this paper we formulate the module selection method as a multi-objective optimization and propose a branch and bound approach to explore the large design space of module selection. Therefore, the optimal module selection method proposed to consider power, area, delay parameter at the same time. The comparison experiment analyzed a point of difference between the existed FDS algorithm and a new FDS_RPC algorithm.

  • PDF

OPEED: Optimal Energy-Efficient Neighbor Discovery Scheme in Opportunistic Networks

  • Yang, Dongmin;Shin, Jongmin;Kim, Jeongkyu;Kim, Geun-Hyung
    • Journal of Communications and Networks
    • /
    • 제17권1호
    • /
    • pp.34-39
    • /
    • 2015
  • In opportunistic networks, it is difficult to predict when a node encounters others and how long it keeps in contact with another. Nodes continually attempt to explore neighbor nodes in the vicinity to transmit data. In battery-operated devices, this persistent exploration consumes a great deal of energy. In this paper, we propose an optimal energy-efficient neighbor discovery scheme (OPEED) that guarantees neighbor discovery within a delay bound. Through performance evaluation, we show that the OPEED scheme consumes 33%-83% less energy than other schemes.

제한된 구동기 용량을 갖는 시간지연 선형시스템의 $H_{\infty}$ 제어 ([ $H_{\infty}$ ] Control of Time-Delayed Linear Systems with Limited Actuator Capacities)

  • 이연규;김진훈
    • 전기학회논문지
    • /
    • 제56권9호
    • /
    • pp.1648-1654
    • /
    • 2007
  • In this paper, we consider the design of $H_\infty$ high-gain state feedback control for time-delayed linear systems with limited actuator capacities. The high-gain control means that the control permits the predetermined degree of saturation. Based on new Lyapunov-Krasovskii functional, we derive a result in the form of matrix inequalities. The matrix inequalities are consisted of LMIs those confirm the positive definiteness of Lyapunov- Krasovskii functional, satisfaction of predetermined degree of saturation, reachable set and $L_2$ gain constraint. The result is dependent on the bound of time-delay and its rate, predetermined degree of saturation, actuator capacity, and the allowed size of disturbances. Finally, we give a numerical example to show the effectiveness and usefulness of our result.

지연귀환을 통한 불확실 시간지연 시스템의 비약성 성능보장 제어기 설계 (Non-fragile Guaranteed Cost Controller Design for Uncertain Time-delay Systems via Delayed Feedback)

  • 권오민;박주현
    • 전기학회논문지
    • /
    • 제57권3호
    • /
    • pp.458-465
    • /
    • 2008
  • In this paper, we propose a non-fragile guaranteed cost controller design method for uncertain linear systems with constant delyas in state. The norm bounded and time-varying uncertainties are subjected to system and controller design matrices. A quadratic cost function is considered as the performance measure for the system. Based on the Lyapunov method, an LMI(Linear Matrix Inequality) optimization problem is established to design the controller which uses information of delayed state and minimizes the upper bound of the quadratic cost function for all admissible system uncertainties and controller gain variations. Numerical examples show the effectiveness of the proposed method.

A Balanced Model Reduction for Fuzzy Systems with Time Varying Delay

  • Yoo, Seog-Hwan;Park, Byung-Jae
    • International Journal of Fuzzy Logic and Intelligent Systems
    • /
    • 제4권1호
    • /
    • pp.1-6
    • /
    • 2004
  • This paper deals with a balanced model reduction for T-S(Takagi-Sugeno) fuzzy systems with time varying state delay. We define a generalized controllability gramian and a generalized observability gramian for a stable T-S fuzzy delayed systems. We obtain a balanced state space realization using the generalized controllability and observability gramian and obtain a reduced model by truncating states from the balanced state space realization. We also present an upper bound of the approximation error. The generalized controllability gramian and observability gramian can be computed from solutions of linear matrix inequalities. We demonstrate the efficacy of the suggested method by illustrating a numerical example.

시간지연을 갖는 비선형 시스템의 퍼지 H2H 제어기 설계 (Fuzzy H2H Controller Design for Delayed Nonlinear Systems)

  • 조희수;이갑래;박홍배
    • 제어로봇시스템학회논문지
    • /
    • 제8권7호
    • /
    • pp.578-583
    • /
    • 2002
  • This paper presents a method for designing fuzzy $H_2/H_{\infty}$ controllers of nonlinear systems with time varying delay. Takagi-Sugeno fuzzy model is employed to represent nonlinear systems with time varying delay. Using a single quadratic Lyapunov function, the globally exponential stability and $H_2/H_{\infty}$ performance problem are discussed. A sufficient condition for the existence of fuzzy $H_2/H_{\infty}$ controllers is then presented in terms of linear matrix inequalities(LMls). The proposed fuzzy $H_2/H_{\infty}$ controllers minimizes the upper bound on the linear quadratic performance measure.

Clock Routing Synthesis for Nanometer IC Design

  • Jin, Xianzhe;Ryoo, Kwang-Ki
    • Journal of information and communication convergence engineering
    • /
    • 제6권4호
    • /
    • pp.383-390
    • /
    • 2008
  • Clock skew modeling is important in the performance evaluation and prediction of clock distribution network and it is one of the major constraints for high-speed operation of synchronous integrated circuits. In clock routing synthesis, it is necessary to reduce the clock skew under the specified skew bound, while minimizing the cost such as total wire length and delay. In this paper, a new efficient bounded clock skew routing method is described, which generalizes the well-known bounded skew tree method by allowing loops, i.e., link-edges can be inserted to a clock tree when they are beneficial to reduce the clock skew and/or the wire length. Furthermore, routing topology construction and wire sizing is used to reduce clock delay.