• 제목/요약/키워드: ARM processor

검색결과 252건 처리시간 0.028초

임베디드 시스템 어셈블리 프로그래밍을 통한 ARM 프로세서 교육 (An ARM Processor Course: Assembly Language Programming of One Embedded System)

  • 김도연;김준원;전재욱
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2020년도 추계학술발표대회
    • /
    • pp.560-563
    • /
    • 2020
  • 본 논문은 공학계열 학생들이 어셈블리 프로그래밍을 활용하여 임베디드 시스템(ARM 프로세서)을 학습하는 교육 과정을 소개한다. 이 교육 과정은 어셈블리 프로그래밍을 통해 실제 임베디드 시스템을 실습하여 학생들이 전공 교과 과정에서 학습한 마이크로프로세서 이론을 확인하고 이해하도록 도와준다. 임베디드 시스템을 학습하기 위해 Texas Instruments 의 TM4C123GH6PGE 마이크로 컨트롤러가 탑재된 평가보드가 사용되었다. 교육 과정은 선행된 마이크로프로세서 이론 수업 진행에 맞추어 과제가 학생 개인에게 주어지며, 학생들은 결과물을 직접 시연하는 방법으로 과제를 평가 받았다. 본 논문은 이론 수업에 맞물려 진행된 과제의 일정과 과제 내용에 대해 설명한다.

ARM 마이크로컨트롤러 기반 RTD-1000A의 구현 (The Implemention of RTD-l000A based on ARM Microcontroller)

  • 김민호;홍인식
    • 인터넷정보학회논문지
    • /
    • 제9권6호
    • /
    • pp.117-125
    • /
    • 2008
  • 유비쿼터스 응용 시스템에 대한 관심의 증대와 함께 소형화된 임베디드 컴퓨팅 시스템의 필요성은 커지고 있다. 이러한 가운데 ARM 임베디드 프로세서는 기능의 우수성과 높은 활용도로 인해 임베디드 시스템 시장에서 높은 점유율을 보여주고 있다. 본 논문에서는 ARM 마이크로컨트롤러를 이용해 RTD-1000 컨트롤러 구성과 개발을 위한 최적의 방법을 제안하였다. 기존 RTD-1000은 케이블의 단선, 단락, 파손 등의 진단이 가능한 TDR를 탑재하여 구리선을 삽입한 감지관의 누수 및 누유, 파괴 등을 원격으로 감지할 수 있는 기기이다. 실제로 시공되어 현장에서 운영되고 있는 RTD-1000은 시스템 운영에 필요한 범위에 비해 리소스 낭비가 크고 그에 따라 구축비용이 높다는 단점을 가지고 있다. 또한, 발열이 심해 별도의 냉각장치가 요구되며, 하드 디스크와 같은 보조저장장치의 사용으로 고장 발생율과 전류의 소비가 커지는 등의 문제점을 야기하였다. 본 논문에서는 도출된 문제점의 해결 방법으로 ARM 마이크로컨트롤러 기반의 RTD-1000A 임베디드 시스템을 제안하고 시뮬레이션 하였다.

  • PDF

ARM926EJ-S 프로세서를 이용한 MPEG-4 BSAC 오디오 복호화기의 구현 (Implementation of MPEG-4 BSAC Audio Decoder using ARM926EJ-S Processors)

  • 전영택;박영철
    • 한국정보전자통신기술학회논문지
    • /
    • 제1권2호
    • /
    • pp.91-98
    • /
    • 2008
  • 국내 지상파 DMB방송 표준에서는 2003년 말 국제 표준으로 제정한 MPEG-4 BSAC(Bit Sliced Arithmetic Coding) 오디오 복호화 방식를 표준으로 채택하였다. 본 논문에서는 MPEG-4 BSAC 오디오 복호화기의 주요 도구 및 모듈에 대해 32비트 고정소수점 연산으로 구현하고 ARM926EJ-S 프로세서에 인라인 어셈블리(Inline Assembly)를 적용하여 최적화 한다. 최적화에 대해 본 논문에서는 RISC프로세서인 ARM926EJ-S의 Core Cycle을 가장 높게 발생시키는 곱셈 및 MAC(Multiply And Accumulation)연산에 집중한다. 그리고 각 모듈 및 도구에서 빈번히 발생하는 곱셈 연산과 MAC연산의 처리를 효율적으로 하기 위하여 대상 프로세서인 ARM926EJ-S에서 사용 가능한 ARMv5용 어셈블리 명령어를 분석하여 사용한다. 최적화된 결과는 MIPS(Million Instruction Per Second)를 기준으로 평가한다. 구현 결과는 96kbps BSAC bitstream을 65MHz CPU clock에서 실시간으로 디코딩할 수 있음을 보여준다.

  • PDF

텔레매틱스를 위한 임베디드 이동체 자동화 시스템 구조 및 인터페이스 (Embedded Mobile Automatic System Architecture and Interface for the Telematics)

  • 한철민;김남희;조해성
    • 한국콘텐츠학회:학술대회논문집
    • /
    • 한국콘텐츠학회 2005년도 춘계 종합학술대회 논문집
    • /
    • pp.443-447
    • /
    • 2005
  • 텔레매틱스를 위한 임베디드 이동체 자동화시스템(EMAST : Embedded Mobile Automatic System for Telematics)인 EMAST는, CAN(Controller Area Network)과 ARM Processor를 이용한 임베디드 이동체 자동화 시스템을 단일 칩(System-on-Chip)으로 구현된다. EMAST가 범용적으로 사용되기 위해서는 다음 두 조건을 만족해야만 한다. 첫째, 이동체 내부 인터페이스는 Differential Transceiver와 Optical Transceiver, Wireless Transceiver를 지원하도록 설계되어야하며, 둘째, EMAST와 텔레매틱스 망을 사용하는 단말기들 간의 인터페이스를 지원해야만 한다. 본 논문에서는 텔레매틱스를 위한 임베디드 이동체 자동화 시스템 구조 및 EMAST와 이동체각 Unit들과의 효율적인 인터페이스 구조를 제안하였다.

  • PDF

IP에 기반한 블루투스 기저대역 모듈의 설계 및 구현 (Design and Implementation of a Bluetooth Baseband Module based on IP)

  • 임지숙;천익재;김보관
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2002년도 춘계학술발표논문집 (하)
    • /
    • pp.1285-1288
    • /
    • 2002
  • Bluetooth wireless technology is a publicly available specification proposed for Radio Frequency (RF) communication for short-range and point-to- multipoint voice and data transfer. It operates in the 2.4GHz ISM(Industrial, Scientific and Medical) band and offers the potential for low-cost, broadband wireless access for various mobile and portable devices at range of about 10 meters. In this paper, we describe the structure and the test results of the bluetooth baseband module we have developed. This module was developed based on IP reuse. So Interface of each module such as link controller UART, and audio CODEC is designed based on ARM7 comfortable processor. We also considered various interfaces of related external chips. The fully synthesizable baseband module was fabricated in a $0.25{\mu}m$ CMOS technology occupying $2.79{\times}2.8mm^2$ area including the ARM TDMI processor. And a FPGA implementation of this module is tested for file and bit-stream transfers between PCs.

  • PDF

Low Power Trace Cache for Embedded Processor

  • Moon Je-Gil;Jeong Ha-Young;Lee Yong-Surk
    • 대한전자공학회:학술대회논문집
    • /
    • 대한전자공학회 2004년도 ICEIC The International Conference on Electronics Informations and Communications
    • /
    • pp.204-208
    • /
    • 2004
  • Embedded business will be expanded market more and more since customers seek more wearable and ubiquitous systems. Cellular telephones, PDAs, notebooks and portable multimedia devices could bring higher microprocessor revenues and more rewarding improvements in performance and functions. Increasing battery capacity is still creeping along the roadmap. Until a small practical fuel cell becomes available, microprocessor developers must come up with power-reduction methods. According to MPR 2003, the instruction and data caches of ARM920T processor consume $44\%$ of total processor power. The rest of it is split into the power consumptions of the integer core, memory management units, bus interface unit and other essential CPU circuitry. And the relationships among CPU, peripherals and caches may change in the future. The processor working on higher operating frequency will exact larger cache RAM and consume more energy. In this paper, we propose advanced low power trace cache which caches traces of the dynamic instruction stream, and reduces cache access times. And we evaluate the performance of the trace cache and estimate the power of the trace cache, which is compared with conventional cache.

  • PDF

파이프라인식 비순차실행 수퍼스칼라 프로세서의 FPGA 설계 및 구현 (FPGA Design and Implementation of A Pipelined Out-of-Order Superscalar Processor)

  • 이종복
    • 한국인터넷방송통신학회논문지
    • /
    • 제23권3호
    • /
    • pp.153-158
    • /
    • 2023
  • 국내에서 시스템반도체 설계의 중요성이 대두되고 있으며, 메모리 반도체 설계 기술과의 균형있는 발전을 도모해야 한다. Xilinx에서 제공하는 Vivado 통합 환경 도구를 이용하여 짧은 시간에 큰 비용을 들이지 않고 프로세서를 Xilinx FPGA 반도체 칩에 구현할 수 있다. 본 논문에서는 레코드 자료구조를 지원하여 효율적으로 디지털 시스템을 설계할 수 있는 VHDL을 이용하여 32 비트 ARM 명령어를 실행할 수 있는 파이프라인식 비순차실행 수퍼스칼라 프로세서를 설계하였다. Vivado에서 광범위한 시뮬레이션을 수행한 후에, Xilinx FPGA로 합성, 구현 및 로직아날라이저로 검증하였다. 그 결과, 파이프라인식 비순차실행 수퍼스칼라 프로세서가 FGPA에서 성공적으로 동작하였다.

임베디드 리눅스 환경에서 RFID 기반의 Mobile Telemedicine System 구현 (Design of Mobile Telemedicine System using RFID based on Embedded Linux)

  • 윤찬영
    • 한국콘텐츠학회:학술대회논문집
    • /
    • 한국콘텐츠학회 2006년도 춘계 종합학술대회 논문집
    • /
    • pp.479-482
    • /
    • 2006
  • Mobile Telemedicine은 의료진과 환자간의 정보교환을 제공하기위한 일반적인 기술로 사용되어지고 있다. 또한 유비쿼터스 센서 네트워크의 기술을 활용하여 의료진은 원격지 환자의 다양한 생체데이터를 획득하고자 한다. 본 논문은 임베디드 리눅스 운영체제를 기반으로 Intel X-Hyper PXA255 ARM CPU를 이용하여 구현한 RFID 리더 시스템에서 RFID 리더에서 수신되어진 환자의 태그 정보를 무선 LAN을 통하여 인터넷에 연결되어진 병원의 MySQL서버에 전달하는 기능을 수행하는 RFID 리더 플랫폼의 설계 및 구현을 위한 것이다. 구현되어진 임베디드 리눅스 기반의 RFID 리더는 크게 RFID 모듈, ARM 프로세서, RS-232 인터페이스, 무선 LAN 등으로 구성되고, 제안된 논문은 RFID의 개념 및 리더의 동작원리를 소개하고 임베디드 리눅스기반에서 QT 및 MySQL을 사용하여 구현되어진 리더플랫폼을 제안하고 구현한다.

  • PDF

FPGA-Based Hardware Accelerator for Feature Extraction in Automatic Speech Recognition

  • Choo, Chang;Chang, Young-Uk;Moon, Il-Young
    • Journal of information and communication convergence engineering
    • /
    • 제13권3호
    • /
    • pp.145-151
    • /
    • 2015
  • We describe in this paper a hardware-based improvement scheme of a real-time automatic speech recognition (ASR) system with respect to speed by designing a parallel feature extraction algorithm on a Field-Programmable Gate Array (FPGA). A computationally intensive block in the algorithm is identified implemented in hardware logic on the FPGA. One such block is mel-frequency cepstrum coefficient (MFCC) algorithm used for feature extraction process. We demonstrate that the FPGA platform may perform efficient feature extraction computation in the speech recognition system as compared to the generalpurpose CPU including the ARM processor. The Xilinx Zynq-7000 System on Chip (SoC) platform is used for the MFCC implementation. From this implementation described in this paper, we confirmed that the FPGA platform is approximately 500× faster than a sequential CPU implementation and 60× faster than a sequential ARM implementation. We thus verified that a parallelized and optimized MFCC architecture on the FPGA platform may significantly improve the execution time of an ASR system, compared to the CPU and ARM platforms.

임베디드 프로세서를 이용한 고정익 무인항공기 영상기반 목표물 탐지 및 추적 (Fixed-Wing UAV's Image-Based Target Detection and Tracking using Embedded Processor)

  • 김정호;정재원;한동인;허진우;조겸래;이대우
    • 한국항행학회논문지
    • /
    • 제16권6호
    • /
    • pp.910-919
    • /
    • 2012
  • 본 논문에서는 고정익 무인항공기의 온보드 영상처리 시스템 개발에 대하여 개발과정에 대해 기술하고, 비행실험을 통한 실험결과를 토대로 하여 성능을 검증하고자 하였다. 시스템 개발보드는 ARM 프로세서가 탑재된 영상처리용 보드에 임베디드 리눅스를 포팅하였다. 목표물 추적을 위한 영상처리 알고리즘으로는 비교적 간단한 알고리즘인 색상 기반 알고리즘을 적용하여, 지상에 있는 특정 색상의 물체를 추적하도록 하였다. 개발된 시스템의 성능검증을 위해 실험실에서 제작한 무인항공기에 탑재하여 비행실험을 수행하였으며, 실시간 성능 향상을 위해 영상처리 알고리즘 및 임베디드 리눅스의 커널에 대한 최적화 작업을 수행하였다. 비행실험 결과, 4픽셀 이내의 오차범위에서 지속적으로 목표물을 추적하는 것을 확인하였다.