• Title/Summary/Keyword: 전압 검출기

Search Result 323, Processing Time 0.026 seconds

Abnormal Voltage Detection Circuit with Single Supply Using Threshold of MOS-FET for Power Supply Input Stage (FET 문턱전압 특징을 이용한 전원입력단용 단일전원 이상전원 검출회로)

  • Won, Joo Ho;Ko, Hyoungho
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.53 no.11
    • /
    • pp.107-113
    • /
    • 2016
  • All circuits in power input can only use the power provided by an external power supply. General electronic circuits use a secondary supply generated by a converter using a primary power in the power input. But protection and detection circuit for over-voltage circuit or under-voltage in power input have to use that input power because there is no other supply in power input. Therefore, previous electronics for satellite can protect only over-voltage using a zener diode, and can't detect over-voltage and under-voltage events, and provide a detection capability for over-voltage and under-voltage only for secondary supply. The proposed circuit can detect over-voltage and under-voltage using a single supply for the primary power input, +28V, with the threshold characteristics for MOS-FET, and the accuracy for a detection circuit is increased by 2.5%.

Sensorless initial position detecting method and speed control using parameter compensator with flux observer of the 2-phase SRM with asymmetric inductance profile (비대칭 2상 SRM의 초기각 검출과 파라미터 오차 보상기를 가지는 자속관측기법을 적용한 센서리스 속도제어)

  • Lim, Geun Min;Lee, Jong-Heon;Ahn, Jin-Woo;Lee, Dong-Hee
    • Proceedings of the KIPE Conference
    • /
    • 2011.11a
    • /
    • pp.153-154
    • /
    • 2011
  • 본 논문은 비대칭 2상 SRM의 센서리스 속도제어를 위한 초기각 검출 및 초기 기동방식과 자속관측기를 적용한 센서리스 제어에서 전동기의 온도 및 파라미터 변동에 의한 자속 오차 성분으로 인해 발생하는 위치 추정오차를 보상하기 위한 새로운 보상기를 제안한다. 제안된 방식은 전압펄스 인가로 초기각을 검출하고 검출된 초기 위치정보를 바탕으로 동일한 전압펄스 인가를 통해 비여자상이 여자상이 되는 회전자 위치를 검출하여 상여자를 교체하는 초기기동을 통해 자속관측기를 적용한 센서리스 제어로 안정적으로 진입하도록 한다. 이 때, 제안된 추정위치 보상기를 통해 추정된 센서리스 위치를 순시적으로 보상한다.

  • PDF

Improvement of PLL performance for three-phase unbalanced voltage source using full order state observer (전차원 상태관측기를 이용한 3상 불평형 전원의 PLL 성능 개선)

  • Kim, Hyeong-Su;Choi, Jong-Woo
    • Proceedings of the KIPE Conference
    • /
    • 2007.07a
    • /
    • pp.305-308
    • /
    • 2007
  • 본 논문에서는 전력품질 향상용 전력전자기기의 제어에 중요한 정보인 전원의 위상각을 검출하는 기존의 방법들에 대해서 먼저 알아보고, 그 중 불평형한 전원단 전압조건에서도 정확한 위상각을 검출할 수 있는 전차원 상태관측기를 이용한 정상분 전압 추출 PLL(Phase Locked Loop) 방법을 제안한다. 제안된 PLL 방법은 기존의 전역 통과 필터(APF, All Pass Filter)를 이용한 정상분 전압추출기 대신 전차원 상태관측기를 사용함으로써 불평형사고 발생 시 과도상태 응답특성을 개선하였다. 기존의 정상분 전압 추출 PLL 방법과 본 논문에서 제안된 PLL 방법의 성능을 비교하기 위해, 전원단 전압에 불평형 사고 발생시 위상각을 검출하는 모의실험과 실험을 하였고, 이를 통해 기존의 전역 통과 필터를 이용한 정상분 전압 추출 PLL 방법보다 제안된 전차원 상태관측기를 이용한 정상분 전압 추출 PLL 방법의 과도상태 응답특성이 개선됨을 입증하였다.

  • PDF

A Design of the RF Signal Detector for Mobile Communication (이동통신용 RF 신호 검파기 설계)

  • An Jeong-Sig;Kim Kye-Kook
    • Journal of the Korea Society of Computer and Information
    • /
    • v.9 no.4 s.32
    • /
    • pp.185-189
    • /
    • 2004
  • In this paper, designed a diode detector and a log chip detector for mobile communication, and its application is proposed by compared results. In practice, fabricated a diode detector have showed detection voltage of $0{\sim}0.7V$ to RF input power of $-40dBm{\sim}-10dBm$, therefore it has suitable characteristic for small variable signal detection. And a log chip detector have showed wide dynamic range of 65dB, and $1.5{\sim}4.5V$ detection voltage to RF input power of $-65dBm{\sim}0dBm$. therefore we have found that it suit peak power measurement because it had insensible output detection voltage.

  • PDF

Image Edge Detector Based on Analog Correlator and Neighbor Pixels (아날로그 상관기와 인접픽셀 기반의 영상 윤곽선 검출기)

  • Lee, Sang-Jin;Oh, Kwang-Seok;Nam, Min-Ho;Cho, Kyoungrok
    • The Journal of the Korea Contents Association
    • /
    • v.13 no.10
    • /
    • pp.54-61
    • /
    • 2013
  • This paper presents a simplified hardware based edge detection circuit which is based on an analog correlator combining with the neighbor pixels in CMOS image sensor. A pixel element of the edge detector consists of an active pixel sensor and an analog correlator circuit which connects two neighbor pixels. The edge detector shares a comparator on each column that the comparator decides an edge of the target pixel with an adjustable reference voltage. The circuit detects image edge from CIS directly that reduces area and power consumption 4 times and 20%, respectively, compared with the previous works. And also it has advantage to regulate sensitivity of the edge detection because the threshold value is able to control externally. The fabricated chip has 34% of fill factor and 0.9 ${\mu}W$ of power per a pixel under 0.18 ${\mu}m$ CMOS technology.

Improvement of IF In-Phase Combiner for Space Diversity Technique of Digital Radio Relay System (디지털 무선 전송장치의 공간 다이버시티 기술을 위한 IF 동위상 결합기의 성능 개선)

  • 서경환
    • Journal of the Korean Institute of Telematics and Electronics D
    • /
    • v.36D no.4
    • /
    • pp.8-17
    • /
    • 1999
  • In this paper, a proposal for improving the performance of IF in-phase combiner is presented in view of simple hardware design and good performance for space diversity application. By adding the stable normalization circuit to the phase detector, better performances are obtained even for a severe notch depth of 30 dB. To check the validity of this proposal, various results based upon numerical simulation and laboratory test are presented here in conjunction with 64-QAM digital radio relay system.

  • PDF

Low-Noise Detector Design for Measuring the Electric Conductivity of Liquids (액체의 전기 전도도 측정을 위한 저잡음 검출기 설계)

  • Kim, Nam Tae
    • Journal of the Institute of Electronics and Information Engineers
    • /
    • v.49 no.9
    • /
    • pp.287-292
    • /
    • 2012
  • In this paper, design of a conductivity detector using a synchronous demodulation is presented to detect the electric conductivity of liquids with low noise. For the purpose, the detector is constructed by the combination of a carrier generator, conductivity detecting cell, and synchronous demodulator. The signal-to-noise ratio(SNR) of the detector is improved by adjusting the frequency bandwidth of the demodulator, whereby infinitesimal conductivity signals can easily be measured under various noise environments. As an application example, a conductivity detector, which is applied to the air monitoring in a fabrication process of semiconductor chips, is designed using the synchronous demodulation. The validity of the design technique is verified by experiments. Since experimental results are shown to approach the design performance of the detector, the synchronous demodulation proves to be useful to the design of a conductivity detector for measuring the infinitesimal electric conductivity of liquids.

Quasi Z-Source Voltage Sag-Swell Compensator by Instantaneous Value Detection Algorithm (순시치 검출 기법을 이용한 Quasi Z-소스 순간전압 Sag-Swell 보상기)

  • Lee, Ki-Taeg;Jung, Young-Gook;Lim, Young-Choel
    • Proceedings of the KIPE Conference
    • /
    • 2009.11a
    • /
    • pp.146-148
    • /
    • 2009
  • 본 논문에서는 새로운 Quasi Z-소스 순간전압 Sag-Swell 보상기를 제안한다. 제안된 시스템은 Quasi Z-소스 교류-교류 컨버터를 기반으로 하며, 입력단과 출력단이 공통 접지이며, 연속적인 입력전류로 동작하는 특징을 가지고 있다. 또한 평균치 제어 기법의 단점을 보완하기 위한 방법으로 실시간 샘플링 검출기법을 이용한 알고리즘을 적용하여 샘플링 구간 동안 평균치 값을 계산해서 순간전압 변동을 검출해 내는 기법을 적용했다.

  • PDF

X-선 검출기의 이득 보정 및 신호처리회로 구성

  • 남욱원;최철성;문신행
    • Bulletin of the Korean Space Science Society
    • /
    • 1993.04a
    • /
    • pp.22-22
    • /
    • 1993
  • 천체 B-선 관측용으로 많이 이용되고 있는 X-선 비례계수관을 실험실형으로 재작하고 그 특성을 조사하였다. X-선 검출기의 구조는 10 $\times$ 20 $\times$ 2cm3 인 검출체적내에 10개의 전극선이 설치되어있는 다중선 비례계수관이며, 검출가스로서 Argon(90%) + CH4 (10%)인 g혼합가스를 사용하였다. 이러한 구조에서 5.9 keV에 대한 에너지 분해능은 16%를 얻었으나, 정상적인 전극연결방법에서는 검출기 끝측에 위치한 전극에서 생기는 electric field 변형매문에, 양극선 배열방향에서 조정된 이득의 군일성이 나쁘게 나타났다. 따라서 다중선들의 각 전극선에 전압보상법(voltage compansation method)을 적용하여 검출기 전반에 걸친 이득의 균일성을 2 % (rms 값) 이내로 보정할 수 있었다. 아울러 신호처리회로 중 에너지분석을 위한 파고분석기, 비 X-선 재거를 위한 상승시간선별기(rise-time discriminator)등을 제작하였으며 이들을 이용한 전반적인 신호처리회로의 구성에 대하여 논하고자 한다.

  • PDF

Design of CMOS RF Charge-Pump PLL using Dual PFD (듀얼 위상 주파수 검출기를 이용한 CMOS RF Charge-Pump PLL 설계)

  • 최현승;김종민;박창선;이준호;이근호;김동용
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.26 no.10B
    • /
    • pp.1353-1359
    • /
    • 2001
  • 본 논문에서는 위상획득과정과 동기과정에서 trade-off 현상을 향상시킨 듀얼 위상 주파수 검출기를 제안하여 차지펌프 PLL을 설계하였다. 듀얼 위상 주파수 검출기는 상승에지에서 동작하는 POSITIVE 위상 주파수 검출기와 하강에지에서 동작하는 NEGATIVE 위상 주파수 검출기로 구성되어 있다. 제안한 차지펌프는 전류뺄셈회로를 이용하여 전류 부정합을 감소시켰으며, reference spurs와 전압제어발진기의 변동을 감소시킬 수 있도록 구현하였다. 제안한 차지펌프 PLL은 0.25$\mu\textrm{m}$ CMOS 공정을 사용하여 SPICE로 시뮬레이션 하였으며, 그 결과 1.6~1.85GHz의 넓은 동기범위를 나타내었다.

  • PDF