• 제목/요약/키워드: 전류 오차보상

검색결과 96건 처리시간 0.022초

Subcircuit를 이용한 DC-DC 컨버터 시스템의 피드백 제어루프 설계 (Feedback Control Loop Design of DC-DC Converter Systems Using Subcircuit)

  • 권순걸;이수호
    • 융합신호처리학회논문지
    • /
    • 제8권2호
    • /
    • pp.113-118
    • /
    • 2007
  • 본 논문은 Pspice의 Subcircuit을 이용한 새로운 DC-DC 컨버터시스템의 피드백 제어루프 설계 방법을 제안하였다. 제안한 피드백 제어루프 설계 방식의 절차는 DC-DC 컨버터의 소신호 모델링을 기반으로 하여 Pspice의 Subcircuit으로 프로그램 하였다. 이를 위해 ABM(Analog Behavioral Modeling)을 사용하였다. ABM은 시뮬레이터에서 프로그래밍 언어로 사용 될 수 있고 수식을 전기적 회로로 나타낼 수 있으므로 방정식의 모든 변수를 전압으로 변환 할 수 있었다. Subcircuit을 사용하여 Pspice의 DC 해석으로 오차보상기의 회로 소자 값을 쉽게 얻을 수 있었다. 개발 방법을 자세히 기술하였으며 응용 예제로 제안한 DC-DC 컨버터 피드백 설계 방법의 효과를 입증하였다. PWM기법을 이용한 컨버터회로는 인덕터 전류가 연속인 연속전류모드를 적용하여 평균화 및 선형화 전류기법을 사용하여 Buck 컨버터의 제어신호를 구하였다. 극점과 영점을 선정하는 방법으로 K-계수법을 적용하였으며, 이와 같은 설계절차는 일반적으로 안정한 성능을 얻을 수 있었다.

  • PDF

CMOS OTA를 이용한 1MHz, 3.3-1 V 동기식 Buck DC/DC 컨버터 (A 1MHz, 3.3-V Synchornous Buck DC/DC Converter Using CMOS OTAs)

  • 박규진;김훈;김희준;정원섭
    • 전자공학회논문지SC
    • /
    • 제43권5호
    • /
    • pp.28-35
    • /
    • 2006
  • 본 논문은 회로 구성 블록으로 CMOS 연산 트랜스컨덕턴스 증폭기(OTA)를 사용한 새로운 3.3-1 V 동기식 buck DC/DC 컨버터를 제안한다. PWM 회로의 오차 증폭기 OTA는 온도 안정성 향상을 위해 보상되었다. 보상된 OTA 트랜스컨덕턴스 이득의 온도 계수는 $0-100^{\circ}C$ 범위에서 $150\;ppm/^{\circ}C$ 이하이다. $0.35{\mu}m$ 표준 CMOS 공정으로 HSPICE 시뮬레이션을 수행한 결과는 40-125 mA의 부하 전류 범위에서 제안된 컨버터의 효율이 80% 이상임을 보여준다. 이러한 결과는 제안된 컨버터가 전지로 동작되는 시스템에 이용하기에 적당함을 보여준다.

철심 변류기의 2차 전류 보상 알고리즘의 실시간 구현 및 오차 분석 (Hardware implementation and error analysis of an algorithm for compensating the secondary current of iron-cored current transformers)

  • 강용철;김성수;박종근;강상희;김광호
    • 대한전기학회논문지
    • /
    • 제45권4호
    • /
    • pp.490-500
    • /
    • 1996
  • The conventional method to deal with current transformer (CT) Saturation is over dimensioning of the core so that CTs can carry up to 20 times the rated current without exceeding 10% ratio correction. However, this not only reduces the sensitivity of relays as some errors may still be present in the secondary current when a severe fault occurs, but also increases the CT size. This paper presents an algorithm for compensating the distorted secondary current of iron-cored CTs under CT saturation using the magnetization (flux-current : .lambda.-i) curve and its performance is examined for fault currents encountered on a typical 345[kV] Korean transmission system, under a variety of different system and fault conditions. In addition, the results of hardware implementation of the algorithm using a TMS320C10 digital signal processor are also presented. The proposed algorithm can improve the sensitivity of relays to low level internal faults, maximize the stability of relays for external faults, and reduce the required CT core cross-section significantly. (author). refs., figs.

  • PDF

DC-DC 컨버터의 고속 손실측정과 분석을 위한 PC 기반 계측시스템 (A PC-based instrumental system for fast measurement and analysis of power losses in DC-DC converter)

  • 안태영;주정규
    • 전력전자학회논문지
    • /
    • 제8권6호
    • /
    • pp.569-575
    • /
    • 2003
  • 본 논문에서는 스위칭 전원장치의 효율을 높은 정밀도로 측정하고 분석학 수 있는 PC 기반 가상계측 기를 구성하여 운용한 결과를 보고한 것이다. 고전압 저전류 방식에 적합한 간접 측정방식과 저전압 대전류 전원장치에 적합한 직접 측정방식의 비교를 수행하였으며, 직접 측정방식에서는 측정 편차를 최소화시키기 위해서 보상 기능을 추가하였다. 구성된 가상계측기의 성능을 검증하기 위해서 50W급 통신기용 전원장치를 대상으로 특성을 계측하였다. 그 결과 기존의 방법에 비해서 전원장치의 정상상태 특성을 정확하게 평가할 수 있으며, 반복 측정 오차를 줄일 수 있을 뿐만 아니라, 실시간 측정이 가능하며, 측정 시간도 절약할 수 있었다.

직접토크 제어를 이용한 유도전동기의 센서리스 속도제어에 관한 연구 (A Study on the Sensorless Speed Control of Induction Motor using Direct Torque Control)

  • 윤경국;오세진;김종수;김윤식;이성근;김성환
    • Journal of Advanced Marine Engineering and Technology
    • /
    • 제33권8호
    • /
    • pp.1261-1267
    • /
    • 2009
  • 직접토크제어는 일정한 히스테리시스 범위 내에서 전동기의 자속과 토크를 제어하는 방법으로서 최적 스위칭 테이블을 사용한 고정자 전압 공간 벡터에 의해 전동기의 자속과 토크를 제어하게 된다. 그리고 본 논문에서 사용한 센서리스 제어법은 실제 전동기와 수식 모델의 전류가 수렴하도록 고정자 전압을 인가하면 실제 전동기 회전자 속도가 속도 지령치인 수식 모델의 회전자 속도에 접근하는 제어방식이다. 이 방식들을 접목하면 PI 제어기가 필요하지 않는 간단하면서도 강인한 제어를 구현할 수 있는데 본 논문에서는 컴퓨터 모의실험을 통해 이의 유효성을 입증한다.

오존발생장치용 정출력 전원장치의 개발 (Development of Constant Output Power Supply System for Ozonizer)

  • 우정인;우성훈;노인배;박지호;김동완
    • 조명전기설비학회논문지
    • /
    • 제19권7호
    • /
    • pp.113-121
    • /
    • 2005
  • 본 논문에서는 오존발생장치의 전원측 파형에 포함되는 고주파수의 노이즈를 제거하고, 디지털 궤환 제어에 의해 오존 출력을 제어하기 위하여 전원장치의 출력측 LC 필터와 방전관 용량으로부터 커패시터 전압과 전류를 검출하여 2중의 제어루프를 설계하였다. 디지털 제어기의 연산지연시간을 보상하기 위하여 연산지연시간을 전원장치 플랜트의 고유한 파라미터로 가정하고, 플랜트 모델에 포함시켜 모델링 하였다. 오존발생장치의 부하변동에 따르는 과도상태 응답특성을 개선하고, 파라미터 변동에 강인한 특성을 얻기 위하여 내부 전류 모델 제어기를 제안하였다. 또한 오존발생장치용 전원장치에서 영 오차의 정상 상태를 얻기 위하여 외부 전압 제어루프를 구성하여 비례 제어기와 공진 제어기를 병렬로 연결한 비례-공진 전압제어기를 제안하였다.

UPS 인버터의 성능 개선을 위한 강인한 2중 디지털 제어기의 설계 (Design of Robust Double Digital Controller to Improve Performance for UPS Inverter)

  • 박지호;노태균;김춘삼;안인모;우정인
    • 전력전자학회논문지
    • /
    • 제8권2호
    • /
    • pp.116-127
    • /
    • 2003
  • 본 논문에서는 UPS 인버터의 성능 개선을 위하여 출력측 LC 필터의 커패시터 전압과 전류의 2중 제어루프를 구성하고, 2중 제어루프에 디지털 제어시스템을 채택하였다 또한, 디지털 제어기의 연산지연시간을 보상하기 위하여 이러한 연산지연시간을 인버터 플랜트의 고유한 파라미터로 가정하고, 플랜트 모델에 포함시켜 모델링 하였다. UPS 인버터 출련전압의 과도상태 응답특실을 개선하고, 파라미터 변동에 강인한 특성을 얻기 위하여 2중 제어루프에서 내부 전류 제어루프는 내부 모델 제어기를 제안하였다. UPS 인버터 출력전압의 0의 정상상태 오차를 얻기 위하여 외부 전압 제어루프는 비례 제어기와 공진 제어기를 병렬로 연결한 비례-공진 진압제어기를 제안하였다.

dB-선형적 특성을 가진 GPS 수신기를 위한 CMOS 가변 이득 증폭기 (dB-Linear CMOS Variable Gain Amplifier for GPS Receiver)

  • 조준기;유창식
    • 대한전자공학회논문지SD
    • /
    • 제48권7호
    • /
    • pp.23-29
    • /
    • 2011
  • 본 논문에서는 GPS 수신기를 위한 dB-선형 특성이 개선된 가변 이득 증폭기 회로를 제안한다. 제안된 dB-선형 전류 발생기는 dB-선형성 오차가 ${\pm}0.15$dB 이내로 개선되었다. 개선된 dB-선형 전류 발생기를 사용하여 GPS 수신기를 위한 가변 이득 증폭기를 설계였다. GPS 수신기의 IF 주파수는 4MHz를 가정하였고, 선형성 요구조건을 도출하여 만족하기 위해 최소 이득일때 24dBm의 IIP3를 만족하도록 하였다. 가변이득 증폭기는 3단으로 구성되어 있으며 DC-오프셋 제거 루프를 통하여 회로의 오프셋 전압을 보상하였다. 설계된 가변 이득 증폭기의 이득은 -8dB~52dB의 범위를 가지며 이득의 dB-선형성은 ${\pm}0.2$dB 이내를 충족한다. 3-dB 주파수 대역폭은 이득에 따라 35MHz~106MHz를 보인다. 가변 이득 증폭기는 CMOS 0.18${\mu}m$ 공정을 이용하여 설계되었으며 전력은 1.8V 전원 전압에서 3mW를 소비한다.

UPS 인버터의 디지털 제어기 및 모니터링 시스템의 개발 (Development of Digital Controller and Monitoring System for UPS Inverter)

  • 박지호;황기현;김동완
    • 전자공학회논문지SC
    • /
    • 제44권1호
    • /
    • pp.1-11
    • /
    • 2007
  • 본 논문에서는 UPS 인버터의 성능 개선을 위하여 출력측 LC 필터의 커패시터 전압과 전류의 2중 제어루프를 구성하고, 2중 제어루프에 디지털 제어시스템을 설계하였다. 또한, 디지털 제어기의 연산지연시간을 보상하기 위하여 이러한 연산지연시간을 인버터 플랜트의 고유한 파라미터로 가정하고, 플랜트 모델에 포함시켜 모델링 하였다. UPS 인버터 출력전압의 과도상태 응답특성을 개선하고, 파라미터 변동에 강인한 특성을 얻기 위하여 2중 제어루프에서 내부 전류 제어루프는 내부 모델 제어기를 제안하였다. UPS 인버터 출력전압의 0의 정상상태 오차를 얻기 위하여 외부 전압 제어루프는 비례 제어기와 공진 제어기를 병렬로 연결한 비례-공진 전압제어기를 제안하였다. 또한, 사용자에게 쉽게 UPS의 동작 상태를 표시하기 위하여 그래픽 사용자 인터페이스를 이용한 UPS의 모니터링 시스템을 구현하였다.

IC 보호회로를 갖는 저면적 Dual mode DC-DC Buck Converter (Low-area Dual mode DC-DC Buck Converter with IC Protection Circuit)

  • 이주영
    • 전기전자학회논문지
    • /
    • 제18권4호
    • /
    • pp.586-592
    • /
    • 2014
  • 본 논문에서는 DT-CMOS(Dynamic Threshold voltage Complementary MOSFET) 스위칭 소자를 사용한 DC-DC Buck 컨버터를 제안하였다. 높은 효율을 얻기 위하여 PWM 제어방식을 사용하였으며, 낮은 온 저항을 갖는 DT-CMOS 스위치 소자를 설계하여 도통 손실을 감소시켰다. 제안한 Buck 컨버터는 밴드갭 기준 전압 회로, 삼각파 발생기, 오차 증폭기, 비교기, 보상 회로, PWM 제어 블록으로 구성되어 있다. 삼각파 발생기는 전원전압(3.3V)부터 접지까지 출력 진폭의 범위를 갖는 1.2MHz의 주파수를 생성하며, 비교기는 2단 증폭기로 설계되었다. 그리고 오차 증폭기는 70dB의 이득과 $64^{\circ}$의 위상여유를 갖도록 설계하였다. 또한 제안한 Buck 컨버터는 current-mode PWM 제어회로와 낮은 온 저항을 갖는 스위치를 사용하여 100mA의 출력 전류에서 최대 95%의 효율을 구현하였으며, 1mA 이하의 대기모드에도 높은 효율을 구현하기 위하여 LDO 레귤레이터를 설계하였으며, 또한 2개의 IC 보호 회로를 내장하여 신뢰성을 확보하였다.