• Title/Summary/Keyword: 입력지연

Search Result 639, Processing Time 0.028 seconds

A Study of ATM Switch Performance Analysis in Consideration of Cell Processing Due Time and Priority (셀 처리 요구 시간 및 우선 순위를 고려한 ATM 스위치의 성능 분석에 관한 연구)

  • 양우석;이재호
    • The Journal of Korean Institute of Communications and Information Sciences
    • /
    • v.24 no.12A
    • /
    • pp.1910-1916
    • /
    • 1999
  • This paper suggested to solve ATM switch performance and service rate which was input buffer managed scheme in ATM network with burst traffic characteristics, For this purpose, ATM multiplexer is prepared before sending for handling burst random input traffic to multiplex and then sort based on cell inter-arrival time and cell processing due time which had been marked after that. The server looks for cell header with the most shortest due time and sends it, thus it is satisfied that real time traffic for instance CBR and rt-VBR was guaranteed cell processing time to send fast than non real time traffic. For analysis of ATM switch performance with cell processing due time and priority, each output port has divided into four different virtual buffer and each buffer has assigned different cell inter-arrival time and processing due time according to ATM Forum for example CBT/rt-VBR, nrt-VBR, ABR and UBR and showed it’s optimal service parameters then analyzed service rate behaviors according to each traffic characteristics.

  • PDF

Low Delay IntMDCT Using Power Complementary Window (파워 상호보완 윈도우를 이용한 지연 감소 IntMDCT)

  • Lee, Sang-Hwan;Lee, In-Sung
    • The Journal of the Acoustical Society of Korea
    • /
    • v.32 no.6
    • /
    • pp.525-531
    • /
    • 2013
  • In this paper, we propose to apply low delay algorithm using power complementary window to Integer Modified Discrete Cosine Transform (IntMDCT). Conventional transform, the Modified Discrete Cosine Transform (MDCT) usually produces floating point values for integer input values. This causes the expansion of the data. To refine on this, IntMDCT that produces integer values even for integer input values have emerged. However, IntMDCT has a problem of the algorithm delay, such as MDCT. Delay has became a key issue in environments for the purpose of real-time communications. In order to reduce the delay, the proposed algorithm was applied and the results of the performance evaluation show that delay of IntMDCT has reduced by halfexisting delay.

LOS/LOC Scan Test Techniques for Detection of Delay Faults (지연고장 검출을 위한 LOS/LOC 스캔 테스트 기술)

  • Hur, Yongmin;Choe, Youngcheol
    • The Journal of the Institute of Internet, Broadcasting and Communication
    • /
    • v.14 no.4
    • /
    • pp.219-225
    • /
    • 2014
  • The New efficient Mux-based scan latch cell design and scan test of LOS/LOC modes are proposed for detection of delay faults in digital logic circuits. The proposed scan cell design can support LOS(Launch-off-Shift) and LOC(Launch-off-Capture) tests with high fault coverage and low scan power and it can alleviate the problem of the slow selector enable signal and hold signal by supporting the logic capable of switching at the operational clock speeds. Also, it efficiently controls the power dissipation of the scan cell design during scan testing. Functional operation and timing simulation waveform for proposed scan hold cell design shows improvement in at-speed test timing in both test modes.

Design of a Variable-Mode Sync Generator for Implementing Digital Filters in Image Processing (이미지처리에서 디지털 필터를 구현하기 위한 가변모드 동기 발생기의 설계)

  • Semin Jung;Si-Yeon Han;Bongsoon Kang
    • Journal of IKEEE
    • /
    • v.27 no.3
    • /
    • pp.273-279
    • /
    • 2023
  • The use of line memory is essential for image filtering in image processing hardware. After input data is stored in line memory, filtering is performed after synchronization to use the stored data. A sync generator is used for synchronization, and in the case of a conventional sync generator, the input sync signal is delayed by one row of the input image. If a signal delayed by two rows is required, it is necessary to connect two modules. This approach increases the size of the hardware and cannot be designed efficiently. In this paper, we propose a sync generator that generates multiple types of delayed signals by adding a finite state machine. The hardware design was coded in Verilog HDL, and performance is verified by applying it to image processing hardware using field programmable gate array board.

Directivity pattern simulation of the ear with hearing aid microphones by BEM (BEM에 의한 보청기 마이크로폰을 가진 귀의 지향성 시뮬레이션)

  • Kwon You Jung;Jarng Soon Suck
    • Proceedings of the Acoustical Society of Korea Conference
    • /
    • spring
    • /
    • pp.361-366
    • /
    • 2004
  • 보청기에서 마이크로폰을 여러 개 배치하여 소음 감소 효과를 가져 올 수 있다. 본 논문에서는 양측 귀에 각각 두개씩의 보청기용 마이크로폰을 배치했을 때의 효과를 경계 요소 기법에 의해 해석하였다. 두개의 마이크로폰을 배열하여 마이크로폰 두개 사이의 시간 지연에 의한 특별한 지향성 패턴을 만들게 되고, 이러한 지향성 패턴은 기하학적으로 소음 대 잡음의 비를 증가시킬 수 있다. 두 개의 마이크로폰 배열에 의한 3차원 지향성 패턴 해석에 경계요소기법이 응용되었으며, 이러한 수치 해석은 보청기 DSP칩의 시간 지연 파라미터 계산에 이용될 수 있다. 두 개 마이크로폰사이의 간격은 10mm로 고정시키고, 머리의 전 방향에 폭이 좁은 지향패턴이 생기도록 두 개 마이크로폰의 사이 시간 지연을 바꾸어 주었다. 시간 지연의 변화를 입력 주파수에 따라 관찰하였다.

  • PDF

Application of stall delay model to wind turbine blade (블레이드 성능예측을 위한 실속지연 모델 적용)

  • Shin, Hyung-Ki;Park, Ji-Woong;Kim, Ho-Geon;Lee, Soo-Gab;Kim, Seok-Woo
    • 한국신재생에너지학회:학술대회논문집
    • /
    • 2006.11a
    • /
    • pp.253-256
    • /
    • 2006
  • BEMT나 wake method와 같이 2-D 에어포일의 데이터를 성능과 하중 해석에 이용하는 기법의 경우 에어포일 데이터의 정확도는 전체 결과에 큰 영향을 미친다. 풍력 블레이드와 같은 회정익에서는 2-D 에어포일 데이터를 실험 등을 통하여 정확히 얻어서 적용 시키더라도 예측 결과는 실제값과 큰 차이를 보이는 경우가 많다. 이는 회전익의 유동 특성에 의해 발생하는 실속 지연의 효과로 인한 것이며 이것은 입력에 사용되는 에어포일 데이터에는 반영되지 않으므로 자체적인 보정이 필요하다. 본 연구에서는 이러한 문제를 해결하기 위해 현재 제시되어 있는 실속 지연 모델을 살펴보고 이를 불레이드의 성능과 하중 해석에 저용시켜 보아 그 유효성에 대하여 살펴보았다.

  • PDF

Observer Based Output Feedback Control for Time-Delay Systems (시간지연 시스템의 관측기 기반의 출력 피드백 제어)

  • Lee, Sung-Ryul
    • Journal of the Institute of Electronics Engineers of Korea SC
    • /
    • v.48 no.3
    • /
    • pp.48-52
    • /
    • 2011
  • This paper presents the observer based output feedback control design for linear systems which have both input and output time delay. Sufficient conditions for existence of stabilizing output feedback controller are characterized by linear matrix inequalities. Since the condition of the proposed design depends on the value of time delay, it is less conservative than existing delay-independent approaches. Finally, an illustrative example is given in order to show the effectiveness of our design method.

High Performance System Architecture for IP-DiffServ/IP-MPLS Using Network Processor (네트워크 프로세서를 사용한 고성능 IP-DiffServ/IP-MPLS 시스템 구조)

  • Park Joon-Seok;Yi Gwang-Yong
    • 한국정보통신설비학회:학술대회논문집
    • /
    • 2003.08a
    • /
    • pp.240-243
    • /
    • 2003
  • 본 논문에서는 Agere Systems사의 네트워크 프로세서를 사용한 고성능 IP-DiffServ/IP-MPLS 시스템의 구조를 제안하고 성능을 분석한다. 제안한 시스템은 기가비트 이더넷 뿐만 아니라 ATM과 POS 등 다양한 인터페이스를 제공하며 코어 및 에지 라우터로서 MPLS LER 또는 LSR로의 역할을 수행한다. 성능분석은 OPNET을 사용하여 시스템을 모델링한 후 입력 트래픽에 대해서 DiffServ 클래스별 지연시간과 지연의 주된 원인을 분석한다. 그리고 이를 바탕으로 시스템의 성능을 극대화할수 있는 네트워크 프로세서의 최적 파라메터를 도출한다. 성능분석 결과, 시스템이 각 서비스 클래스에 대해서 원활한 서비스를 제공하기 위해서는 프리미엄 서비스에는 최고의 우선순위를 부여하여 큐에 데이터 블럭들이 찰 때 마다. 즉시 서비스해 주어야 한다는 것을 알 수 있었다. 그리고 트래픽이 특정 출구 라인카드로 몰리는 핫스팟이 발생할 경우 트래픽의 지연이 증가하게되는데 이 지연의 주요 원인은 출구 라인카드에서의 큐잉에 의한 것임을 알 수 있었다.

  • PDF

Optical Coherence Tomography with Sinusoidal-Wave Drive an Optical Delay Line using Piezoelectrics Strecher (정현파로 구동되는 PZT 광경로 지연기를 이용한 광 간섭 단층촬영시스템)

  • Kim, Young-Kwan;Kim, Yong-Pyung
    • Korean Journal of Optics and Photonics
    • /
    • v.18 no.4
    • /
    • pp.274-279
    • /
    • 2007
  • We fabricated and characterized an optical delay line for optical coherence tomography (OCT). The delay line was composed of a cylindrical piezoelectric transduce (PZT) and a single mode optical fiber. The OCT system used a duplex scanning optical delay line which was symmetrically driven in the reference and sample arms. We showed that the sinusoidal-wave was superior to a triangular-wave for driving the optical delay line for scanning depth and repeatability.

Performance Analysis of Low Latency Pre-Registration Handoff (낮은 지연을 갖는 사전등록 핸드오프의 성능분석)

  • 김두용;박상현
    • Journal of the Korea Academia-Industrial cooperation Society
    • /
    • v.4 no.4
    • /
    • pp.329-333
    • /
    • 2003
  • In this paper we analyze the performance of the low latency pre-registration handoff method of mobile IP by computer simulation. Packet losses and delays are evaluated in terms of system utilization. Foreign agents that participate in the handoff process can be modeled as queues representing input and output ports. Therefore, we propose an analytical model of pre-registration handoff by using open queueing network model. Simulation results are shown for validating analytical estimates.

  • PDF