• 제목/요약/키워드: 웨이퍼 공정

검색결과 600건 처리시간 0.026초

GaAs 본딩장비용 Resin Coater의 동적 안전성 평가

  • 김옥구;송준엽;강재훈;지원호
    • 한국정밀공학회:학술대회논문집
    • /
    • 한국정밀공학회 2004년도 춘계학술대회 논문요약집
    • /
    • pp.202-202
    • /
    • 2004
  • 화합물 반도체는 초고속, 초고주파 디바이스에 적합한 재료인 갈큠비소(GaAs), 인듐-인산듐(InP) 등 2 개 이상의 원소로 구성되어 있고, 실리콘에 비해 결정내의 빠른 전자이동속도와 발광성, 고속동작, 고주파특성, 내열특성을 지니고 있어 발광 소자 (LED)와 이동통신(RE)소자의 개발 등에 다양하게 이용되고 있다. 이와 같이 화합물 반도체는 고부가가치의 첨단산업 부품들로 적용되는 만큼 생산제조 공정에 해당하는 연마, 본딩, 디본딩에 관한 방법과 기술에 대한 연구가 꾸준히 진행되고 있다.(중략)

  • PDF

이중 서보 메커니즘을 이용한 초정밀 스테이지에 대한 연구

  • 한창수;김승수;나경환;최현석
    • 한국반도체및디스플레이장비학회:학술대회논문집
    • /
    • 한국반도체및디스플레이장비학회 2004년도 춘계학술대회 발표 논문집
    • /
    • pp.268-271
    • /
    • 2004
  • 반도체 가공공정에서 웨이퍼의 정렬이나 각종 초정밀 가공에서 가공물의 각도를 미체 조정하기 위한 초정밀 메커니즘을 제안하였다. 일반적으로 각도를 결정하는 메커니즘은 기어를 이용한다. 기어를 이용할 경우 회전 분해능을 높일 수 있으나 기어의 백래쉬에 의한 오차가 있어 보다 높은 정밀도를 구현하기가 어렵다. 본 논문에서는 직접구동(direct drive) 방식과 이중서보(dual servo) 방식을 이용하여 기어를 사용하지 않고 회전 스테이지를 구현하였다.

  • PDF

하이브리드 공정을 이용한 Cr-Mo-Si-N 코팅의 합성 및 기계적 성질 (Syntheses and mechanical properties of Cr-Mo-Si-N coatings by a hybrid coating system)

  • 이정두;김광호
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2008년도 추계학술대회 초록집
    • /
    • pp.86-87
    • /
    • 2008
  • 4성분계 Cr-MO-Si-N코팅은 하이브리드 시스템에 아르곤, 질소 가스를 주입하여 스테인리스 기판과 실리콘 웨이퍼에 증착시킨다. XRD, XPS, HRTEM을 이용해 Cr-MO-Si-N코팅의 성분을 분석하고 Si의 함량이 12.1at.%일때 50GPa의 강도가 나오고 이것은 33GPa의 강도Cr-MO-N코팅보다 크게 향상된 것이다.

  • PDF

Stretchable electronic eye-camera of silicon nano-ribbon photo-detector arrays

  • 하정숙
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2009년도 제38회 동계학술대회 초록집
    • /
    • pp.29-29
    • /
    • 2010
  • 기존의 반도체 공정을 기반으로 하는 소자구조는 주로 평면의 웨이퍼상에 만들어져왔다. 그러나, 제작된 소자 어레이를 늘림이 가능한 (stretchable) 폴리머 기판에 프린팅 전이하는 방식을 이용하면 어떤 형태의 곡면에도 소자 제작이 가능해진다. 이러한 프린팅 방식으로, 다양한 곡면에 실리콘 소자 어레이를 제작한 연구결과를 발표하고자 한다. 한 응용 예로 사람의 눈과 같은 반구형 표면에 실리콘 나노 리본으로 만든 광다이오드 어레이를 배열하여 전자 눈 카메라를 제작하여 성능을 확인하였다. 또한 수차를 최소화할 수 있는 포물면에 전자눈 카메라를 제작하여 평면카메라에 비해 이미지의 균일성이 우수함을 보여주고자 한다.

  • PDF

실리콘 웨이퍼 에칭공정으로부터 발생(發生)된 폐산(廢酸)을 이용(利用)한 스테인리스 스틸의 산세거동(酸洗擧動) 연구(硏究) (Pickling of oxidized 304 Stainless Steel using Waste Acids from Etching Process of Silicon Wafer)

  • 김민석;안종관;김홍인;김주엽;안재우
    • 자원리싸이클링
    • /
    • 제17권2호
    • /
    • pp.36-45
    • /
    • 2008
  • 실리콘 웨이퍼 에칭공정에서 발생하는 폐산을 스테인리스 스틸 산세공정에서 재활용하고자 이를 이용한 산세 거동을 조사하였다. 폐산 원액은 $19.6g/L^{-1}$ 실리콘을 함유한 불산, 질산 및 초산의 혼산이었으며 침전법에 의한 실리콘 제거 전후 폐산들을 이용하여 304 스테인레스 스틸 표면 산화막의 제거 시 측정된 open circuit potential(OCP) 변화 거동은 매우 상이하였다. 폐산 원액을 사용한 경우에는 OCP가 높고 연속적인 변화를 보이는데 비하여 실리콘 제거 공정에서 얻어진 용액의 경우에는 불연속적인 OCP변화와 전위요동현상이 나타났다. 이러한 거동의 차이는 표면 부동태막의 형성 및 제거와 공식이 발생하는 정도의 차이에 기인하는 것으로 생각되며, 실리콘 제거 공정에서 산도가 낮아진 폐산에서 산화막 제거속도가 높고 공식발생이 현저하였다. 산세 후 시료의 표면 광택도에 가장 큰 영향을 주는 것은 산세 온도였으며, 산세온도가 높아질수록 표면 광택도는 감소하였다. 동일 산세 조건에서는 폐산 원액을 사용한 경우가 실리콘을 제거공정으로부터 얻어진 용액을 사용한 경우보다 광택도가 높았다.

Au-Sn 공정 접합을 이용한 RF MEMS 소자의 Hermetic 웨이퍼 레벨 패키징 (Application of Au-Sn Eutectic Bonding in Hermetic Rf MEMS Wafer Level Packaging)

  • ;김운배;좌성훈;정규동;황준식;이문철;문창렬;송인상
    • 마이크로전자및패키징학회지
    • /
    • 제12권3호
    • /
    • pp.197-205
    • /
    • 2005
  • RF MEMS 기술에서 패키지의 개발은 매우 중요하다. RF MEMS 패키지는 소형화, hermetic 특성, 높은 RF 성능 및 신뢰성을 갖도록 설계되어야 한다. 또한 가능한 저온의 패키징 공정이 가능해야 한다. 본 연구에서는 저온 공정을 이용한 RF MEMS 소자의 hermetic 웨이퍼 레벨 패키징을 제안하였다. Hermetic sealing을 위하여 약 $300{\times}C$의 Au-Sn 공정 접합 (eutectic bonding) 기술을 사용하였으며, Au-Sn의 조합으로 형성된 sealing부의 폭은 $70{\mu}m$이었다. 소자의 전기적 연결을 위하여 기판에 수직 via hole을 형성하고 전기도금 (electroplating) 방법을 이용하여 Cu로 채웠다. 완성된 RF MEMS 패키지의 최종 크기는 $1mm\times1mm\times700{\mu}m$이었다. 패키징 공정의 최적화 및 $O_2$ 플라즈마 애싱 공정을 통하여 접합 계면 및 via hole의 void들을 제거할 수 있었다. 또한 패키지의 전단 강도 및 hermeticity는 MIL-STD-883F의 규격을 만족하였으며 패키지 내부에서 오염 및 기타 유기 물질은 발생하지 않았다. 패키지의 삽입 손실은 2 GHz에서 0.075 dB로 매우 작았으며, 여러 종류의 신뢰성 시험 결과 패키지의 파손 및 성능의 감소는 발견되지 않았다.

  • PDF

CMP 컨디셔닝 공정에서의 부식방지를 위한 자기조립 단분자막의 적용과 표면특성 평가

  • 조병준;권태영;;김혁민;박진구
    • 한국재료학회:학술대회논문집
    • /
    • 한국재료학회 2011년도 춘계학술발표대회
    • /
    • pp.33.2-33.2
    • /
    • 2011
  • CMP (Chemical-Mechanical Planarization) 공정이란 화학적 반응과 기계적 힘을 동시에 이용하여 표면을 평탄화하는 공정으로, 반도체 산업에서 회로의 고집적화와 다층구조를 형성하기 위해 CMP 공정이 도입되었으며 반도체 패턴의 미세화와 다층화에 따라 CMP 공정의 중요성은 더욱 강조되고 있다. CMP 공정은 압력, 속도 등의 공정조건과, 화학적 반응을 유도하는 슬러리, 기계적 힘을 위한 패드 등에 의해 복합적으로 영향을 받는다. CMP 공정에서, 폴리우레탄 패드는 많은 기공들을 포함한 그루브(groove)를 형성하고 있어 웨이퍼와 직접적으로 접촉을 하며 공정 중 유입된 슬러리가 효과적으로 연마를 할 수 있도록 도와주는 역할을 한다. 하지만, 공정이 진행 될수록 그루브는 손상이 되어 제 역할을 하지 못하게 된다. 패드 컨디셔닝이란 컨디셔너가 CMP 공정 중에 지속적으로 패드 표면을 연마하여 패드의 손상된 부분을 제거하고 새로운 표면을 노출시켜 패드의 상태를 일정하게 유지시키는 것을 말한다. 한편, 금속박막의 CMP 공정에 사용되는 슬러리는 금속박막과 산화반응을 하기 위하여 산화제를 포함하는데, 산화제는 금속 컨디셔너 표면을 산화시켜 부식을 야기한다. 컨디셔너의 표면부식은 반도체 수율에 직접적인 영향을 줄 수 있는 scratch 등을 발생시킬 뿐만 아니라, 컨디셔너의 수명도 저하시키게 되므로 이를 방지하기 위한 노력이 매우 중요하다. 본 연구에서는 컨디셔너 표면에 연마 잔여물 흡착을 억제하고, 슬러리와 컨디셔너 표면 간에 일어나는 표면부식을 방지하기 위하여 소수성 자기조립 단분자막(SAM: Self-assembled monolayer)을 증착하여 특성을 평가하였다. SAM은 2가지 전구체(FOTS, Dodecanethiol를 사용하여 Vapor SAM 방법으로 증착하였고, 접촉각 측정을 통하여 단분자막의 증착 여부를 평가하였다. 또한 표면부식 특성은 Potentiodynamic polarization와 Electrochemical Impedance Spectroscopy (EIS) 등의 전기화학 분석법을 사용하여 평가되었다. SAM 표면은 정접촉각 측정기(Phoenix 300, SEO)를 사용하여 $90^{\circ}$ 이상의 소수성 접촉각으로써 증착여부를 확인하였다. 또한, 표면에너지 감소로 인하여 슬러리 내의 연마입자 및 연마잔여물 흡착이 감소하는 것을 확인 하였다. Potentiodynamic polarization과 EIS의 결과 분석으로부터 SAM이 증착된 표면의 부식전위와 부식전류밀도가 감소하며, 임피던스 값이 증가하는 것을 확인하였다. 본 연구에서는 컨디셔너 표면에 SAM을 증착 하였고, CMP 공정 중 발생하는 오염물의 흡착을 감소시킴으로써 CMP 연마 효율을 증가하는 동시에 컨디셔너 금속표면의 부식을 방지함으로써 내구성이 증가될 수 있음을 확인 하였다.

  • PDF

유연 기판을 이용한 PLC소자 제작을 위한 롤투롤 공정 연구 (PLC Devices Fabricated on Flexible Plastic Substrate by Roll-to-Roll Imprint Lithography)

  • 강호주;김태훈;정명영
    • 마이크로전자및패키징학회지
    • /
    • 제22권4호
    • /
    • pp.25-29
    • /
    • 2015
  • 저가격, 높은 생산성, 고해상도를 가지는 소자의 패턴 제작 방법에 대한 요구가 계속적으로 증가하고 있다. 롤투롤 연속생산 공정은 저비용, 대량생산이 가능한 차세대 공정으로 각광받고 있다. 본 논문에서는 PLC (planar lightwave circuit) 소자의 제작을 위해서 롤투롤 공정을 이용하여 제조하는 방법을 연구하였다. 제안한 기술은 polydimethylsiloxane (PDMS) 고분자를 이용하여 롤투롤 공정을 통해 PLC소자를 제작하는 공정을 연구하였다. 실리콘 웨이퍼에 형성된 마이크로 패턴을 복제 공정을 수행하였으며 이를 원통금형에 적용하여 롤투롤 공정의 롤 몰드(roll mold)로 사용하였다. 웹 텐션과 웹 속도의 공정 조건 최적화로 롤투롤 공정을 이용하여 PLC소자를 제작하였다. 제작된 PLC소자는 약4.0dB의 삽입손실을 가지는 $1{\times}2$ 광분배기이며, 제안한 롤투롤 공정 기술을 이용한 PLC소자의 제작 공정이 대량연속생산에 유효함을 확인하였다.

노광 장치 시뮬레이터 개발 (Development of a Mask Aligner Simulator for Education)

  • 김대정;박윤정;정태호
    • 한국시뮬레이션학회논문지
    • /
    • 제26권4호
    • /
    • pp.43-49
    • /
    • 2017
  • 우리나라의 반도체와 디스플레이 산업의 발전으로 해당 분야에 대한 인력 수급이 더욱 활발해지고 있다. 이에 따라 학부의 반도체 수업에서는 기존의 이론에 최신 기술 동향뿐만 아니라 현장 중심형 실무 인재 양성을 위해 반도체 제작 공정도 심도 있게 다루고 있다. 하지만, 반도체 공정은 클린룸 안에 설치된 장비들과 고가의 재료들이 필요하기 때문에 대규모로 진행되는 학부 교육에서 공정 실습이 제공되기는 어렵다. 이 한계를 극복하기 위해 실제 공정이나 공정 이론을 시각화한 동영상 등이 보조 자료로서 사용되고 있으나, 실습으로 대체할 교보재로서는 부족하다. 본 연구에서는 이론 중심의 학부 교육에 간접적인 반도체 공정 실습을 제공하기 위해 3차원 기반의 가상 클린룸을 구현하고, 반도체 공정에서 가장 많이 사용되는 노광 장비에 대한 시뮬레이터를 구현하여 사진 공정 베이에 설치하였다. 본 연구에서 구현하는 공정 시뮬레이터는 학부 교육에서 다루는 이론을 시각화하는데 중점을 두었으며, 포토 마스크와 실리콘 웨이퍼의 정렬과 노광 공정의 진행 따른 감광제의 국부적 변화를 시각화하였다. 개발된 시뮬레이터는 모바일 기기 등과 같은 저성능의 컴퓨팅 환경에서도 실행될 수 있도록 메모리 사용을 최소화하여 실용성을 극대화 하였다.