• 제목/요약/키워드: 아날로그 스위치

검색결과 57건 처리시간 0.027초

M-JPEG을 이용한 모니터링 시스템 구현 (An Implementation of Monitoring system for using M-JPEC)

  • 안탁현;전광탁;박한엽;양해권;최연성
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 1998년도 추계종합학술대회
    • /
    • pp.525-528
    • /
    • 1998
  • 본 논문은 현재 표준화 작업이 진행되고 있는 MS사의 M-JPEG을 이용하여 녹화 및 재생이 가능한 감시 시스템의 구현에 대해 설명한다. 기존 아날로그 감시 시스템의 단점인 여러번 재생시 화질 저하와 카메라에 비디오를 연결해야 하는 비효율성을 극복하기 위해 개발된 이 시스템은 사용자들에게 최대의 감시 효율을 제공할 수 있다. 이 무인 감시 시스템은 디지털 기술을 활용하여 모든 화상 처리와 화면 전환을 컴퓨터로 처리함으로서 여러 가지 다양한 모드의 감시환경을 제공하고 뛰어난 화면 capture기능으로 선명한 화질을 제공하여 감시 효과를 극대화시킬 수 있고 원하는 장면을 찾기 위한 검색 기능을 제공함으로서 사용자들에게 편리함을 제공할 수 있다. 본 시스템 구현에 사용된 H/W는 펜티엄-II 333과 카메라 16대 그리고 스위치 보드, MPEG capture 보드를 사용했으며 구동 S/W는 Visual C++로 제작하였다.

  • PDF

전원 전류 고조파 제거를 위한 수동 필터의 선택 및 시스템 (Passive Filter Selection Techniques and the elimination System for the current harmonics on the power line)

  • 이봉진;이후찬;박종연
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 제37회 하계학술대회 논문집 B
    • /
    • pp.1239-1240
    • /
    • 2006
  • 본 논문에서는 1kVA급 비선형 부하에서 발생한 고조파 전류의 저감을 위한 시스템을 설계 및 제작하였다. 제안된 시스템은 비선형 부하의 차수별($3{\sim}9$차) 고조파 발생량을 검출한 후 설정된 기준치를 넘어서는 고조파들을 저감할 수 있도록 해당하는 고조파의 수동 필터만 스위치를 이용하여 연결하는 구조를 가진다. 스위칭을 위한 제어기는 아날로그 소자만으로 구성되어 있다. 제안된 방법은 기존 수동 필터의 다양한 비선형 부하에 적용되지 못하는 단점을 보완하는 동시에 능동 필터보다 단순하며 저가로 구현할 수 있다. 형광등 부하와 다이오드 정류 부하에 대한 실험을 통해 제안된 시스템의 성능과 타당성을 입증하였다.

  • PDF

고효율 및 고전력밀도 3-레벨 PFC 컨버터 (High Efficiency and High Power Density 3-Level Power Factor Correction Converter)

  • 양정우;지상근;강정일;한상규
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2018년도 전력전자학술대회
    • /
    • pp.207-209
    • /
    • 2018
  • 본 논문은 고효율 및 고전력밀도 3-레벨 PFC(Power Factor Correction) 컨버터를 제안한다. 기존 PFC의 고 전력밀도를 위한 스위칭 주파수 상승은 스위칭 특성이 우수한 소자를 적용하거나, 별도의 스너버 회로가 요구되므로 설계가 복잡하며 고전력밀도 달성에 한계가 있다. 제안 PFC 컨버터는 3-레벨 방식을 적용하여 각 스위칭 소자의 전압 스트레스를 절반으로 감소시켰으며, 스위치 손실 저감을 통한 고속 스위칭 동작으로 리액티브 소자의 고밀도화를 달성하였다. 또한, 기존의 3-레벨방식은 디지털 제어를 통해 스위칭 소자의 전압 평형이 이루어졌지만, 본 논문에서는 아날로그 IC에 전압 평형을 위한 RC Delay 회로와 소수의 SMD(Surface-mount devices) 소자만을 이용하여 별도의 제어회로 없이 전압 평형이 가능하므로 고 전력밀도 달성에 유리하다. 제안회로의 타당성을 검증하기 위해 CRM(Critical conduction mode) PFC 컨버터를 기반으로 250W급 시작품 제작을 통한 실험 결과를 제시한다.

  • PDF

전원 전류 고조파 제거를 위한 수동 필터의 선택 및 시스템 (Passive Filter Selection Techniques and the elimination System for the current harmonics on the power line)

  • 이봉진;이후찬;박종연
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2006년도 제37회 하계학술대회 논문집 C
    • /
    • pp.1699-1700
    • /
    • 2006
  • 본 논문에서는 1kVA급 비선형 부하에서 발생한 고조파 전류의 저감을 위한 시스템을 설계 및 제작하였다. 제안된 시스템은 비선형 부하의 차수별($3{\sim}9$차) 고조파 발생량을 검출한 후 설정된 기준치를 넘어서는 고조파들을 저감할 수 있도록 해당하는 고조파의 수동 필터만 스위치를 이용하여 연결하는 구조를 가진다. 스위칭을 위한 제어기는 아날로그 소자만으로 구성되어 있다. 제안된 방법은 기존 수동 필터의 다양한 비선형 부하에 적용되지 못하는 단점을 보완하는 동시에 능동 필터보다 단순하며 저가로 구현할 수 있다. 형광등 부하와 다이오드 정류 부하이 대한 실험을 통해 제안된 시스템의 성능과 타당성을 입증하였다.

  • PDF

차량 레이더 시스템용 시그마-델타 변조기 (Sigma-Delta Modulator for Automotive Radar Systems)

  • 류지열;노석호
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2010년도 춘계학술대회
    • /
    • pp.818-821
    • /
    • 2010
  • 본 논문에서는 차량 레이더 시스템용 시그마-델타 변조기를 제안한다. 개발된 변조기는 차량 레이더 시스템에서 고주파 대역 신호의 고해상도 데이터 변환, 즉 아날로그-디지털변환을 수행하는데 사용되며 저전압 및 저 왜곡 특성을 가진 몸체효과 보상형 스위치 구조로 구현되어 있다. 제안된 변조기는 0.25 마이크론 이중 폴리 3-금속 표준 CMOS 공정으로 제작되었고, $1.9{\times}1.5mm^2$의 다이 면적을 점유한다. 제안된 회로는 2.7V의 동작 전압에서 기존의 부트스트랩형 회로보다 약 20dB 향상된 우수한 총 고조파 왜곡 특성을 보였다.

  • PDF

디지털 입력 시그마-델타 변조 기반의 D급 오디오 증폭기 (A Digital Input Class-D Audio Amplifier)

  • 조준기;노진호;정태성;유창식
    • 대한전자공학회논문지SD
    • /
    • 제47권11호
    • /
    • pp.6-12
    • /
    • 2010
  • 본 논문에서는 시그마-델타 변조기에 기반 한 D급 오디오 증폭기를 제안한다. 16-비트 병렬의 디지털 입력신호는 4-차 디지털 시그마-델타 변조기에 의해 2-비트의 신호로 직렬화되고, 이 신호는 4-차 아날로그 시그마-델타 변조기로 인가된다. 아날로그 시그마 델타 변조기의 출력단의 파워 스위치는 3-레벨로 동작하며, 3-레벨의 펄스 밀도 변조(PDM) 출력 신호는 LC-필터를 통해 저역 통과되어 스피커에 전달된다. 아날로그 시그마-델타 변조기의 첫 단의 적분기는 디지털 시그마-델타 변조기의 출력으로부터 샘플된 이산 시간 영역의 신호를 입력으로 받아들이고, 동시에 파워 스위칭 단의 연속 시간 영역의 출력 신호를 부궤환(feedback) 받기 위해 스위치드-캐패시터 적분기와 연속시간 영역의 적분기를 혼합된 형태로 구현되었다. 제안된 클래스-D 오디오증폭기는 CMOS 0.13-um 공정을 이용해 제작되었으며 100-Hz 부터 20-kHz의 신호 주파수 영역에서 동작한다. 제작된 D급 오디오 증폭기는 4-${\Omega}$ 부하 저항에서 최대 18.3-mW을 내고 0.035-%의 전고조파 왜율(total harmonic distortion pluse noise : THD+N) 성분과 80-dB의 입력신호 대역폭(dynamic range)을 갖는다. 아날로그 및 디지털 변조기는 1.2-V 전원 전압으로 동작하며 총 457-uW의 전력을 소모한다.

클록 보정회로를 가진 1V 1.6-GS/s 6-bit Flash ADC (1V 1.6-GS/s 6-bit Flash ADC with Clock Calibration Circuit)

  • 김상훈;홍상근;이한열;박원기;이왕용;이성철;장영찬
    • 한국정보통신학회논문지
    • /
    • 제16권9호
    • /
    • pp.1847-1855
    • /
    • 2012
  • 클록 보정회로를 가진 1V 1.6-GS/s 6-비트 flash 아날로그-디지털 변환기 (ADC: analog-to-digital converter)가 제안된다. 1V의 저전압에서 고속 동작의 입력단을 위해 bootstrapped 아날로그 스위치를 사용하는 단일 track/hold 회로가 사용되며, 아날로그 노이즈의 감소와 고속의 동작을 위해 평균화 기법이 적용된 두 단의 프리앰프와 두 단의 비교기가 이용된다. 제안하는 flash ADC는 클록 보정회로에 의해 클록 duty cycle과 phase를 최적화함으로 flash ADC의 동적특성을 개선한다. 클록 보정 회로는 비교기를 위한 클록의 duty cycle을 제어하여 evaluation과 reset 시간을 최적화한다. 제안된 1.6-GS/s 6-비트 flash ADC는 1V 90nm의 1-poly 9-metal CMOS 공정에서 제작되었다. Nyquist sampling rate인 800 MHz의 아날로그 입력신호에 대해 측정된 SNDR은 32.8 dB이며, DNL과 INL은 각각 +0.38/-0.37 LSB, +0.64/-0.64 LSB이다. 구현된 flash ADC의 면적과 전력소모는 각각 $800{\times}500{\mu}m2$와 193.02 mW 이다.

비선형 순시추종형 PWM 제어기법을 적용한 강압형 DC-DC 컨버터 (The Buck DC-DC Convener with Non-Linear Instantaneous Following PWM Control Method)

  • 김상돈;라병훈;이현우;김광태
    • 조명전기설비학회논문지
    • /
    • 제17권2호
    • /
    • pp.73-80
    • /
    • 2003
  • 제안된 제어 기법은 아날로그 적분기의 적분시간이 적분기 입력전압의 크기에 반비례하는 원리를 이용하여 이 펄스 변조 스위칭 컨버터를 순시 추종 제어하는 방법을 제시한다. 제안된 제어 방법은 정주파수로 동작하며 제어 스위치가 턴 온 되는 시점에서 시작하여 턴 오프 되는 시간을 아날로그 적분기를 사용하여 계산한다. 전력 변환기의 스위칭 시간을 나타내는 듀티비는 스위칭 변수의 평균치에 의하여 결정되며 추종시간은 한 사이클 내에서 이루어진다. 정상 상태는 물론 과도 상태에서도 정확하게 지령치에 추종하며, 제어기는 제어 변수의 평균치와 제어 기준값을 보정하여 제어 오차가 제로가 되게 제어한다. 제안된 제어 방법은 벅 컨버터를 사용하여 실험하였으며 이를 통하여 실험 결과와 이론이 잘 일치하고 있음을 알 수 있었다.

1MHz 신호 대역폭출 갖는 12-비트 Sigma-Delta 변조기의 비이상성에 대한 조사 (Investigation on the Nonideality of 12-Bit Sigma-Delta Modulator with a Signal Bandwidth of 1 MHz)

  • 최경진;조성익;신홍규
    • 한국통신학회논문지
    • /
    • 제26권11A호
    • /
    • pp.1812-1819
    • /
    • 2001
  • 본 논문에서는 OSR=25에서 1 [MHz] 신호 대역폭, 12-비트 해상도를 만족하는 SOSOC $\Sigma$-Δ길 변조기 설계를 위하여 아날로그 비이상성 허용범위를 조사하였다. 공급전압 3.3 [V]에서 사양을 만족하는 $\Sigma$-Δ 변조기 설계를 위하여 우선 저전압에 적합한 SOSOC $\Sigma$-Δ 변조기 모델과 이득계수를 구하였다. 그리고 아날로그 비이상성인 증폭기 유한한 이득, SR, 폐루프 극점, 스위치 ON 저항 그리고 캐패시터 부정합과 같은 $\Sigma$-Δ 변조기의 성능 저하 요인들을 이상적인 $\Sigma$-Δ 변조기 모델에 첨가하여 $\Sigma$-Δ 변조기의 성능 예측과 비 이상성의 허용범위를 규정하였다. 이를 토대로 사양을 만족하는 $\Sigma$-Δ 변조기 설계 시 $\Sigma$-Δ 변조기를 구성하는 회로의 사양에 대한 지침과 $\Sigma$-Δ 변조기의 성능을 예측 할 수 있다.

  • PDF

표준 센서 출력신호를 5V 전압-출력을 변환하는 디지털 계측 증폭기 설계 (A Design of Digital Instrumentation Amplifier converting standard sensor output signals into 5V voltage-output)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제48권11호
    • /
    • pp.41-47
    • /
    • 2011
  • 산업용 표준 센서 신호처리를 위해 다양한 입력신호를 5V 전압 출력으로 변환하는 새로운 디지털 계측 증폭기(DIA)를 설계하였다. 이 계측 증폭기는 상용의 계측증폭기, 7개의 아날로그 스위치, 2개의 1.0V와 -10.0V의 기준전압, 그리고 4개의 저항기로 구성된다. 신호 변환원리는 입력신호에 따라 저항기와 기준전압을 디지털적으로 선택하여 5V의 출력전압을 얻도록 회로 구성을 바꾸는 것이다. 시뮬레이션 결과 DIA는 0V~5V, 1V~5V, -10V~+10V, 그리고 4mA~20mA의 입력신호에 대하여 우수한 0~5V 출력전압 특성을 얻을 수 있다는 것을 확인하였다. 4가지 입력 신호에 대하여 비선형오차는 0.1%이하이다.