• 제목/요약/키워드: 신호처리회로

검색결과 396건 처리시간 0.031초

X-선 검출기의 신호처리회로 설계

  • 남욱원;최철성;문신행
    • 한국우주과학회:학술대회논문집(한국우주과학회보)
    • /
    • 한국우주과학회 1993년도 한국우주과학회보 제2권2호
    • /
    • pp.23-23
    • /
    • 1993
  • 과학로케트에 탑재되는 x-선 검출기에서 검출되는 2 kev 에서 10 kev 사이의 x-선 신호를 분석하여 데이터를 얻고, 전송하기 위한 피로를 설계하고 제작하였다. 신호처리회로의 전체적인 구성은 2 - 10 key의 x-선 에너지 및 event time을 측정하는 회로 및8-선 계수율을 측정하기 위한 카운터회로를 위주로 설계하였으며, x-선 event의 에너지가 측정에너지를 벗어나거나 상승시간이 긴 신호는 anti-coincidence 회로를 통하여 제거되고, 그 계수율이 기록되도록 설계 제작되었다. 또한 신호처리회로에서 얻은 데이터는 telemetry를 통하여 serial 형태로 전송되어야 하므로 8086 microprocessor를 이용하여 데이터를 획득하고 전송하도록 하였다. 따라서 본 실험에서 제작된 신호처리회로의 기능 및 특성에 대해 논하고자 한다.

  • PDF

Perfect Shuffle에 의한 Reed-Muller 전개식에 관한 다치 논리회로의 설계 (Design of Multiple-Valued Logic Circuits on Reed-Muller Expansions Using Perfect Shuffle)

  • 성현경
    • 정보처리학회논문지A
    • /
    • 제9A권3호
    • /
    • pp.271-280
    • /
    • 2002
  • 본 논문에서는 Perfect Shuffle 기법과 Kronecker 곱에 의한 다치 신호처리회로의 입출력 상호연결에 대하여 논하였고, 다치 신호처리회로의 입출력 상호연결 방법을 이용하여 유한체 GF$(p^m)$상에서 다치 신호처리가 용이한 다치 Reed-Muller 전개식의 회로설계 방법을 제시하였다. 제시된 다치 신호처리회로의 입출력 상호연결 방법은 모듈구조를 기반으로 하여 행렬변환을 이용하면 회로의 가산게이트와 승산게이트를 줄이는데 매우 효과적임을 보인다. GF$(p^m)$상에서 다치 Reed-Muller 전개식에 대한 다치 신호처리회로의 설계는 GF(3)상의 기본 게이트들을 이용하여 다치 Reed-Muller 전개식의 변환행렬과 역변환행렬을 실행하는 기본 셀을 설계하였고, 다치 신호처리회로의 입출력 상호연결 방법을 이용하여 기본 셀들을 상호연결하여 실현하였다. 제안된 다치 신호처리회로는 회선경로 선택의 규칙성, 간단성, 배열의 모듈성과 병렬동작의 특징을 가지므로 VLSI 화에 적합하다

압저항형 압력센서를 위한 BiCMOS 신호처리회로의 설계 (Design of BiCMOS Signal Conditioning Circuitry for Piezoresistive Pressure Sensor)

  • 이보나;이문기
    • 센서학회지
    • /
    • 제5권6호
    • /
    • pp.25-34
    • /
    • 1996
  • 본 논문에서는 압저항형 압력센서를 위한 신호처리회로를 설계하였다. 신호처리회로는 압저항형 압력센서를 구동하기 위한 기준전압 회로와 미소한 센서 신호의 증폭을 위한 인스트루먼트 증폭기로 구성이 되어있다. 신호처리회로는 단일 폴리 이중 메탈(single poly double metal) $1.5\;{\mu}m$ BiCMOS 공정 파라미터를 이용하여 HSPICE로 시뮬레이션 하였다. 시뮬레이션 결과, 밴드갭 기준전압회로의 온도 계수는 $0\;{\sim}\;70^{\circ}C$의 범위에서 $21\;ppm/^{\circ}C$였고 PSRR은 80 dB였다. BiCMOS 증폭기의 이득, 옵셋, CMRR, CMR, PSRR, 특성은 CMOS나 바이폴라보다 우수하였고 전력소비 및 잡음전압 특성은 CMOS가 우수하였다. 설계한 신호처리 회로는 옵셋이 적고 입력 임피던스가 높으며 CMRR 특성이 우수하기 때문에 센서 및 계측용 신호처리회로로서 사용하기에 적합하다.

  • PDF

신호 검증을 통한 고속 다층 인쇄회로기판의 설계 (A Design of a High-Speed Multilayer Printed Circuit Board though signal Verification)

  • 최철용
    • 한국정보처리학회논문지
    • /
    • 제5권1호
    • /
    • pp.249-257
    • /
    • 1998
  • 다층 인쇄회로기판에서 고속 신호를 정확하고 신속하게 배선 설계하려면, 물리적 설계 규칙과 신호 잡음을 고려한 전기적 설계 규칙을 정립하고, 적용할 신호 검증 도구를 사용하여 신호의 충실성을 검증하여야 한다. 본 논문은 현재 개발 제작되어 동작 중에 있는 HIPSS(High Performance Storage System)보드에 대한 전기적 설계 규칙과 고속 신호의 배선에 따른 일부 고속 신호의 신호 검증 방법을 설명한다. 또한 전기적 설계 규칙을 적용하여 인쇄회로기판을 설계하는 경우, 발생하는 신호 지연, 반사 그리고 누화 등의 신호 잡음을 검증 도구를 이용하여 시뮬레이션 하고, 분석한 결과를 보이며, 수정된 고속 신호의 배선 설계를 확인한다.

  • PDF

고성능 용량 형 지문센서 신호처리 회로 설계 (High Performance Circuit Design of a Capacitive Type Fingerprint Sensor Signal Processing)

  • 정승민;이문기
    • 대한전자공학회논문지SD
    • /
    • 제41권3호
    • /
    • pp.109-114
    • /
    • 2004
  • 본 논문에서는 반도체 방식의 직접 터치식 용량 형 지문인식센서의 신호처리를 위한 회로를 제안하였다. 센서로부터의 용량의 변화를 전압의 신호로 전환하기 위해서 전하분할 방식의 회로를 적용하였다. 지문센서 감도저하의 가장 큰 원인인 센서 플레이트에 존재하는 기생용량을 제거하고 융선과 계곡 사이의 전압차를 향상시키기 위하여 기존과는 다른 아날로그 버퍼회로를 설계 적용하였다. 센서 하부회로와의 isolation 대책을 통하여 ESD 및 노이즈방지를 위한 설계를 실시하였다. 제안된 신호 처리회로는 0.35마이크론 표준 CMOS 공정에 의해 레이아웃 되었다.

PCB 회로의 신호통합 시뮬레이터 구현에 관한 연구 (A Study on Implementation for Signal Integrity Simulator of the PCB Circuits)

  • 김현호;이천희
    • 한국정보처리학회:학술대회논문집
    • /
    • 한국정보처리학회 2001년도 춘계학술발표논문집 (하)
    • /
    • pp.1209-1212
    • /
    • 2001
  • 본 논문에서는 PCB(Printed Circuit Board)회로에서 고속 신호들을 전달하는 배선의 특성 및 배선의 요구사항에 의한 설계 규칙과 이론화된 공식은 이용하여 PCB상에 배치되는 부품들간의 배선경로를 추적하여 해당 배선의 특성을 분석하고, 흐르는 신호의 특성 및 해당 신호의 전기/전자적인 시뮬레이션을 수행할 수 있도록 하는 PCB회로의 신호통합 시뮬레이터에 대하여 언급하고 실험을 통하여 시뮬레이션의 타당성을 검증하였다.

  • PDF

감마선용 고속 피크홀드회로의 개발 (Development of High Speed Peak-hold Circuit for Gamma-ray)

  • 최기성;최규식
    • 한국항행학회논문지
    • /
    • 제20권6호
    • /
    • pp.612-616
    • /
    • 2016
  • 감마선이 존재하는 시설물에서는 발생 즉시 이를 발견하여 처리해야 하며 이와 관련하여 무작위적으로 발생하는 신호를 처리하는 소프트웨어적인 방법을 사용하기도 하나 소프트웨어의 메모리 용량과 처리시간이 커지게 된다. 한편 하드웨어적인 방법으로 신호처리할 수 있는 회로가 일반화되어 있으나 발생 신호의 크기가 미약하고 속도가 고속인 경우에는 이에 대응하지 못한다. 하드웨어적으로 효과적으로 신호처리하려면 값이 매우 비싼 부품과 복잡한 회로를 필요로 한다. 따라서 본 연구에서는 크기는 미약하지만 속도가 고속인 감마선 발생신호에 대해서 하드웨어적으로 간단한 피크홀드 회로를 개발하여 피크 시점에서 ADC가 신호값을 직접 읽어냄으로써 감마선 신호의 피크치를 검출하는 회로를 연구, 개발하였다. 이러한 방법으로 하면 복잡한 소프트웨어 신호처리 방법을 사용하지 않고도 고속 발생신호를 효과적으로 포착할 수 있으므로 감마선의 존재가 농후한 방사능 환경에서 이를 사용하기에 적합하다.

지문인식센서용 회로설계 (A Circuit Design of Fingerprint Authentication Sensor)

  • 남진문;정승민;이문기
    • 한국통신학회논문지
    • /
    • 제29권4A호
    • /
    • pp.466-471
    • /
    • 2004
  • 반도체 방식의 용량형 지문인식센서의 신호처리를 위한 개선된 회로를 설계하였다. 최 상위 센서플레이트가 지문의 굴곡을 감지한 용량의 변화를 전압의 신호로 전환하기 위해서 전하분할 방식의 회로를 적용하였다. 지문센서 감도저하의 가장 큰 원인인 센서플레이트에 존재하는 기생용량을 최소화하고 융선(ridge)과 계곡(valley) 사이의 전압차를 향상시키기 위하여 기존과는 다른 아날로그버퍼회로를 설계하였다. 센서전압과 기준전압 신호를 비교하기 위해서 비교기를 설계하였다. 제안된 신호처리회로는 0.3$\mu\textrm{m}$ 표준 CMOS 공정으로 레이아웃을 실시하였다.

동기신호 최적화 기법을 통한 고품위급 모니터의 디지털 신호처리회로 구현 (English Digital Signal Processing Circuit in HD Monitor using Synchronization Signal Optimization)

  • 천성렬;김익환;이호근;하영호
    • 한국통신학회논문지
    • /
    • 제28권11C호
    • /
    • pp.1152-1160
    • /
    • 2003
  • 본 논문에서는 다양한 해상도의 신호 입력을 지원하는 고품위급 모니터의 디지털 신호처리 회로를 제안한다. 기존의 디지털 회로에서 ADC(Analog to Digital Convertor)와 VDP(Video Display Processor)로부터 발생하는 내부 디지털 PLL(Phase-locked Loop)의 낮은 성능과 IC의 내부 편차문제, 모듈간의 상이한 전압 차이 때문에, 다양한 입력 신호에서 안정된 동기신호 처리를 할 수 없는 문제가 있었다. 이를 해결하기 위해서 다양한 해상도의 신호 입력으로부터 동기 신호들의 규칙성을 이용하여 동기 신호를 관리하면서 시스템의 간섭을 최소화하는 동기신호 최적화 기법을 제안하였다. 제안한 방법을 적용한 결과 다양한 해상도에서 안정적으로 동기신호를 처리함으로써 여러 모드의 입력신호에 대응할 수 있었다.

멀티센서신호 인터페이스용 Custom IC를 위한 CMOS 회로 설계 (CMOS Circuits for Multi-Sensor Interface Custom IC)

  • 조영창;최평;손병기
    • 센서학회지
    • /
    • 제3권1호
    • /
    • pp.54-60
    • /
    • 1994
  • 본 논문에서는 멀티센서 신호처리용 집적회로를 구성하였다. 제안된 회로는 멀티센서 신호 선택을 위한 아날로그 멀티플렉서, 노이즈 제거와 신호증폭을 위한 능동 필터, 디지탈 신호처리부와의 인터페이스를 위한 샘플-홀드 회로 등으로 구성하였다. 이러한 기능회로들을 CMOS 트랜지스터로 설계하여 집적화를 가능케 하였으며, 이로 인해 멀티센서 신호처리 시스템의 저소비전력화, 소형화를 구현케하였다.

  • PDF