• 제목/요약/키워드: 동기회로

검색결과 1,123건 처리시간 0.028초

상호 결합된 Nd:YAG 레이저사이의 위상동기화 (Phase Synchronization in coupled Nd:YAG Lasers)

  • 최무한;박영재;콘스탄틴;김칠민;김규욱
    • 한국광학회:학술대회논문집
    • /
    • 한국광학회 2002년도 하계학술발표회
    • /
    • pp.234-235
    • /
    • 2002
  • 최근 상호 결합된 chaotic 진동자들 간의 동기화의 문제는 그 시스템이 가지는 여러 가지 응용성 때문에 여러 과학 분야와 기술 분야 예를 들면 동력학, 레이져 동력학, 전자회로, 화학반응, 생물학적인 시스템 등에서 폭넓게 연구되어지고 있다. 더욱이 작은 파라미터의 차이를 제외하고 거의 유사한 chaotic 진동자들간의 상호작용에서 찾아 볼 수 있는 위상 동기화 현상은 뇌세포 조직과 같은 생물학적인 시스템들 사이에 흔히 찾아 볼 수 있는 기본적인 현상이다. (중략)

  • PDF

결합 보간 필터를 이용한 QSPK Clock Recovery 회로 (A QPSK clock recovery circuit based on a combined filter)

  • 신은정;장일순;김응배;조경록
    • 한국통신학회논문지
    • /
    • 제26권6B호
    • /
    • pp.840-847
    • /
    • 2001
  • 본 논문에서는 클럭 동기 회로에 사용되는 다차 함수 형태의 결합 필터를 선형 근사화 하는 알고리즘을 제안하고 이를 하드웨어로 구현한다. 정합 필터와 보간필터에 의한 클럭 동기회로는 수신기를 전 디지털 회로를 구현하기 위해 선호되지만 계산량이 증가하는 단점이 있다. 본 논문에서는 정합 필터의 임펄스 응답을 갖는 결합 보간 필터를 구현하고, base 함수의 적용을 선형 근사화 하여 필터의 계산량을 감소시켰다. 본 논문에서는 선형 근사화된 결합 보간 필터의 동작을 Matlab을 통한 시뮬레이션과 ALTERA Chip으로 테스트하였다.

  • PDF

비동기 회로기술 동향분석 (Trends of Asynchronous Circuit Design Technology)

  • 신지호;브룩크;오명훈;김학영
    • 전자통신동향분석
    • /
    • 제30권6호
    • /
    • pp.90-98
    • /
    • 2015
  • 본 논문에서는 비동기식 회로기술의 최근 동향을 분석하기 위해 관련 분야의 가장 저명한 학회인 비동기식 회로 및 시스템 학회(International Symposium on Asynchronous Circuits and Systems: ASYNC)에 투고된 논문과 기존의 동향분석 자료를 비교 분석하여 제시하고, 관련 업체의 상용화 사례를 통한 비동기식 회로 기술전망을 제시한다. 조사된 논문은 2011년부터 2015년까지 투고된 총 90편의 논문을 각 기준에 따라 분류하고, 연도별, 국가별, 기관별 동향을 분석함으로 최근 관련 기술의 연구동향을 통계화하여 제시하였다. 분석 결과 지난 최근 3년 내 Low Power 분야가 주목할 만한 성장세를 보였고, 상용화 사례로는 Intel의 비동기식 설계를 통한 네트워크 칩, IBM의 Brain inspired processor인 TrueNorth 프로세서 등이 주목할 만하다.

  • PDF

SCR식 충전기 설계에 관한 연구

  • 곽병철;김영형
    • 전기의세계
    • /
    • 제28권11호
    • /
    • pp.26-30
    • /
    • 1979
  • 현재 산업용으로 많이 쓰이고 있는 연축전지나 Alkali 전지의 충전용 충전기가 반도체화 이후 Thyristor식 자동충전기로 전환되고 있는데 발맞추어 본 연구에서는 현재의 충전기로서의 장점을 충분히 가지고 있으면서 부하단자가 단락되거나 개방되거나 또는 전원이 잘못 접속될 경우에도 충전기 부하나 회로를 충분히 보호할 수 있는 충전기를 설계하고져 했다. 본 연구의 연구대상은 Battery의 잔류전압을 이용한 UJT 이장발진기로 구동되는 SCR식 충전기 회로이다. 아울러 Soft start 회로와 동기회로 그리고 Pulse 증폭회로를 첨가시켜 보다 충전특성을 향상시켰으며 엄밀한 특성시험, 즉 지연회로 시험, 출력단자 개방시험, 단락시험, 출력단자 오결선시험등을 통해 여러가지 장해가 없음을 확인했다. 그리고 가급적 휴대가 가능하도록 소형화 시키면서 누구나 손쉽게 조작할 수 있는 간편하고 실용적인 충전기를 설계하는데 힘썼다. 그래서 다음과 같은 장점을 본래의 장점에다 부가시킬 수 있었다. (가) Soft start 회로를 첨가시켜 평균 30-50sec의 지연시간을 얻을 수 있었다. (나) 동기회로를 별도로 첨가시켜 Pulse 신호의 동기를 확실하게 할 수 있었다. (다) Pulse 증폭회로를 사용하여 SCR의 제어능력을 확실하게 할 수 있었다. 결론적으로 본 충전기는 Trickle 충전을 제외한 초충전 균등충전 부동충전 보정충전 급속충전등을 자유로이 할 수 있었고 소형 경량이고 취급이 간편하여 실용적이라고 본다. 그러나 여러가지 조건하에서의 현장실험을 다해보지 못한 것이 약간 아쉽다.

  • PDF

Safe Mode를 갖는 동기 클럭 발생 회로의 ASIC 구현 (ASIC Implementation of Synchronization Circuit with Safe Mode)

  • 최진호;강호용;전문석
    • 한국통신학회논문지
    • /
    • 제26권7B호
    • /
    • pp.1006-1012
    • /
    • 2001
  • 본 논문에서는 다른 클럭원들을 갖는 서로 다른 오실레이터에 의해 발생된 비동기 클럭을 입력으로 받아 동기신호로 변환시키는 기능과 그 중 어느 한 클럭이 동작하지 않더라도 동작하는 클럭을 계속 유지하여 클럭 중단의 위험을 제거한 안전모드를 추가한 기능의 구현을 기술한다. 특히, 통신 분야에서 ASIC으로 Chip을 개발할 때 다중 클럭의 사용은 필연적이며 비동기 신호를 동기신호로 변환하는 기능의 구현은 기본적이면서도 중요한 부분이다. 이 회로는 VHDL로 구현이 되었으며 다중 클럭 관련 ASIC 구현에 기본적으로 응용이 가능하다.

  • PDF

새로운 고속의 NCL 셀 기반의 지연무관 비동기 회로 설계 (Delay Insensitive Asynchronous Circuit Design Based on New High-Speed NCL Cells)

  • 김경기
    • 한국산업정보학회논문지
    • /
    • 제19권6호
    • /
    • pp.1-6
    • /
    • 2014
  • 지연 무관방식의 NCL 비동기 설계는 혁신적인 비동기 회로 설계 방식의 하나로써 견고성, 소비전력 그리고 용이한 설계의 재사용과 같은 많은 장접을 가지고 있다. 그러나, 기존의 NCL 게이트 셀들의 트랜지스터-레벨 구조들은 느린 스피드, 높은 영역 오버헤드, 높은 와이어(wire) 복잡도와 같은 약점 또한 가지고 있다. 따라서, 본 논문에서는 빠른 스피드, 낮은 영역 오버헤드, 낮은 와이더 복잡도를 위해서 트랜지스터 레벨에서 설계된 새로운 고속의 NCL 게이트 셀을 제안하고자 한다. 제안된 고속의 NCL 게이트 셀들은 회로 지연, 영역, 소모 전력에 의해서 기존의 다른 NCL 게이트 셀들과 비교되었다..

동기회로 설계를 위한 CMOS DFF의 준비시간과 유지시간 측정 (Measurement of Setup and Hold Time in a CMOS DFF for a Synchronizer)

  • 김강철
    • 한국전자통신학회논문지
    • /
    • 제10권8호
    • /
    • pp.883-890
    • /
    • 2015
  • 반도체 공정 기술의 발전으로 하나의 칩에 많은 코어가 포함되고 있으며, 전력이나 클럭 스큐 문제들을 해결하기 위한 방안으로 다른 주파수나 위상차를 가지고 있는 여러 개의 클럭을 사용하는 GALS 기법이 사용되고 있다. GALS에서는 송수신부 사이에서 동기화 문제를 해결하기 위하여 동기회로가 사용된다. 본 논문에서는 180nm CMOS 공정 파라미터를 사용하여 온도, 전원전압, 트랜지스터의 크기에 따라 동기회로 설계에 필요한 DFF의 준비시간(setup time)과 유지시간(hold time)를 측정하였다. HSPICE의 이분법을 이용한 모의실험 결과에서 준비시간과 유지시간의 크기는 전원 전압의 크기에 반비례하고, 온도에 비례하였다. 그리고 유지시간은 음의 값으로 측정되었다.

슬라이딩 상관기를 적용한 디지털 직접대역확산 송수신기의 설계 및 성능분석 (Design and Performance Analysis of sliding correlator digital DS-SS Transceiver)

  • 김성철;진고환
    • 한국정보통신학회논문지
    • /
    • 제16권9호
    • /
    • pp.1884-1891
    • /
    • 2012
  • 본 논문에서는 sliding상관기를 적용한 단문 메세지 서비스를 위한 대역확산 송수신기를 설계하고 대역확산 수신기에서 필수적인 PN코드 동기회로에 대한 성능을 분석하였다. 대역확산 시스템에 대한 이론적인 분석과 대역확산 수신기에 있어서 중요한 PN 코드 동기 회로에 대한 분석을 토대로 PN 코드 발생기, 클럭 발생을 위한 분주회로, 수신기에서의 PN 코드의 상관을 위한 슬라이딩 상관기 등을 Altera사의 칩 EPM7064 SLC44-10을 사용하여 FPGA화하였으며 디지털 설계가 용이하지 않은 주변회로인 슬라이딩 상관기에 필요한 PN코드 지연 클럭 발생회로, 동기 스위치제어회로, 데이터복조회로를 설계하여 전체적인 송수신기회로를 설계하였다. 설계된 회로를 실험을 통하여 송수신기의 성능을 평가 관찰하였다. 특히, 수신기에 있어서 역 확산을 위한 PN 신호의 동기과정의 성능 즉, 동기가 이루어 졌을 때의 동기 탐색/유지신호와 동기가 이루어지지 않았을 때의 게이트 지연시간으로 인한 동기 탐색/유지신호등의 결과를 통해 성능을 평가하였다. 슬라이딩 상관기의 경우 코드 동기를 위한 시간이 송수신 PN 코드의 불확정성이 클 경우 상당히 큼을 알 수 있었다.

디지털 스크린에서 작업기억의 음운고리를 촉진시키는 영어단어 제시 방법 (The way of displaying English words to facilitate phonological loops of working memory on the digital screen)

  • 권유안
    • 컴퓨터교육학회논문지
    • /
    • 제17권5호
    • /
    • pp.99-106
    • /
    • 2014
  • 본 연구는 영어 단어 학습의 핵심 인지기능인 작업기억의 음운고리를 적극적으로 활용하게 하는 영어 단어 제시 방법이 무엇이고 이 방법이 외국어 학습 동기 정도에 따라 효과가 다르게 나타나는지를 두실험을 통해 검증하였다. 실험1에서 학습자에게 음운고리를 최소 3회 사용하게 하는 제시 방법과 1회 사용하게 하는 제시 방법 그리고 자신이 제시 횟수 및 제시 시간을 조정할 수 있는 조건을 제시하였다. 실험1결과 3회 제시 조건이 1회 제시 조건에 비해 학습효과가 더 높게 나타났다. 실험2에서 외국어 학습 동기가 높은 집단과 낮은 집단에게 3회 제시 조건과 자기 조절 조건을 제시하여 학습 효과를 검증하였다. 실험2결과 고-동기 집단의 경우 제시 방법에 따른 학습의 정도는 차이가 없었지만, 저-동기 집단의 경우 자기 조절 조건에서 더 좋은 성과를 보였다. 이에 본 연구는 논의에서 컴퓨터 및 디지털 환경에서 영어 단어를 어떻게 제시해야 학습효과가 증진될 수 있는지를 제안하였다.

  • PDF

의사 NMOS 형태의 NCL 게이트를 사용한 고속의 비동기 회로 설계 및 구현 (Design and Implementation of Asynchronous Circuits using Pseudo-NMOS NCL Gates)

  • 김경기
    • 한국산업정보학회논문지
    • /
    • 제22권1호
    • /
    • pp.53-59
    • /
    • 2017
  • 본 논문에서는 회로에서의 지연 시간을 줄이기 위해서 사용되는 의사 NMOS (pseudo-NMOS) 구조를 결합한 새로운 지연 무관 방식의 고속 비동기 회로 설계를 제안하고자 한다. 기존의 대표적인 지연 무관 방식의 NCL 비동기 회로 설계는 고신뢰성, 저전력 그리고 반도체 공정 기술에 의존하지 않고 회로를 재사용할 수 있는 용이성 등 많은 장점을 가지고 있다. 그러나 기존의 NCL 게이트 셀들의 트랜지스터-레벨 구조들은 많은 복잡한 구조로 인해서 회로 지연의 증가를 가져온다. 따라서 본 논문에서는 고속의 새로운 NCL 게이트와 비동기 파이프라인(pipeline) 구조를 제안하였다. 제안된 방법은 SK-Hynix $0.18{\mu}m$ 공정에서 설계된 $4{\times}4$ 곱셈기를 통해서 적용되었고, 설계된 곱셈기는 모든 경우의 데이터 입력에 대한 전력과 지연이 측정되었고, 기존 NCL 방법과 비교되었다. 실험 결과는 제안된 NCL 구조가 기존의 NCL 구조보다 지연에서 85% 감소함을 보여주었다.