• 제목/요약/키워드: 공정지연

검색결과 697건 처리시간 0.027초

충적층 입자 특성을 고려한 수평집수정 굴착 속도 추정 (Estimation of Drilling Velocity for Horizontal Wells Based on Alluvial Sediment Characteristics)

  • 김규범;이정운;이치형
    • 지질공학
    • /
    • 제25권2호
    • /
    • pp.273-280
    • /
    • 2015
  • 강변여과수의 수평집수정 시공시 불균질성 지층에 의한 굴착 지연 등은 전체 굴착 공정에 영향을 미칠 수 있다. 본 연구에서는 안성천 지역에서 시공 중인 수평집수정의 굴착 과정에서 심도별로 취득된 입도분석 자료, 균등계수, 곡률계수를 활용하여 실제 굴착 속도를 추정하는 방안을 제시하였다. 균등계수와 곡률계수를 입력인자로 사용한 회귀식을 도출한 후 타 수평집수정에 적용한 결과, 조립질이면서 분급이 양호한 지층에 추정식이 잘 맞는 것으로 나타났다. 본 연구 결과는 중소규모의 하천을 대상으로 개발된 만큼, 향후 대하천 주변의 굴착 정보를 활용하여 추정식을 보완한다면 보다 정확한 설계 및 효율적인 시공 관리가 가능할 것이다.

회분식과 연속식에 의한 루테린 생산 및 루테린의 항균 특성 (Production of Reuterin by Batch and Continuous Reactor and Antimicrobial Characteristics of Reuterin)

  • 염은미;김지연;신현경;지근억
    • 한국식품과학회지
    • /
    • 제36권1호
    • /
    • pp.111-115
    • /
    • 2004
  • Lactobacillus reuteri는 혐기적 조건에서 글리세롤을 대사하여 강력한 항균물질인 루테린을 생산한다. 본 연구의 목적은 다양한 조건에서 루테린의 생산성을 비교 연구하는 것이었다. 회분식 배양에서 $32,\;37,\;42^{\circ}C$에서 비교하였을 때 온도가 높을 수록 시간당 생산되는 량은 많았고 생산이 더 빠른 시간내에 둔화되었으며 생산되는 총량이 더 많았다. 다양한 아미노산을 첨가한 상황에서 생산된 루테린 활성을 조사하였을 때 proline을 제외하고 대부분의 아미노산은 루테린 활성을 저하시켰다. 생산된 루테린은 다양한 식중독균의 사멸을 유도하였다. 생산성을 증가시키기 위하여 L. reuteri 세포를 반응기에 현탁시키고 글리세롤 용액을 연속적으로 통과시켰다. 회분식에 비교하여 연속식 공정으로 루테린 생산성은 현저히 증가하였다.

다중전원 SoC용 저전력 단일전원 Level-Up/Down Shifter (Low Power Level-Up/Down Shifter with Single Supply for the SoC with Multiple Supply)

  • 우영미;김두환;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제8권3호
    • /
    • pp.25-31
    • /
    • 2008
  • 본 논문은 다중전원공급 SoC(System-on-Chip)에 사용될 저전력 단일전원 level-up/down shifter를 제안한다. 제안된 회로는 다양한 전원을 사용하는 IP간의 신호의 인터페이스 회로로 사용할 수 있으며, 단일전원을 사용함으로써 저전력으로 동작하고 시스템의 전원배선과 레이아웃의 복잡도 및 지연시간이 감소하는 장점을 가지고 있다. 제안된 level-up/down shifter는 각각 IP간에 신호들이 level-up 일 때는 500MHz 입력 주파수에서 동작하고 level-down일 때는 1GHz에서 동작하도록 설계했다. I/O 회로에 level-up/down shifter를 사용하면 시스템간의 신호를 연결할 때 잡음에 강하다는 사실도 검증했다. 시뮬레이션 결과는 0.18um CMOS 공정에서 각각 1.8V, 2.5V, 3.3V의 전원을 사용하여 검증했다.

속도정합 및 매개변수 조정을 사용한 전달정렬의 성능 및 가관측성 분석 (Transfer Alignment Using Velocity Matching/Parameter Tuning and Its Performance and Observability Analysis)

  • 양철관;박기영;김형민;심덕선
    • 한국항행학회논문지
    • /
    • 제19권5호
    • /
    • pp.389-394
    • /
    • 2015
  • 본 논문에서는 관성항법시스템의 전달정렬 기법인 속도정합에 대하여 지렛대 거리 오차와 속도 측정치의 시간 지연을 고려하였고, 시스템 레벨에서 성능을 향상시키기 위한 방법을 제안하였다. 먼저 확장형 칼만필터의 공정잡음과 측정잡음의 공분산 값에 따른 추정 성능을 분석하였다. 그리고 가관측성 분석을 통하여 방위각 자세 오차의 추정 성능을 향상시키기 위한 항체의 운항 조건을 제시하였고 시뮬레이션을 통하여 성능을 분석하였다. 방위각 자세 오차를 추정하기 위한 항체의 운항 조건을 분석하였는데 항체가 순항을 하는 경우에는 방위각 자세 오차를 추정하지 못하며 북측 혹은 동측 가속도가 있어야만 추정이 됨을 알 수 있었다.

SNCR 공정에서 요소수 분무 조건에 관한 수치 해석 (Numerical Analysis of Urea Injection Conditions in the Selective Non-Catalytic Reduction(SNCR) Process)

  • 정유진;정문헌;박기우;홍성길;정종현;손병현
    • 한국산학기술학회:학술대회논문집
    • /
    • 한국산학기술학회 2012년도 춘계학술논문집 1부
    • /
    • pp.356-359
    • /
    • 2012
  • SNCR 기술은 SCR에 비해 탈질 효율은 떨어지지만 촉매없이 고온 배출가스에 NH3 또는 요소수를 직접 분사하여 질소와 물로 환원시키는 방법이므로 초기 투자비 및 운영비가 적어 최근 국내 대다수의 소각장, 산업용 보일러 등에 널리 적용되고 있다. 단, SNCR 기술은 급격한 온도 강하나 접근의 불용이성, 불균일한 혼합, 액적의 증발시간 지연, 불균일한 운전 조건 등의 영향을 크게 받으며, 특히 반응 온도가 가장 중요한 변수로서 최적 반응 온도 영역대가 약 800~$1,000^{\circ}C$라는 점에서 이상적인 반응 온도 조건을 찾아서 환원제를 분무하는 것이 매우 중요하다. 이에 본 연구에서는 열유동 전산해석을 통해 스토커식 소각로의 폐기물 성상별 화염 온도 분포를 예측하고 적정 반응 온도 영역을 확인하여 요소수 주입 고도를 선정, 폐기물 성상별 분무 조건을 확립하고자 수치 해석적 연구를 수행하였다. 폐기물 성상(고질/중질/저질 폐기물)별로 화염 온도를 예측한 결과, 최적 반응 온도 영역대가 약 800~$1,000^{\circ}C$, 폐기물 성상의 심한 변화 때문에 소각로의 효율적인 연소 조건 제어에 어려움 등을 고려하여 약 700~$1,000^{\circ}C$ 온도 영역대를 환원제 분무 온도로 선정하였다. 폐기물별로 발열량에 따른 화염 온도가 모두 다르기 때문에 환원제 분무 위치를 3지점으로 선정하여 각 지점별로 분무 운전 조건을 확립하였다.

  • PDF

패턴 탐색 기법을 사용한 Multiplierless 리프팅 기반의 웨이블릿 변환의 설계 (Design of Multiplierless Lifting-based Wavelet Transform using Pattern Search Methods)

  • 손창훈;박성모;김영민
    • 한국멀티미디어학회논문지
    • /
    • 제13권7호
    • /
    • pp.943-949
    • /
    • 2010
  • 본 논문은 하드웨어 곱셈 연산을 최적화하여 리프팅 기반의 9/7 웨이블릿 필터의 개선된 VLSI의 구조를 제안한다. 제안한 구조는 범용 곱셈기를 사용하는 기존의 리프팅 기반의 웨이블릿 필터와 비교하여 화질의 열화 없이 보다 적은 로직과 전력소모를 갖는다. 본 논문은 Pattern search 기반의 Lefevre 알고리즘을 이용하여 하드웨어 구조를 개선한다. 제안한 구조는 범용의 곱셈기를 단순한 shift-add 연산으로 대체하여 하드웨어 구현을 단순하게 하고 계산 속도를 빠르게 한다. 제안한 구조와 기존의 구조를 Verilog HDL을 이용하여 구현하고 비교 실험하였다. 두 구조는 0.18um 디지털 CMOS 공정의 스탠다드 셀을 이용하여 합성된다. 제안한 구조는 200MHz의 합성 타겟 클록 주파수에서 기존의 구조에 비해 면적, 전력소모와 최대 지연시간이 각각 약 51%, 43%와 30%로 감소하였다. 구현 결과를 통해 제안한 구조가 범용의 곱셈기 블록을 사용한 기존의 구조보다 스탠다드 셀을 이용한 ASIC 구현에 보다 적합하다는 것을 보여준다.

댐 공사에서의 Fast Track을 적용한 생애주기분석에 관한 연구 (The Study on Application of Fast Track Method for Dam Project Life Cycle′s Analysis)

  • 윤재호;문영일
    • 한국수자원학회논문집
    • /
    • 제36권5호
    • /
    • pp.715-724
    • /
    • 2003
  • 이 연구의 목적은 사회간접자본의 대표적인 시설인 댐과 같이 기획, 조사, 타당성분석 단계에서부터 설계, 계약, 시공 및 유지관리단계까지 건설 생애주기가 긴 경우 Risk에 노출되는 시간 또한 길어져 건설기간 지연에 따른 비용증가는 물론 적기 미 준공시의 증액비용과 이용연기에 따른 편익손실로 국가 전체의 경쟁력을 저하시킴으로 이들 문제점을 감소시키는 방법을 모색하는 것이다. 이에 본 연구에서는 생애주기 각 단계별로 경제성분석을 통한 공기와 비용을 연계 분석하여 효율적이고 체계적인 사업수행단계 및 건설공정 Network모델을 도출하고 이 성과를 토대로 생애주기분석에 있어 Fast Track기법을 적용하는 하나의 새로운 방안으로 제안하고자 한다.

저전력 FIR 필터를 위한 새로운 파이프라인 아키텍쳐 (New Pipeline Architecture for Low Power FIR Filter)

  • 백우현;기훈재;유장식;이상원;김수원
    • 전자공학회논문지D
    • /
    • 제36D권1호
    • /
    • pp.63-73
    • /
    • 1999
  • 본 논문에서는 저전력/고속 디지털 FIR 필터를 위한 새로운 파이프라인 구조를 제안한다. 제안된 파이프 라인 구조는 입력 데이터와 계수간 곱셈의 일부를 입력 지연단에서 수행하도록 하는 리타이밍 기법을 사용하여 속도를 향상시켰으며 공급전압을 낮추는 방법을 병행하여 전력을 감소시켰다. 제안된 파이프라인 구조를 적용하여 PRML 디스크 드라이브용 8 탭 FIR 필터를 설계하고 0.8${\mu}m$ CMOS 공정을 이용하여 제작하였다. 실험결과 설계된 FIR 필터는 3.3.V에서 최대 192 MHz까지 동작하였으며 이 때 1.22 mW/MHz의 전력을 소모하였다. 결과적으로 제안된 구조의 FIR 필터는 기존의 구조에 비해 약 16%의 속도가 향상되었으며 같은 데이터 처리능력을 가질 때 약 23%의 전력 감소 효과를 갖는다.

  • PDF

SWOT 분석을 통한 건설기업의 공기경쟁력 강화 전략 (Competitive Advantage Strategy of Construction Duration by SWOT Analysis)

  • 김선국;이현수;류한국
    • 한국건설관리학회논문집
    • /
    • 제7권2호
    • /
    • pp.109-117
    • /
    • 2006
  • 건설산업의 경쟁은 신규 건설시장 축소, 최저가 입찰제도, 주 5일근무제도, 후분양제도의 도입 등에 따라 더욱 심화되고 있다. 이러한 건설환경의 급격한 변화는 산업의 주축을 이루고 있는 건설사들로 하여금 변화에 적응하고 더 나아가 새로운 환경을 선도하기 위한 다각적인 노력을 요구하고 있다. 그러나 건설공사는 공기지연을 유발하는 수많은 불확실성이 존재하고 있으며 이러한 불확실성에 대한 인식과 그에 따른 체계적인 전략수립과 관리가 부진한 경우 건설공사의 공기경쟁력을 확보하는 것은 매우 어렵다. 이에 본 연구는 적정 공사기간의 확보, 공기단축의 필요성, 기존의 공정전략 수립에 대한 연구가 부족함을 인식하고 건설사의 전반적인 전략 수립이 아닌 공기경쟁력 확보 측면에서 연구의 범위를 한정하였다. 본 연구는 건설산업의 대내외적 환경 분석과 SWOT 분석을 통하여 공기경쟁력 확보를 위한 전략을 수립하고 이를 이행하기 위한 선결과제를 도출하는 것을 목적으로 한다.

3.3V 8-bit 200MSPS CMOS Folding/Interpolation ADC의 설계 (Design of a 3.3V 8-bit 200MSPS CMOS Folding/Interpolation ADC)

  • 나유삼;송민규
    • 대한전자공학회논문지SD
    • /
    • 제38권3호
    • /
    • pp.198-204
    • /
    • 2001
  • 본 논문에서는 CMOS로 구현된 3.3V 8-bit 200MSPS의 Folding / Interpolation 구조의 A/D 변환기를 제안한다. 회로에 사용된 구조는 FR(Folding Rate)이 8, NFB(Number of Folding Block)가 4, Interpolation rate 이 8이며, 분산 Track and Hold 구조를 회로를 사용하여 Sampling시 입력주파수를 Hold하여 높은 SNDR을 얻을 수 있었다. 고속동작과 저 전력 기능을 위하여 향상된 래치와 디지털 Encoder를 제안하였고 지연시간 보정을 위한 회로도 제안하였다. 제안된 ADC는 0.35㎛, 2-Poly, 3-Metal, n-well CMOS 공정을 사용하여 제작되었으며, 유효 칩 면적은 1070㎛×650㎛ 이고, 3.3V전압에서 230mW의 전력소모를 나타내었다. 입력 주파수 10MHz, 샘플링 주파수 200MHz에서의 INL과 DNL은 ±1LSB 이내로 측정되었으며, SNDR은 43㏈로 측정되었다.

  • PDF