• 제목/요약/키워드: switching-mode

검색결과 1,345건 처리시간 0.034초

VHDL을 이용한 PWM 컨버터의 구현 (Embodiment of PWM converter by using the VHDL)

  • 백공현;주형준;이효성;임용곤;이흥호
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2002년도 추계학술대회 논문집 전기기기 및 에너지변환시스템부문
    • /
    • pp.197-199
    • /
    • 2002
  • The invention of VHDL(Very High Speed Integrated Circuit Hardware Description Language), Technical language of Hardware, is a kind of turning point in digital circuit designing, which is being more and more complicated and integrated. Because of its excellency in expression ability of hardware, VHDL is not only used in designing Hardware but also in simulation for verification, and in exchange and conservation, composition of the data of designs, and in many other ways. Especially, It is very important that VHDL is a Technical language of Hardware standardized by IEEE, intenational body with an authority. The biggest problem in modern circuit designing can be pointed out in two way. One is a problem how to process the rapidly being complicated circuit complexity. The other is minimizing the period of designing and manufacturing to survive in a cutthroat competition. To promote the use of VHDL, more than a simple use of simulation by VHDL, it is requested to use VHDL in composing logical circuit with chip manufacturing. And, by developing the quality of designing technique, it can contribute for development in domestic industry related to ASIC designing. In this paper in designing SMPS(Switching mode power supply), programming PWM by VHDL, it can print static voltage by the variable load, connect computer to chip with byteblaster, and download in Max(EPM7064SLCS4 - 5)chip of ALTER. To achieve this, it is supposed to use VHDL in modeling, simulating, compositing logic and product of the FPGA chip. Despite its limit in size and operating speed caused by the specific property of FPGA chip, it can be said that this method should be introduced more aggressively because of its prompt realization after designing.

  • PDF

피드백 제어 정보 및 알고리즘을 이용한 ABR 서비스 트래픽제어 (An ABR Service Traffic Control of Using feedback Control Information and Algorithm)

  • 이광옥;최길환;오창윤;배상현
    • 인터넷정보학회논문지
    • /
    • 제3권3호
    • /
    • pp.67-74
    • /
    • 2002
  • ATM은 패킷 데이터 서비스 통신에 적합한 통신방식으로 데이터, 음성, 영상 등의 서비스를 동시에 지원할 수 있다. 이러한 ATM의 QoS를 보증하기 위해서는 패킷 데이터를 전송하는 소스 비율에 대해 네트워크 초과적조 조건을 조절하는 것이 필요한데 대부분의 제어알고리즘이 임계값을 기반으로 한 피드백 제어방식이다. 그러나 실시간 음성 트래픽과 같은 서비스는 네트워크 상에서 데이터 서비스 동안에 동적인 연결이 설정되고 종료될 수 있으므로 피드백 제어정보가 지연된다면 고속으로 서비스된 음성 데이터에 대한 품질은 소스와 목적지 사이의 시간 지연으로 인해 손실될 수 있다. 본 논문에서 제시한 최소평균제곱오차에 근거를 둔 제어 알고리즘은 예시적인 피드백 제어로 피드백 제어를 위해 미지함수의 기울기와 버퍼크기를 이용하여 미래의 버퍼크기를 예측하려 하였으며 시뮬레이션 결과 본 논문에서 제시한 제어 알고리즘은 효과적임이 증명되었다.

  • PDF

순환 행렬 분해에 의한 DCT/DFT 하이브리드 구조 알고리듬 (DCT/DFT Hybrid Architecture Algorithm Via Recursive Factorization)

  • 박대철
    • 융합신호처리학회논문지
    • /
    • 제8권2호
    • /
    • pp.106-112
    • /
    • 2007
  • 본 논문은 순환 행렬 분해에 의한 DCT와 DFT의 고속 계산을 위한 하이브리드 아키텍쳐 알고리듬을 제안한다. DCT-II와 DFT 변환 행렬의 순환 분해는 알고리듬적으로 구현하기가 유사한 구조를 제공하며 이것은 단순히 스위칭 모드의 제어에 의해 공통 아키텍쳐를 사용할 수 있게 한다. 두 변환간의 연계는 행렬 순환 공식에 기초하여 유도되었다. DCT/DFT 행렬 분해를 위한 하이브리드 구조 설계를 가능하도록 생성 행렬, 삼각함수 항등식 과 관계식을 사용하여 유도되었다. DCT/DFT 하이브리드 아키텍쳐를 수용하는 쿨리-투키 유형의 고속처리 아키텍쳐에 대한 데이터 흐름도를 작성하였다. 이 데이터 흐름도로부터 적절한 크기의 N에 대해 제안한 알고리듬의 계산 복잡도는 기존의 고속 DCT 알고리듬과 비교할만하다. 다른 직교변환 계산에 FFT 구조의 다중 모드 사용 확장을 위해 좀더 확장된 연구가 필요하다.

  • PDF

시그마 델타 변조에 의한 LED 드라이버의 입력 콘트롤러 설계 (Delta Sigma Modulation of Controller Input Signal for the LED Light Driver)

  • 엄기홍
    • 한국인터넷방송통신학회논문지
    • /
    • 제16권2호
    • /
    • pp.151-155
    • /
    • 2016
  • 우리는 이 논문에서 ADPCM (adaptive differential pulse code modulation)을 적용함으로써 디밍 콘트롤러를 갖는 LED 드라이버의 설계를 제시한다. ADPCM 장비는 고해상도를 가지고 LED 전류를 정확하게 제어하며, 고조파 전류 펄스의 퍼짐으로 인하여 초래되는 RFI 를 감소시켜 준다. 또한 제어 동작의 정밀도를 높여준다. 이 연구에서 LED에 펄스 전류를 인가함으로써 고효율 에너지의 LED를 제어하는 디지털 제어회로의 설계를 제시한다. 우리가 설계한 LED 전류구동시스템은 디지털 제어 부와 아날로그 SMPS (스위치 모드 파워 서플라이)를 별도로 구현한 두개의 시스템이다. 입력레벨이 0.7 인 경우의 시뮬레이션 결과는 시그마 델타 변조를 하여 얻은 D/A 컨버터의 출력을 나타내었다. 개수가 510 개인 펄스신호의 경우 0.15 % 의 정밀도를 얻을 수 있었다.

SMB(Simulated Moving Bed)를 이용한 IgY(Immunoglobulin Yolk) 분리의 전산모사 (Simulation of IgY(Immunoglobulin Yolk) Purification by SMB(Simulated Moving Bed))

  • 송성문;김인호
    • Korean Chemical Engineering Research
    • /
    • 제49권6호
    • /
    • pp.798-803
    • /
    • 2011
  • 난황에 포함된 IgY는 포유동물에 있는 바이러스나 항원에 반응하는 항체와 같은 역할을 한다. IgY 분리를 위해 난황을 전처리한 후 3-zone SMB를 이용하여 지질단백질들로 부터 분리하는 전산모사연구를 수행하였다. 회분식 크로마토그래피와 pulse input method(PIM) 실험을 이용하여 전산모사 매개변수와 흡착 등온식을 얻었다. Aspen simulator를 이용하여 전산모사를 수행하여 IgY를 분리할 수 있는 SMB 운전조건을 다음과 같이 제시할 수 있었다. 삼각형 이론의 $m_2$$m_3$ 값은 각각 0.18, 1.0이고 스위칭 타임은 419 초이었다. 전산모사 결과 raffinate의 IgY 순도가 98.39%이고 두번째 싸이클에서 순도가 정상상태에 도달하였다.

유한변형과 굽힘효과가 고려된 3차원 보-기둥요소에 의한 공간구조물의 분기좌굴해석 (A Bifurcation Analysis of Space Structures by Using 3D Beam-Column Element Considering Finite Deformations and Bowing Effect)

  • 이경수;한상을
    • 한국전산구조공학회논문집
    • /
    • 제22권4호
    • /
    • pp.307-314
    • /
    • 2009
  • 본 논문은 기하학적 비선형성을 가진 보존적 단일 하중 매개변수의 탄성 상태 공간구조의 탄성 분기 좌굴해석을 위한 공간프레임의 정식화, 분기경로 추적을 위한 pin-pointing 및 분기경로 전환알고리즘을 기술하고 있다. 복잡한 좌굴 후 거동특성을 파악하기 위한 본 연구의 공간프레임요소는 오일러리안 좌표계에 의한 유한회전이론으로 강체변형을 계산하였고, 굽힘효과가 고려된 보-기둥식을 적용하여 적은 개수의 요소의 사용으로도 정해를 얻을 수 있도록 하였으며, 후좌굴해석과 같은 고도의 비선형해석을 수행하기 위해 기하강성행렬의 모멘트에 대한 영향을 고려하였다. 분기좌굴에 의한 좌굴후 평형상태인 주경로와 분기경로의 pin-pointing 알고리즘으로 특이점을 계산하였으며, 고유치 및 고유모드를 이용한 본 연구의 수치알고리즘에 의해 분기경로를 추적하였다. 분기좌굴 해석예제로 평면프레임, 평면아치 및 공간돔에 대한 분기좌굴 해석을 수행하여 본문에서 제시한 수치해석법의 정확성 및 적용성을 검증한다.

유비쿼터스 RCP 상호작용을 위한 다감각 착신기능모듈의 개발 (A Development of Multi-Emotional Signal Receiving Modules for Ubiquitous RCP Interaction)

  • 장경준;정용래;김동욱;김승우
    • 제어로봇시스템학회논문지
    • /
    • 제12궈1호
    • /
    • pp.33-40
    • /
    • 2006
  • We present a new technological concept named RCP (Robotic Cellular Phone), which combines RT and CP. That is an ubiquitous robot. RCP consists of 3 sub-modules, RCP Mobility, RCP interaction, and RCP Integration. RCP Interaction is the main focus of this paper. It is an interactive emotion system which provides CP with multi-emotional signal receiving functionalities. RCP Interaction is linked with communication functions of CP in order to interface between CP and user through a variety of emotional models. It is divided into a tactile, an olfactory and a visual mode. The tactile signal receiving module is designed by patterns and beat frequencies which are made by mechanical-vibration conversion of the musical melody, rhythm and harmony. The olfactory signal receiving module is designed by switching control of perfume-injection nozzles which are able to give the signal receiving to the CP-called user through a special kind of smell according to the CP-calling user. The visual signal receiving module is made by motion control of DC-motored wheel-based system which can inform the CP-called user of the signal receiving through a desired motion according to the CP-calling user. In this paper, a prototype system is developed far multi-emotional signal receiving modes of CP. We describe an overall structure of the system and provide experimental results of the functional modules.

다수 라디오와 채널을 갖는 무선통신망에서 채널경쟁을 고려한 라우팅 (Routing considering Channel Contention in Wireless Communication Networks with Multiple Radios and Multiple Channels)

  • 고성원;강민수;강남희;김영한
    • 대한전자공학회논문지TC
    • /
    • 제44권5호
    • /
    • pp.7-15
    • /
    • 2007
  • 무선통신망에서 단일 라디오와 채널의 사용은 무선 노드의 반이중 전송 및 경로의 내부간섭으로 통신망의 처리율 및 단대단 지연 특성을 저하시킨다. 또한, 채널경쟁기반의 무선통신망에서 임의노드 주변에 동일 채널을 경쟁하는 노드가 많으면 경쟁으로 인한 대역폭 감소와 전송 충돌로 인한 지연이 발생하여 통신망의 성능을 저하시킨다. 본 논문에서는 다수 라디오와 채널을 사용하여 무선노드의 전이중전송이 가능하게 하고 경로내부간섭을 배제할 수 있도록 라디오와 채널의 기능을 설정하고 큐잉이론의 해석모델을 이용하여 무선구간의 채널 경쟁 및 충돌을 반영한 무선구간 메트릭 ccf 및 ccf와 함께 채널변경지연, 경로내부간섭을 반영한 경로설정 메트릭 MCCR을 제안한다. MCCR과 MCR을 시뮬레이션을 사용하여 비교하였으며 MCCR을 사용하여 설정한 경로가 MCR보다 통신망 성능을 향상시키는 결과를 얻었다.

3개의 스위치를 이용한 벅-부스트 컨버터 설계 (A Design of Three Switch Buck-Boost Converter)

  • 구용서;정준모
    • 전기전자학회논문지
    • /
    • 제14권2호
    • /
    • pp.82-89
    • /
    • 2010
  • 본 논문에서는 기존의 벅-부스트 컨버터의 효율 보다 높은 효율을 갖는 세 개의 DTMOS 스위칭 소자를 사용한 벅-부스트 컨버터를 제안하였다. 낮은 온-저항을 갖는 DTMOS 스위칭 소자를 사용하여 전도 손실을 줄이도록 설계하였다. DTMOS 스위칭 소자의 문턱 전압은 게이트 전압이 증가함에 따라 감소하고 그 결과 표준 MOSFET보다 전류 구동 능력이 높다. 제안한 컨버터는 넓은 출력 전압 범위와 높은 전류 레벨에서 높은 전력 변환 효율을 갖기 위해 PWM 제어법을 이용하였다. 제안한 컨버터는 최대 출력전류 300mA, 입력 전압 3.3V, 출력 전압 700mV~12V, 1.2MHz의 스위칭 주파수, 최대 효율 90% 갖는다. 1mA이하의 대기모드에서도 높은 효율을 구현하기 위하여 LDO를 설계하였다.

S급 전력 증폭기 응용을 위한 CMOS 대역 통과델타 시그마 변조기 및 전력증폭기 (A CMOS Band-Pass Delta Sigma Modulator and Power Amplifier for Class-S Amplifier Applications)

  • 이용환;김민우;김창우
    • 한국통신학회논문지
    • /
    • 제40권1호
    • /
    • pp.9-15
    • /
    • 2015
  • S급 전력 증폭기 응용을 위한 CMOS 대역 통과 델타 시그마 변조기(BPDSM)와 캐스코드 E급 전력 증폭기를 설계 및 제작 하였다. 대역 통과 델타 시그마 변조기는 1 GHz의 샘플링 주파수로 250 MHz의 입력 신호를 펄스폭 변조 방식의 디지털 신호로 변조하며 양자화 잡음을 효과적으로 제거하였다. 대역 통과 델타 시그마 변조기는 25 dB의 SQNR을 가지며 1.2 V 전원 전압에서 24 mW의 전력을 소비한다. 캐스코드 E급 전력 3.3V 전원에서 동작하며 최대 18.1 dBm의 출력 전력을 가지며 25%의 드레인 효율을 보였다. 두 회로 모두 동부 0.11 um RF CMOS 공정으로 제작되었다.