• Title/Summary/Keyword: sub-micron 패터닝

Search Result 5, Processing Time 0.019 seconds

사파이어 기판에 sub-micron급 패터닝을 위한 나노 임프린트 리소그래피 공정

  • Park, Hyeong-Won;Byeon, Gyeong-Jae;Hong, Eun-Ju;Lee, Heon
    • Proceedings of the Materials Research Society of Korea Conference
    • /
    • 2009.05a
    • /
    • pp.50.2-50.2
    • /
    • 2009
  • 사파이어는 질화물계 광전자소자 제작 시 박막 성장 기판으로 주로 사용되어 최근 그 중요성이 부각되고 있다. 특히 미세 패턴이 형성된 사파이어 기판을 이용하여 질화물계 발광다이오드 소자를 제작하면 빛의 난반사가 증가하여 광추출효율에 큰 개선이 나타난다. 또한 사파이어는 화학적 안정성이 뛰어나고, 높은 강도를 지녀 나노임프린트 등 여러 가지 패터닝 공정에서 패턴 형성 몰드로도 응용될 수 있다. 그러나 이와 같은 사파이어의 화학적 안정성으로 인하여 sub-micron 크기의 미세 패턴을 형성하기 힘들며, 현재 사파이어의 패턴은 micron 크기로 제한되어 사용되고 있다. 본 연구에서는 나노임프린트 리소그라피(NIL)를 사용하여 사파이어 웨이퍼의 c-plane위에 sub-micron 크기의 hole 패턴 및 pillar 패턴을 형성하였다. 우선 Hole 패턴을 형성하기 위해 사파이어 기판 위에 금속 hard mask 패턴을 UV 임프린트 공정과 etch 공정을 통해 형성하였다. 그리고 이 금속 패턴을 mask로 사파이어를 ICP 식각을 하여 hole 패턴을 형성하였다. 또한 Pillar 패턴을 형성하기 위해 lift-off 공정을 이용하여 금속 마스크 패턴을 형성하였고 이를 ICP 식각을 통해 사파이어 기판 위에 pillar 패턴을 형성하였다.

  • PDF

질화물 계 발광다이오드의 광추출 향상을 위한 투명전극 패터닝 공정

  • Byeon, Gyeong-Jae;Hong, Eun-Ju;Hwang, Jae-Yeon;Lee, Heon
    • Proceedings of the Korean Institute of Surface Engineering Conference
    • /
    • 2008.11a
    • /
    • pp.79-80
    • /
    • 2008
  • 최근 질화물 계 발광다이오드의 광추출효율을 향상시키기 위하여 발광다이오드의 발광면을 texturing하는 연구가 진행되고 있다. 본 연구에서는 직접 패터닝 방식인 나노 임프린팅 공정을 이용하여 blue 발광다이오드의 indium tin oxide (ITO) 투명전극 층에 sub-micron 크기의 hole이 주기적으로 정렬된 구조의 폴리머 패턴을 형성하였으며 임프린팅 공정 후 건식 식각 공정을 통해서 ITO 층을 식각하였다. 그 결과 ITO 투명전극 층에 발광다이오드의 광추출효율을 향상시키기 위한 sub-micron 급의 주기적인 hole 패턴이 형성되었다.

  • PDF

Fabrication of Sub-Micron Size $Al-AlO_x-Al$ Tunnel Junction using Electron-Beam Lithography and Double-Angle Shadow Evaporation Technique (전자빔 패터닝과 double-angle 그림자 증착법을 이용한 sub-micron 크기의 $Al-AlO_x-Al$ 터널접합 제작공정개발)

  • Rehmana, M.;Choi, J.W.;Ryu, S.J.;Park, J.H.;Ryu, S.W.;Khim, Z.G.;Song, W.;Chong, Y.
    • Progress in Superconductivity
    • /
    • v.10 no.2
    • /
    • pp.99-102
    • /
    • 2009
  • We report our development of the fabrication process of sub-micron scale $Al-AlO_x-Al$ tunnel junction by using electron-beam lithography and double-angle shadow evaporation technique. We used double-layer resist to construct a suspended bridge structure, and double-angle electron-beam evaporation to form a sub-micron scale overlapped junction. We adopted an e-beam insensitive resist as a bottom sacrificing layer. Tunnel barrier was formed by oxidation of the bottom aluminum layer between the bottom and top electrode deposition, which was done in a separate load-lock chamber. The junction resistance is designed and controlled to be 50 $\Omega$ to match the impedance of the transmission line. The junctions will be used in the broadband shot noise thermometry experiment, which will serve as a link between the electrical unit and the thermodynamic unit.

  • PDF

Dry Etching of Pt/RuO$_{2}$ for Pb(Zr,Ti)O$_{3}$ by High Density Plasma (고밀도 플라즈마를 이용한 PZT용 Pt/RuO$_{2}$ 이중박막의 식각)

  • Lee, Jong-Geun;Park, Se-Geun
    • Journal of the Institute of Electronics Engineers of Korea SD
    • /
    • v.37 no.3
    • /
    • pp.1-5
    • /
    • 2000
  • Inductively coupled plasma (ICP) excited by a spiral planar antenna is used to etch elctrodes for PZT capacitors. Pt/RuO$_{2}$ bilayers are tested as bottom electrodes for PZT capacitors in order to utilize better leakage characteristics of Pt and easy etch characteristics of RuO$_{2}$ at the same time. The etch rates and selectivities to SiO$_{2}$ hard mask have been measured for each of Pt and RuO$_{2}$ in terms of various plasma conditions. As Cl$_{2}$ ratio increases in $O_{2}$/Cl$_{2}$ mixture, the etch rate of Pt increases while that of RuO$_{2}$ reaches the highest near 10 % of Cl$_{2}$. Optimum gas mixture ratio has been determined for etching Pt and RuO$_{2}$ bilayers sequentially, and sub-half micron patterning is demonstrated.

  • PDF

Fabrication of Micron-sized Organic Field Effect Transistors (마이크로미터 크기의 유기 전계 효과 트랜지스터 제작)

  • Park, Sung-Chan;Huh, Jung-Hwan;Kim, Gyu-Tae;Ha, Jeong-Sook
    • Journal of the Korean Vacuum Society
    • /
    • v.20 no.1
    • /
    • pp.63-69
    • /
    • 2011
  • In this study, we report on the novel lithographic patterning method to fabricate organic thin film field effect transistors (OTFTs) based on photo and e-beam lithography with well-known silicon technology. The method is applied to fabricate pentacene-based organic field effect transistors. Owing to their solubility, sub-micron sized patterning of P3HT and PEDOT has been well established via micromolding in capillaries and inkjet printing techniques. Since the thermally deposited pentacene cannot be dissolved in solvents, other approach was done to fabricate pentacene FETs with a very short channel length (~30 nm), or in-plane orientation of pentacene molecules by using nanometer-scale periodic groove patterns as an alignment layer for high-performance pentacene devices. Here, we introduce $Al_2O_3$ film grown via atomic layer deposition method onto pentacene as a passivation layer. $Al_2O_3$ passivation layer on OTFTs has some advantages in preventing the penetration of water and oxygen and obtaining the long-term stability of electrical properties. AZ5214 and ma N-2402 were used as a photo and e-beam resist, respectively. A few micrometer sized lithography patterns were transferred by wet and dry etching processes. Finally, we fabricated micron sized pentacene FETs and measured their electrical characteristics.