• 제목/요약/키워드: single error correction

검색결과 130건 처리시간 0.025초

Correcting the Elastic-modulus Error of Quartz Glass Using Digital Speckle-pattern Interferometry

  • Ziyang Song;Weixian Li;Sijin Wu;Lianxiang Yang
    • Current Optics and Photonics
    • /
    • 제7권4호
    • /
    • pp.337-344
    • /
    • 2023
  • Three-point bending is the main method for measuring the elastic modulus of a thin plate. Although various displacement transducers may be used to measure the bending, these are single-point measurements, and it is difficult to eliminate the error caused by eccentric load and shear force. Error-correction models for the elastic modulus of quartz glass using digital speckle interferometry are proposed for eccentric load and shear force. First, the positional misalignment between maximum deflection and load is analyzed, and the error caused by eccentric load is corrected. Then, the additional displacement caused by shear force at different positions of the quartz glass plate is explored. The effect of shear deformation is also corrected, by measuring two points. Since digital speckle interferometry has the advantage of full-field measurement, it can simultaneously obtain deflection data for multiple points to realize error correction. Experimental results are presented to demonstrate that the proposed model can effectively correct the measurement error of the elastic modulus.

가변 이득을 가지는 단상 PFC 디지털 제어기 (The Digital Controller of the Single-Phas Power Factor Correction(PFC) having the Variable Gain)

  • 정창용
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2000년도 전력전자학술대회 논문집
    • /
    • pp.163-167
    • /
    • 2000
  • This paper presents the digital control of single-phase power factor correction(PFC) converter which has the variable gain according to the condition of inner control loop error. Generally the gain of inner current control loop in single-stage PFC converter has a constant magnitude. This has a bad influence on the power factor because current loop doesn't operate smoothly in the condition that input voltage is low In particular a digital controller has more time delay than an analog controller and degrades This drops the phase margin of the total digital PFC system,. It causes the problem that the gain of current control loop isn't increased enough. In addition the oscillation happens in the peak value of the input voltage open loop PFC system gain changes according to ac input voltage. These aspects make the design of the digital PFC controller difficult The digital PFC controller presented in this paper has a variable gain of current control loop according to input voltage. The 1kW converter was used to verify the efficiency of the digital PFC controller.

  • PDF

해밍코드를 이용한 효율적인 Hybrid ARQ 시스템의 성능분석 (Performance Analysis of the Hybrid ARQ System Using Hamming Codes)

  • 박성경;김신영;강창언
    • 한국통신학회논문지
    • /
    • 제13권6호
    • /
    • pp.535-544
    • /
    • 1988
  • 본 논문에서는 유한 버터용량을 간는 SR(Selectice-Respeat) ARQ(Automatic-Repeat-Request)방식과 1개의 에러는 정정하고 2개의 에러를 검출하는(63, 56) 순환해밍 코드를 결합한 hybrid ARQ방식에 대하여 연구하였다. 컴퓨터 시뮬레이션 결과 1개의 에러를 정정함으로써 전송효율이 증가됨을 알 수 있었으며, 2개의 에러를 검출하여 재전송에 의해서 뒤바뀐 코드워드의 순서를 바로잡아 수신자(user)에게 전달함을 보여주었다. 성능분석에서는 FEC(Forward-Error-Correction)방식이나 이상적인 SR ARQ방식보다 본 시스템의 전송효율과 신뢰도가 우수하며 특히, 채널에러율이 $10^{-2}$~$10^{-3}$정도로 높은 경우 더욱 효율적임을 보여주었다.

  • PDF

재귀적 SPCPC에 반복적 복호법을 적용할 때 처리 이득이 성능에 미치는 영향 (Effect of Processing Gain on the Iterative Decoding for a Recursive Single Parity Check Product Code)

  • 전수원;김용철
    • 한국통신학회논문지
    • /
    • 제35권9C호
    • /
    • pp.721-728
    • /
    • 2010
  • 재귀적 구조의 SPCPC (single parity check product code)인 CAMC (constant amplitude multi-code) 는 반복적 복호를 행할 때 SPCPC에 비하여 오류 정정 성능이 우수하다. 본 논문에서는 대역확산 신호인 CAMC의 처리 이득이 성능 향상에 미치는 영향을 분석한다. 일반적인 곱 부호에서는 반복적 복호로 오류 정정 과정이 종료되지만, CAMC 는 반복적 복호 후의 역확산 과정에서 추가적으로 오류가 정정된다. 잔존하는 비트 오류의 수가 ($\sqrt{N}/2-1$)개 이하인 경우에는 (N은 코드워드의 길이), 역확산 과정에서 그 오류들은 모두 정정된다. 반복적 복호에서 EI (extrinsic information)의 분포 형태를 관찰한 결과, 초기의 EI 분포는 대체로 랜덤하나, 몇 회의 iteration 후에는 ($-E_{max}$) 혹은 ($+E_{max}$)의 이진 값으로 수렴한다. EI의 분포가 오류 정정의 진행 사항을 반영하는 점을 이용하는 iteration 제어 방법을 실험한 결과 Eb/No 에서 약 0.2 dB의 이득을 얻었다.

신경 회로망을 이용한 2비트 에러 검증 및 수정 회로 설계 (A Design of 2-bit Error Checking and Correction Circuit Using Neural Network)

  • 최건태;정호선
    • 한국통신학회논문지
    • /
    • 제16권1호
    • /
    • pp.13-22
    • /
    • 1991
  • 본 논문에서는 단층 구조 퍼셉트론 신경 회로망 모델을 사용하여 입력 데이타에서 발생한 2비트의 에러를 검증 및 수정하는 회로를 설계하였다. 순회 해밍 부호를 응용하여 6비트의 데이타 비트와 8비트의 체크 비트를 갖는(14, 6) 블럭 부호를 사용하였다. 모든 회로들은 이중 배선 CMOS 2$\mu$m 설계 규칙에 따라 설계되었다. 회로를 시뮬레이션한 결과. 2비트 에러 검증 및 수정 회로는 최대 67MHz의 입력주파수에서 동작함을 확인하였다.

  • PDF

A Low-Power ECC Check Bit Generator Implementation in DRAMs

  • Cha, Sang-Uhn;Lee, Yun-Sang;Yoon, Hong-Il
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제6권4호
    • /
    • pp.252-256
    • /
    • 2006
  • A low-power ECC check bit generator is presented with competent DRAM implementation with minimal speed loss, area overhead and power consumption. The ECC used in the proposed scheme is a variant form of the minimum weight column code. The spatial and temporal correlations of input data are analyzed and the input paths of the check bit generator are ordered for the on-line adaptable power savings up to 24.4% in the benchmarked cases. The chip size overhead is estimated to be under 0.3% for a 80nm 1Gb DRAM implementation.

OFDM 및 SC-CP 시스템에 대한 결정지향 방식의 평균위상에러 정정 (Correction of Mean Phase Error for OFDM and SC-CP Systems using Decision-Directed Method)

  • 김지헌;김환우
    • 대한전자공학회논문지TC
    • /
    • 제42권12호
    • /
    • pp.77-84
    • /
    • 2005
  • OFDM(Orthogonal Frequency Division Multiplexing) 및 SC-CP(Single Carrier with Cyclic Prefix) 방식은 문선 분야에서 각기 각광받고 있으며, 두 방식 모두 주파수 영역에서 효율적인 등화를 수행할 수 있는 장점을 지니고 있다. 무선 채널의 도플러 쉬프트 현상이 수반되는 경우 등화기만으로 온전히 왜곡 보상이 여의치 않을 수 있으며, 이에 따라 위상에러 추적회로와 등화기를 연동시켜 성능 향상을 도모할 수 있다. 본 논문에서는 평균위상에러의 효과를 기술하였고, 결정지향 방식의 평균위상 에러 추적회로와 proportional 등화기를 연동한 성능을 설계하였다. 아울러 시뮬레이션 결과를 통해 시스템의 성능 저하를 최소화하면서 추적회로의 연산 부담을 줄일 수 있음을 제시하였다.

다중기준국 방식을 이용한 GPS 반송파 상대측위 정확도 향상 (Improvement of Relative Positioning Accuracy with GPS Carrier Phase Using Multi-Base Station)

  • 이재원
    • 한국측량학회지
    • /
    • 제26권6호
    • /
    • pp.617-624
    • /
    • 2008
  • 일반적으로 단일기준국을 이용하는 실시간 동적(Real Time Kinematic) GPS는 무선모뎀을 통해 반송파 오차보정량을 이동국으로 전송하여 현장에서 바로 고정밀의 위치를 결정할 수 있다. 하지만 단일기준국 방식은 각 위성마다의 시간대별 반송파 측정값을 지속적으로 제공해야 하며, 전송장해와 모뎀간의 거리 따른 증가 등으로 위치정확도가 저하되는 단점이 있다. 본 논문은 이러한 단점을 보완하기 위해 3대 이상의 다중기준국을 활용한 네트워크 기반의 GPS 반송파 상대측위기술을 구현하였으며, Visual C++로 제작된 실시간 모니터링 프로그램을 이용하여 RTK 네트워크를 구성하였다. 네트워크 구성에서 얻어지는 다중기준국의 오차보정량 가운데 최적의 값을 자동으로 선택하고, GPS buoy 이동국에 적용하여 해수면 관측을 수행하였으며, 이를 통해 얻어진 해수면 변동량을 단일기준국과 비교, 분석하여 결과를 도출하였다.

Mixed-Domain Adaptive Blind Correction of High-Resolution Time-Interleaved ADCs

  • Seo, Munkyo;Nam, Eunsoo;Rodwell, Mark
    • ETRI Journal
    • /
    • 제36권6호
    • /
    • pp.894-904
    • /
    • 2014
  • Blind mismatch correction of time-interleaved analog-to-digital converters (TI-ADC) is a challenging task. We present a practical blind calibration technique for low-computation, low-complexity, and high-resolution applications. Its key features are: dramatically reduced computation; simple hardware; guaranteed parameter convergence with an arbitrary number of TI-ADC channels and most real-life input signals, with no bandwidth limitation; multiple Nyquist zone operation; and mixed-domain error correction. The proposed technique is experimentally verified by an M = 4 400 MSPS TI-ADC system. In a single-tone test, the proposed practical blind calibration technique suppressed mismatch spurs by 70 dB to 90 dB below the signal tone across the first two Nyquist zones (10 MHz to 390 MHz). A wideband signal test also confirms the proposed technique.

16-QAM-Based Highly Spectral-Efficient E-band Communication System with Bit Rate up to 10 Gbps

  • Kang, Min-Soo;Kim, Bong-Su;Kim, Kwang Seon;Byun, Woo-Jin;Park, Hyung Chul
    • ETRI Journal
    • /
    • 제34권5호
    • /
    • pp.649-654
    • /
    • 2012
  • This paper presents a novel 16-quadrature-amplitude-modulation (QAM) E-band communication system. The system can deliver 10 Gbps through eight channels with a bandwidth of 5 GHz (71-76 GHz/81-86 GHz). Each channel occupies 390 MHz and delivers 1.25 Gbps using a 16-QAM. Thus, this system can achieve a bandwidth efficiency of 3.2 bit/s/Hz. To implement the system, a driver amplifier and an RF up-/down-conversion mixer are implemented using a $0.1{\mu}m$ gallium arsenide pseudomorphic high-electron-mobility transistor (GaAs pHEMT) process. A single-IF architecture is chosen for the RF receiver. In the digital modem, 24 square root raised cosine filters and four (255, 239) Reed-Solomon forward error correction codecs are used in parallel. The modem can compensate for a carrier-frequency offset of up to 50 ppm and a symbol rate offset of up to 1 ppm. Experiment results show that the system can achieve a bit error rate of $10^{-5}$ at a signal-to-noise ratio of about 21.5 dB.