• 제목/요약/키워드: phase detector

검색결과 760건 처리시간 0.022초

패킷 대역 확산 블록 수신기의 성능 분석 (Performance Analysis of the Packet DS/SS Receiver using the BSP Methods)

  • 양대웅;강민구;박성경;홍대식;강창언
    • 한국통신학회논문지
    • /
    • 제19권1호
    • /
    • pp.47-55
    • /
    • 1994
  • 이 논문에서는 주파수 편차가 발생하는 채널에서 패킷 직접 대역확산(Direct-Sequence Spread Spectrum) 블록 수신기의 위상 반전 검출(Phase-jump detection) 오류 여부를 확인하는 PJED(Phase Jump Error Detector)의 성능을 고찰한다. 또한 정합 펄스 순간 추출기를 제시한다. 이동통신 채널상에서 발생하는 기존의 방식보다 간단한 구조를 갖는 정함펄스 순간 추출기를 제시한다. 이동통신 채널상에서 발생하는 주파수 편차는 패킷 DS/SS 블록 수신기를 사용함으로써 효율적으로 추정, 보상할 수 있는데 SNR(Signal to Noise Ratio)이 감소할수록 위상 반전 검출의 오류가 발생하며 이러한 위상 반전 검출의 오류를 방지하기 위한 대안으로서, 이 논문에서는 위상의 선형성을 이용하는 PJED를 제안하고 또한 신호 처리 시간을 단축시키고 수신기의 구조를 간단하게 만드는 정함펄스 순간 추출기를 제안한다. 실험 결과, PJED를 패킷 DS/SS 블록 수신기에 적용시킬 경우에는 PJED가 없는 수신기보다 동일한 BER에서 약 2dB정도의 성능개선을 보여준다. 또한 협대역 간섭신호가 존재할 경우도 약 2dB 정도의 성능향상을 나타낸다. 그리고 본 논문에서 제안한 단순한 구조의 정함펄스 순간 추출기를 사용하여도 정확한 정함 펄스 순간을 판단 할 수 있다.

  • PDF

이진 위상-주파수 검출기와 카운터를 이용한 디지털 위상 고정 루프 회로 설계 (Design of Digital PLL using Binary Phase-Frequency Detector and Counter for Digital Phase Detection)

  • 한종석;윤관;강진구
    • 전기전자학회논문지
    • /
    • 제16권4호
    • /
    • pp.322-327
    • /
    • 2012
  • 본 논문은 이진 위상-주파수 검출기와 카운터를 사용한 새로운 위상-디지털 변환기 구조의 디지털 위상 고정 루프 회로를 제안하였다. 제안한 디지털 위상 고정 루프 회로는 위상-디지털 변환기, 디지털 루프, 디지털 제어 발진기(DCO)로 구성되어 있다. 제안된 위상-디지털 변환기 구조는 일반적인 시간-디지털 변환기(TDC)를 사용하지 않고, 이진 위상 주파수 검출기와 카운터를 사용함으로써 단순한 구조와 적은 면적으로 소비전력을 감소하는 장점을 갖는다. CMOS 0.18um 공정을 사용하여 1.0GHz에서 2.2GHz에 동작하는 디지털 위상 고정 루프 회로를 설계하였고 칩 면적은 $0.096mm^2$을 차지한다. 시뮬레이션 결과 전력소비는 1.65GHz 동작시 16.2mW로 나타났다.

256 능동위상배열 기반 연직바람 관측장비의 송수신 채널 크기 및 위상 보정 방법 연구 (Study on TRX Channel Amplitude and Phase Calibration Method for a Radar Wind Profiler Based on 256 Active Phased Array)

  • 정우재;이종철
    • 한국ITS학회 논문지
    • /
    • 제21권5호
    • /
    • pp.162-170
    • /
    • 2022
  • 본 논문에서는 256 능동위상배열 기반의 연직바람 관측장비(RWP)의 송수신 채널의 크기 및 위상을 보정하는 방법등이 논의된다. 별도의 모듈 추가 없이 송수신 전단기 및 송수신 전환기에 커플러 및 스위치를 사용하여 송신 및 수신 보정 경로를 확보하였고, Gain 및 Phase Detector를 사용하여 256 송수신 채널의 크기 및 위상을 독립적으로 보정하였다. 보정된 256 능동위상배열 안테나는 근접전계 시험을 통해 5개의 빔 (연직, 동, 서, 남, 북)의 빔폭 및 사이드 로브가 시뮬레이션 계산 값과 일치함을 확인하였다. 제안된 보정방법은 실외 환경에서 운용되는 능동위상배열 기반의 시스템에 용이하게 적용이 가능하다.

전원동기를 위한 위상검출방법 (A Phase Detection Method For Line Lock)

  • 김영춘;이사영
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2007년도 하계학술대회 논문집
    • /
    • pp.428-430
    • /
    • 2007
  • Converter that is dc source equipment source's phase by reference control function that detect source's phase because should be done compulsorily use. Source's phase detect method there be method that use source's ac voltage directly by signal, and use methods that voltage detects status by PLL method and so on via point that '0' becomes usually. All above methods to detect phase are using, wrong action of phase detector converter's ailment or converter of burn can. Ths paper compares and examined usable phase detection method in source's frequency fluctuation presuming source's frequency using observer.

  • PDF

Random Noise가 2차 Analog Phase-Locked Loop에 미치는 영향 (Random Noise Effect Upon 2nd Order Analog Phase-Locked Loop)

  • 강정수;이만영
    • 대한전자공학회논문지
    • /
    • 제23권5호
    • /
    • pp.605-615
    • /
    • 1986
  • The phase-locked loop(PLL) is a communication receiver which operates as a coherent detector by continuously correcting the phase error. In this paper analysis for the Phase-error behavior of analog phase-locked loop (APLL) in the presence of additive white gaussian noise has been done theoretically and experimentally. A close form solution of the first-order loop is obtained and approximate solutions are derived for the second-order loops with RC, leadlag and perfect integrator filters. The perdormance of APLL's and their characteristics are also thoroughly investigated through experiments. In order to analyze the effect of the stochastic nature on nonlinear dynamics characteristics of the second order APLL, the phase error distribution and its variance have been obtained by using the Fokker-Planck equation. Theoretical results agree closely with those of experiment.

  • PDF

Nonparaxial Imaging Theory for Differential Phase Contrast Imaging

  • Jeongmin Kim
    • Current Optics and Photonics
    • /
    • 제7권5호
    • /
    • pp.537-544
    • /
    • 2023
  • Differential phase contrast (DPC) microscopy, a central quantitative phase imaging (QPI) technique in cell biology, facilitates label-free, real-time monitoring of intrinsic optical phase variations in biological samples. The existing DPC imaging theory, while important for QPI, is grounded in paraxial diffraction theory. However, this theory lacks accuracy when applied to high numerical aperture (NA) systems that are vital for high-resolution cellular studies. To tackle this limitation, we have, for the first time, formulated a nonparaxial DPC imaging equation with a transmission cross-coefficient (TCC) for high NA DPC microscopy. Our theoretical framework incorporates the apodization of the high NA objective lens, nonparaxial light propagation, and the angular distribution of source intensity or detector sensitivity. Thus, our TCC model deviates significantly from traditional paraxial TCCs, influenced by both NA and the angular variation of illumination or detection. Our nonparaxial imaging theory could enhance phase retrieval accuracy in QPI based on high NA DPC imaging.

원자로 제어봉구동장치 제어시스템의 전력변환기 사이리스터 고장 검출 (Fault Detection for thyristors of Power Converter Module in Control Rod Control System)

  • 김춘경;천종민;이종무;정순현;권순만
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2003년도 학술회의 논문집 정보 및 제어부문 B
    • /
    • pp.559-562
    • /
    • 2003
  • In this paper, we introduce a new method detecting thyristor faults of the power converter module in Control Rod Control System. When we control the currents in each coil of Control Rod Drive Mechanism by using the current control method, the current value can follow the current reference despite the faults like the missing phase or the diode acting. Comparing the fault current values with the normal current values, the bad transient characteristics of the abnormal current can make the operations of control rods incorrect. In this case, the information from the current trends cannot be enough to detect the fault occurrence in thyristors. Instead of the coil currents, the state of thyristors can be watched by measuring the coil voltages. In the existing system of Westinghouse type, the ripple detector takes charge of this task. But this detector has some shortcomings in the point of time for fault detection, we come to devise a new fault detection method solving the problems which belong to the ripple detector.

  • PDF

4상 SRM의 구동 특성해석 (A Characteristic Analysis of Four-Phase SRM)

  • 김태형;안진우;이동희
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2004년도 전력전자학술대회 논문집(2)
    • /
    • pp.988-991
    • /
    • 2004
  • In the paper, a four-phase 16/12 structure Switched Reluctance motor drive is presented. The construction of the stator and the rotor in the motor, the scheme of the rotor position detector and the main circuit of the power converter are described. The comparison of the four-phase 16/12 motor and the four-phase 8/6 motor and the comparison of the four-phase 16/12 motor and the three-phase 12/8 motor are made. In the controller, the PWM control variable-speed control, the commutation control, the four quadrants control, the overvoltage protection, the over current protection and the under voltage protection could be achieved. Tested results of the developed prototype are made.

  • PDF

4상 16/12극 SRM의 특성해석 (A Characteristic Analysis of Four-Phase 16/12 SRM)

  • 송현수;이동희;안진우
    • 전력전자학회:학술대회논문집
    • /
    • 전력전자학회 2002년도 전력전자학술대회 논문집
    • /
    • pp.415-418
    • /
    • 2002
  • In the paper, a four-phase 16/12 structure Switched Reluctance motor drive is presented. The construction of the stator and the rotor in the motor, the scheme of the rotor position detector and the main circuit of the power converter are described. The comparison of the four-phase 16/12 motor and the four-phase 816 motor and the comparison of the four-phase 16/12 motor and the three-phase 12/8 motor are made. In the controller, the PWM control variable-speed control, the commutation control, the four quadrants control, the overvoltage protection, the overcurrent protection and the under voltage protection could be achieved. Tested results of the developed prototype are made.

  • PDF

0.11-2.5 GHz All-digital DLL for Mobile Memory Interface with Phase Sampling Window Adaptation to Reduce Jitter Accumulation

  • Chae, Joo-Hyung;Kim, Mino;Hong, Gi-Moon;Park, Jihwan;Ko, Hyeongjun;Shin, Woo-Yeol;Chi, Hankyu;Jeong, Deog-Kyoon;Kim, Suhwan
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제17권3호
    • /
    • pp.411-424
    • /
    • 2017
  • An all-digital delay-locked loop (DLL) for a mobile memory interface, which runs at 0.11-2.5 GHz with a phase-shift capability of $180^{\circ}$, has two internal DLLs: a global DLL which uses a time-to-digital converter to assist fast locking, and shuts down after locking to save power; and a local DLL which uses a phase detector with an adaptive phase sampling window (WPD) to reduce jitter accumulation. The WPD in the local DLL adjusts the width of its sampling window adaptively to control the loop bandwidth, thus reducing jitter induced by UP/DN dithering, input clock jitter, and supply/ground noise. Implemented in a 65 nm CMOS process, the DLL operates over 0.11-2.5 GHz. It locks within 6 clock cycles at 0.11 GHz, and within 17 clock cycles at 2.5 GHz. At 2.5 GHz, the integrated jitter is $954fs_{rms}$, and the long-term jitter is $2.33ps_{rms}/23.10ps_{pp}$. The ratio of the RMS jitter at the output to that at the input is about 1.17 at 2.5 GHz, when the sampling window of the WPD is being adjusted adaptively. The DLL consumes 1.77 mW/GHz and occupies $0.075mm^2$.