• 제목/요약/키워드: phase delay

검색결과 1,038건 처리시간 0.023초

Automatic carrier phase delay synchronization of PGC demodulation algorithm in fiber-optic interferometric sensors

  • Hou, Changbo;Guo, Shuai
    • KSII Transactions on Internet and Information Systems (TIIS)
    • /
    • 제14권7호
    • /
    • pp.2891-2903
    • /
    • 2020
  • Phase-generated carrier (PGC) demodulation algorithm is the main demodulation methods in Fiber-optic interferometric sensors (FOISs). The conventional PGC demodulation algorithms are influenced by the carrier phase delay between the interference signal and the carrier signal. In this paper, an automatic carrier phase delay synchronization (CPDS) algorithm based on orthogonal phase-locked technique is proposed. The proposed algorithm can calculate the carrier phase delay value. Then the carrier phase delay can be compensated by adjusting the initial phase of the fundamental carrier and the second-harmonic carrier. The simulation results demonstrate the influence of the carrier phase delay on the demodulation performance. PGC-Arctan demodulation system based on CPDS algorithm is implemented on SoC. The experimental results show that the proposed algorithm is able to obtain and eliminate the carrier phase delay. In comparison to the conventional demodulation algorithm, the signal-to-noise and distortion ratio (SINAD) of the proposed algorithm increases 55.99dB.

5-GHz Delay-Locked Loop Using Relative Comparison Quadrature Phase Detector

  • Wang, Sung-Ho;Kim, Jung-Tae;Hur, Chang-Wu
    • Journal of information and communication convergence engineering
    • /
    • 제2권2호
    • /
    • pp.102-105
    • /
    • 2004
  • A Quadrature phase detector for high-speed delay-locked loop is introduced. The proposed Quadrature phase detector is composed of two nor gates and it determines if the phase difference of two input clocks is 90 degrees or not. The delay locked loop circuit including the Quadrature phase detector is fabricated in a 0.18 um Standard CMOS process and it operates at 5 GHz frequency. The phase error of the delay-locked loop is maximum 2 degrees and the circuits are robust with voltage, temperature variations.

Delay Switching PLL의 Pull-in 특성 (Pull-in Characteristics of Delay Switching Phase-Locked Loop)

  • 장병화;김재균
    • 대한전자공학회논문지
    • /
    • 제15권5호
    • /
    • pp.13-18
    • /
    • 1978
  • 본 논문에서는 PLL의 pull-in 특성을 개선하기 위하여 delay switching PL난을 제시하였다. phase detector와 low grass filter사이에 간단한 RC delay회로를 삽입하고, 90° shift 시킨 Phase detector출력에 의하여 delay time을 switching하였다. 그 결과 pull-in range는 lock range의 1/2이상으로 넓힐 수 있었으며 pull-in time도 개선되었다. 이 개선된 Pull-in특성은 근사적으로 해석되었으며 실험으로 확인되었다.

  • PDF

64-위상 출력 클럭을 가지는 125 MHz CMOS 지연 고정 루프 (A 125 MHz CMOS Delay-Locked Loop with 64-phase Output Clock)

  • 이필호;장영찬
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국정보통신학회 2012년도 추계학술대회
    • /
    • pp.259-262
    • /
    • 2012
  • 본 논문에서는 125 MHz 동작 주파수에서 64개 위상의 클럭을 출력하는 지연 고정 루프 (DLL: delay-locked loop)을 제안한다. 제안된 다중 지연 고정 루프는 delay line의 선형성을 개선하기 위해 $4{\times}8$ matrix 구조의 delay line을 사용한다. CMOS multiplexer와 inverter-based interpolator를 이용하여 $4{\times}8$ matrix 기반의 delay line에서 출력된 32개 위상의 클럭으로부터 64개 위상의 클럭을 생성한다. 또한 DLL에서 harmonic lock을 방지하기 위해 클럭의 duty cycle ratio에 무관한 initial phase locking을 위한 회로가 제안된다. 제안된 지연 고정 루프는 1.8 V의 공급전압을 이용하는 $0.18-{\mu}m$ CMOS 공정에서 설계된다. 시뮬레이션된 DLL은 40 MHz에서 200 MHz의 동작 주파수 범위를 가진다. 125 MHz 동작 주파수에서 최악의 위상 오차와 jitter는 각각 +11/-12 ps와 6.58 ps이다.

  • PDF

HPA의 비선형 위상 왜곡을 고려한 타입기반 군 지연 등화기 (Type-Based Group Delay Equalizer Considering the Nonlinear Phase Distortion of HPA)

  • 김용국;조병각;백광훈;유흥균
    • 한국통신학회논문지
    • /
    • 제37A권10호
    • /
    • pp.895-902
    • /
    • 2012
  • 본 논문에서는 비선형 전력증폭기(PA:power amplifier)의 AM/PM 비선형 왜곡특성을 포함하는 군 지연을 보상하는 새로운 등화기를 제안한다. 군 지연 특성은 각 주파수 성분에 따라 서로 다르게 나타나는 상수가 아닌 비선형 시간지연이다. 전력증폭기에서 발생되는 AM/PM 특성으로 인한 위상 왜곡 현상은 군 지연을 증가시키는 주요한 요인이다. 이러한 군 지연 왜곡으로 신호 성상도에서 신호는 퍼지면서 회전하게 된다. 위와 같은 문제점을 고려하여 각 주파수 성분에 따라 다르게 나타나는 비선형 시간지연을 정적인 군지연으로 구분하고, PA의 AM/PM 특성인 입력신호 크기에 따라서 위상 천이가 다르게 발생하는 것을 동적인 군 지연으로 구분한다. 정적인 군 지연은 주파수 영역에서 Type-Based 방법으로 위상 왜곡을 추정 및 보상하고 동적인 군 지연은 시간영역에서 위상회전을 보상한다. 제안된 군 지연 보상기법으로 전력증폭기의 AM/PM 특성을 포함한 군 지연 특성을 충분히 보상할 수 있음을 확인하였다.

Analog Delay Locked Loop with Wide Locking Range

  • Yoo, Changsik
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제1권3호
    • /
    • pp.193-196
    • /
    • 2001
  • For wide locking range, an analog delay locked loop (DLL) was designed with the selective phase inversion scheme and the variable number of delay elements. The number of delay elements was determined adaptively depending on the clock cycle time. During the analog fine locking stage, a self-initializing 3-state phase detector was used to avoid the initial state problem associated with the conventional 3-state phase detector. With these schemes, the locking range of analog DLL was increased by four times compared to the conventional scheme according to the simulation results.

  • PDF

압전체를 사용한 외팔보 진동의 위상지연 제어 (Phase delay control of a cantilever beam using piezoelectric materials)

  • 황진권;최종호
    • 제어로봇시스템학회논문지
    • /
    • 제3권4호
    • /
    • pp.343-349
    • /
    • 1997
  • In a lightly damped cantilever beam, most of the vibration energy is found around natural frequencies. Based on this, a phase delay control for suppressing vibration of the beam is proposed in this paper. This controller is designed to behave like a velocity feedback controller at the frequencies of modes to be controlled. Also, this controller is designed in consideration with uncontrolled modes for robust stability and improving of the sensitivity function of the control system. This phase delay control is applied to vibration suppression of a cantilever beam with a pair of a piezoelectric actuator and a piezoelectric sensor. Experimental results showed that the phase delay control functions efficiently.

  • PDF

이중루프 위상.지연고정루프 설계 (A Design of an Integer-N Dual-Loop Phase.Delay Locked Loop)

  • 최영식;최혁환
    • 한국정보통신학회논문지
    • /
    • 제15권7호
    • /
    • pp.1552-1558
    • /
    • 2011
  • 본 논문에서는 전압제어지연단(Voltage Controlled Delay Line : VCDL)을 이용하여 기존의 위상고정루프와 다른 형태의 위상 지연고정루프(Phase Delay Locked Loop)를 제안하였다. 이 구조를 이용하여 기존의 위상고정루프의 2차 또는 3차 루프필터(Loop Filter)를 단하나의 커패시터로 구현하여 칩의 크기를 크게 줄였다. 새로이 제안하는 듀얼루프 위상 자연고정루프에서는 전압제어지연단 경로의 커패시터와 전하펌프의 전류 크기를 조절함으로서 작은 이득 값을 가지는 전압제어지연단을 사용할 수 있다. 제안된 회로는 $0.18{\mu}m$ CMOS 공정의 파라미터를 이용하여 Hspice로 시뮬레이션을 수행하고 회로의 동작을 검증하였다.

A Digital DLL with 4-Cycle Lock Time and 1/4 NAND-Delay Accuracy

  • Kim, Sung-Yong;Jin, Xuefan;Chun, Jung-Hoon;Kwon, Kee-Won
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제16권4호
    • /
    • pp.387-394
    • /
    • 2016
  • This paper presents a fully digital delay locked loop (DLL) that can acquire lock in four clock cycles with a resolution of a 1/4 NAND-delay. The proposed DLL with a multi-dither-free phase detector acquires the initial lock in four clock cycles with 1/2 NAND-delay. Then, it utilizes a multi-dither-free phase detector, a region accumulator, and phase blenders, to improve the resolution to a 1/4 NAND-delay. The region accumulator which continuously steers the control registers and the phase blender, adaptively controls the tracking bandwidth depending on the amount of jitter, and effectively suppresses the dithering jitter. Fabricated in a 65 nm CMOS process, the proposed DLL occupies $0.0432mm^2$, and consumes 3.7 mW from a 1.2-V supply at 2 GHz.

3단 구성의 디지털 DLL 회로 (All Digital DLL with Three Phase Tuning Stages)

  • 박철우;강진구
    • 전기전자학회논문지
    • /
    • 제6권1호
    • /
    • pp.21-29
    • /
    • 2002
  • 본 논문에서는 전부 디지털 회로로 구성된 고 해상도의 DLL(Delay Locked Loop)를 제안하였다. 제안된 회로는 위상 검출기, 지연 선택 블록, 그리고 각각의 지연 체인을 가지는 Coarse, Fine 그리고 Ultra Fine 위상조정 블록의 삼 단의 형식으로 되어 있다. 첫 번째 단은 Ultra Fine 위상조정블록으로 고 해상도를 얻기 위하여 Vernier Delay Line을 사용하였다. 두 번째와 세 번째 단은 Coarse와 Fine 위상조정블록으로 각각의 단위 지연 체인을 이루는 단위 지연 소자의 해상도 만큼의 위상 제어를 하게 되며, 두 단은 상당히 비슷한 구조를 이루고 있다. 회로는 HSPICE를 이용하여 공급 전압이 3.3V인 $0.35{\mu}m$ CMOS 공정으로 시뮬레이션 되었다. 시뮬레이션 결과 회로의 해상도를 약 10ps로 높일 수 있었으며, 동작 범위는 250MHz에서 800MHz 이다.

  • PDF