• Title/Summary/Keyword: multi-loop

검색결과 522건 처리시간 0.028초

고순도 Ge 검출기의 전기적 노이즈 감소를 통한 감마선 에너지 스펙트럼의 분해능 향상에 관한 연구 (A Study on the Improvement of Gamma Ray Energy Spectrum Resolution through Electrical Noise Reduction of High Purity Ge Detector)

  • 이삼열
    • 한국방사선학회논문지
    • /
    • 제14권7호
    • /
    • pp.849-856
    • /
    • 2020
  • 감마선 에너지 스펙트럼 연구에서 에너지 분석을 통한 핵종 분석은 매우 중요하다. 감마선 에너지 측정에 일반적으로 사용되는 고순도 Ge 검출기는 높은 에너지 분해능과 상대적으로 높은 검출 효율 때문에 일반적으로 사용된다. 그러나 반도체 검출기는 높은 에너지 분해능을 유지하기 위해 주변 환경에서 발생하는 노이즈를 효과적으로 차단하지 않으면 원래의 성능을 유지하기 어렵고 고가의 장치의 효과를 얻지 못하는 문제점이 있. 따라서 본 연구에서는 검출기에서 발생하는 전기적 노이즈를 제거하기 위해 접지 루프 아이솔레이터 (NEXT-001HDGL)를 사용했다. 에너지 분해능 향상 효과를 테스트하기 위해 양성자 가속기 KOMAC에 새로 설치된 HPGe 검출 장치를 사용했다. 감마선 에너지 2614 keV의 경우 에너지 분해능이 (0.16 ± 0.02) %에서 (0.11 ± 0.01) %로 개선되었고, 감마선 에너지 662 keV의 경우 에너지 분해능이 (0.72 ± 0.07) %에서 0.27 ± 0.03 %로 향상되었다. 이 결과는 KOMAC (Korea Multi-Purpose Accelerator Complex)의 HPGe 검출 장비를 이용한 감마선 스펙트럼 연구에 매우 유용한 것으로 판단된다.

변압기의 화재확산 방지를 위한 부싱 방화구조체 적용에 관한 연구 (A Study on the Application of Bushings Fire Prevent Structure to Prevent Fire Spread of Transformer)

  • 김도현;조남욱;윤충호;박필용;박근성
    • 한국화재소방학회논문지
    • /
    • 제31권5호
    • /
    • pp.53-62
    • /
    • 2017
  • 경제 및 산업의 원천 에너지원인 전력은 생산과 소비의 지역적 상이함으로 장거리 수송을 필수로 하며, 다중환상망(Multi-loop) 형식의 송배전계통으로 전력을 공급한다. 실질적 사용에 앞서, 변전소내 변압기를 통해 변전과정을 거쳐 각 사용처의 특성을 고려하여 전력공급이 이루어지고 있으며 변압기는 본체, 권선, 절연유, 부싱등의 구조로 결합되어 있다. 변전소에서 발생하는 변압기화재는 가구와 상업시설등에 전기공급을 중단시키고 각종 안전사고를 발생시키는 1차 손실뿐만 아니라 2차적으로 경제 손실을 야기한다. 화재의 원인은 부싱 하부파손에 따른 절연유 유출과 약 1초 이내 발화점에 도달하는 절연유에 의한 화재의 연쇄반응으로 파악된다. 화재피해의 최소화를 위해 연기감지기, 자동소화설비 등이 구축되어있으나 감지기의 동작 및 소화가스 방출지연 등으로 화재진화를 위한 골든타임 확보의 부재가 문제되고 있다. 이에 본 연구는 초기 화재진화에 따른 골든타임 확보의 중요성에 따라 화재확산을 방지하고 절연유 누출을 차단하는 능동적 메커니즘의 필요에 따라 수행되었다. 따라서 화염에 의해 팽창하는 고온형상 유지물질과 기계적 화염차단장치를 적용한 부싱방화구조체를 개발하였다. 실제 부싱 및 프렌지규격을 적용하여 제작된 변압기모형에 부싱방화구조체를 설치하여 실규모 화재실험을 수행하였다. 초기화염으로부터 3초내에 정확한 위치와 높이에 부싱방화구조체가 작동함을 확인하였으며 이는 실제 변압기화재 시 화염 확대를 효과적으로 차단할 수 있을 것으로 사료된다.

Multi-Parameter Approach for Evaluation of Genomic Instability in the Polycystic Ovary Syndrome

  • Sekar, Nishu;Nair, Manju;Francis, Glory;Kongath, Parvathy Raj;Babu, Sandhya;Raja, Sudhakaran;Gopalakrishnan, Abilash Valsala
    • Asian Pacific Journal of Cancer Prevention
    • /
    • 제16권16호
    • /
    • pp.7129-7138
    • /
    • 2015
  • Background: The polycystic ovary syndrome (PCOS), characterized by hyperandrogenism and chronic anovulation, is a common endocrine disorder in women. PCOS, which is associated with polycystic ovaries, hirsutism, obesity and insulin resistance, is a leading cause of female infertility. In this condition there is an imbalance in female sex hormones. All the sequelae symptoms of PCOS gradually lead to cancer in the course of time. It is heterogeneous disorder of unknown etiology so it is essential to find the exact cause. Materials and Methods: In this study both invasive and non-invasive techniques were employed to establish the etiology. Diagnosis was based on Rotterdam criteria (hyperandrogenism, ovulatory dysfunction, PCOM) and multiparameters using buccal samples and dermatoglypic analysis and cytogenetic study for 10 cases and four age and sex matched controls. Results: In clinical analysis we have observed the mean value of total testosterone level was 23.6nmol/L, total hirsutism score was from 12-24, facial acne was found in in 70% patients with 7-12 subcapsular follicular cysts, each measuring 2-8 mm in diameter. In dermatoglypic analysis we observed increases in mean value ($45.9^{\circ}$) of ATD angle when compared with control group and also found increased frequency (38%) of Ulnar loops on both fingers (UU), (18%) whorls on the right finger and Ulnar loop on left finger (WU) and (16%) arches on right and left fingers (AA) were observed in PCOS patients when compared with control subjects. Features which could be applied as markers for PCOS patients are the presence of Ulnar loops in middle and little fingers of right and left hand. The buccal micronucleus cytome assay in exfoliated buccal cells, we found decrease in frequency of micronuclei and significant increases in frequency of karyolysed nuclei in polycystic ovarian syndrome patients. Chromosome aberration analysis revealed a significant increase in frequency of chromosome aberrations (CAs) in PCOS patients when compared with controls. Conclusions: From this present work it can be concluded that non-invasive technique like dermatoglypics analysis and buccal micronucleus cytome assays with exfoliated buccal cell can also be effective biomarkers for PCOS, along with increased CAs in lymphocytes as a sign of genetic instability. There is a hypothesis that micronuclei and chromosomal aberrations could have a predictive value for cancer. From this present work it can be concluded to some extent that non-invasive technique like dermatoglypics and buccal cell analysis can also be effective for diagnosis.

2세대 AiPi+ 용 DLL 기반 저전력 클록-데이터 복원 회로의 설계 (A Design of DLL-based Low-Power CDR for 2nd-Generation AiPi+ Application)

  • 박준성;박형구;김성근;부영건;이강윤
    • 대한전자공학회논문지SD
    • /
    • 제48권4호
    • /
    • pp.39-50
    • /
    • 2011
  • 본 논문에서는 패널 내부 인터페이스의 하나인 2세대 AiPi+의 클록-데이터 복원 회로(Clock & Data Recovery)를 제안하였다. 제안하는 클록-데이터 복원 회로의 속도는 기존 AiPi+ 보다 빠른 1.25 Gbps 로 향상되었으며 다중 위상 클록을 생성하기 위하여 Delay-Locked Loop(DLL)를 사용하였다. 본 논문에서는 패널 내부 인터페이스의 저전력, 작은 면적의 이슈를 만족하는 클록-데이터 복원 회로를 설계하였다. 매우 간단한 방법으로 자동적으로 Harmonic-locking 문제를 해결할 수 있는 주파수 검출기 구조를 제안하여 기존 주파수 검출기(Frequency Detector)의 복잡도, 전류 소모, 그리고 외부 인가에 따른 문제를 개선하였으며, 전압 제어 지연 라인(Voltage Controlled Delay Line) 에서 상승/하강 시간 차이에 따른 에지의 사라짐 현상을 막기 위해서 펄스 폭의 최대치를 제한하는 펄스 폭 오류 보정 방법을 사용하였다. 제안하는 클록-데이터 복원 회로는 CMOS 0.18 ${\mu}m$ 공정으로 제작되었으며 면적은 $660\;{\mu}m\;{\times}\;250\;{\mu}m$이고, 공급 전압은 1.8 V이다. Peak-to-Peak 지터는 15 ps, 입력 버퍼, 이퀄라이저, 병렬화기를 제외한 클록-데이터 복원 회로의 소모 전력은 5.94 mW 이다.

Dynamic Control Allocation for Shaping Spacecraft Attitude Control Command

  • Choi, Yoon-Hyuk;Bang, Hyo-Choong
    • International Journal of Aeronautical and Space Sciences
    • /
    • 제8권1호
    • /
    • pp.10-20
    • /
    • 2007
  • For spacecraft attitude control, reaction wheel (RW) steering laws with more than three wheels for three-axis attitude control can be derived by using a control allocation (CA) approach.1-2 The CA technique deals with a problem of distributing a given control demand to available sets of actuators.3-4 There are many references for CA with applications to aerospace systems. For spacecraft, the control torque command for three body-fixed reference frames can be constructed by a combination of multiple wheels, usually four-wheel pyramid sets. Multi-wheel configurations can be exploited to satisfy a body-axis control torque requirement while satisfying objectives such as minimum control energy.1-2 In general, the reaction wheel steering laws determine required torque command for each wheel in the form of matrix pseudo-inverse. In general, the attitude control command is generated in the form of a feedback control. The spacecraft body angular rate measured by gyros is used to estimate angular displacement also.⁵ Combination of the body angular rate and attitude parameters such as quaternion and MRPs(Modified Rodrigues Parameters) is typically used in synthesizing the control command which should be produced by RWs.¹ The attitude sensor signals are usually corrupted by noise; gyros tend to contain errors such as drift and random noise. The attitude determination system can estimate such errors, and provide best true signals for feedback control.⁶ Even if the attitude determination system, for instance, sophisticated algorithm such as the EKF(Extended Kalman Filter) algorithm⁶, can eliminate the errors efficiently, it is quite probable that the control command still contains noise sources. The noise and/or other high frequency components in the control command would cause the wheel speed to change in an undesirable manner. The closed-loop system, governed by the feedback control law, is also directly affected by the noise due to imperfect sensor characteristics. The noise components in the sensor signal should be mitigated so that the control command is isolated from the noise effect. This can be done by adding a filter to the sensor output or preventing rapid change in the control command. Dynamic control allocation(DCA), recently studied by Härkegård, is to distribute the control command in the sense of dynamics⁴: the allocation is made over a certain time interval, not a fixed time instant. The dynamic behavior of the control command is taken into account in the course of distributing the control command. Not only the control command requirement, but also variation of the control command over a sampling interval is included in the performance criterion to be optimized. The result is a control command in the form of a finite difference equation over the given time interval.⁴ It results in a filter dynamics by taking the previous control command into account for the synthesis of current control command. Stability of the proposed dynamic control allocation (CA) approach was proved to ensure the control command is bounded at the steady-state. In this study, we extended the results presented in Ref. 4 by adding a two-step dynamic CA term in deriving the control allocation law. Also, the strict equality constraint, between the virtual and actual control inputs, is relaxed in order to construct control command with a smooth profile. The proposed DCA technique is applied to a spacecraft attitude control problem. The sensor noise and/or irregular signals, which are existent in most of spacecraft attitude sensors, can be handled effectively by the proposed approach.

그래픽 DRAM 인터페이스용 5.4Gb/s 클럭 및 데이터 복원회로 (A 5.4Gb/s Clock and Data Recovery Circuit for Graphic DRAM Interface)

  • 김영란;김경애;이승준;박성민
    • 대한전자공학회논문지SD
    • /
    • 제44권2호
    • /
    • pp.19-24
    • /
    • 2007
  • 최근 대용량 데이터 전송이 이루어지면서 하드웨어의 복잡성과 전력, 가격 등의 이유로 인하여 입력데이터와 클럭을 함께 수신 단으로 전송하는 병렬버스 기법보다는 시리얼 링크 기법이 메모리 인터페이스에 많이 사용되고 있다. 시리얼 링크 기법은 병렬버스 기법과는 달리 클럭을 제외한 데이터 정보만을 수신단으로 보내는 방식이다. 클럭 및 데이터 복원 회로(clock and data recovery 혹은 CDR)는 시리얼 링크의 핵심 블록으로, 본 논문에서는 그래픽 DRAM 인터페이스용의 5.4Gb/s half-rate bang-bang 클럭 및 데이터 복원회로를 설계하였다. 이 회로는 half-rate bang-bang 위상검출기, current-mirror 전하펌프, 이차 루프필터, 및 4단의 차동 링타입 VCO로 구성되었다. 위상 검출기의 내부에서 반 주기로 DeMUX된 데이터를 복원할 수 있게 하였고, 전체 회로의 용이한 검증을 위해 MUX를 연결하여, 수신된 데이터가 제대로 복원이 되는지를 확인하였다. 설계한 회로는 66㎚ CMOS 공정파라미터를 기반으로 설계 및 layout하였고, post-layout 시뮬레이션을 위해 5.4Gb/s의 $2^{13}-1$ PRBS 입력데이터를 사용하였다. 실제 PCB 환경의 유사 기생성분을 포함하여 시뮬레이션 한 결과, 10psRMS 클럭 지터 및 $40ps_{p-p}$ 복원된 데이터 지터 특성을 가지고, 1.8V 단일 전원전압으로부터 약 80mW 전력소모를 보인다.

Copper Interconnection and Flip Chip Packaging Laboratory Activity for Microelectronics Manufacturing Engineers

  • Moon, Dae-Ho;Ha, Tae-Min;Kim, Boom-Soo;Han, Seung-Soo;Hong, Sang-Jeen
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2012년도 제42회 동계 정기 학술대회 초록집
    • /
    • pp.431-432
    • /
    • 2012
  • In the era of 20 nm scaled semiconductor volume manufacturing, Microelectronics Manufacturing Engineering Education is presented in this paper. The purpose of microelectronic engineering education is to educate engineers to work in the semiconductor industry; it is therefore should be considered even before than technology development. Three Microelectronics Manufacturing Engineering related courses are introduced, and how undergraduate students acquired hands-on experience on Microelectronics fabrication and manufacturing. Conventionally employed wire bonding was recognized as not only an additional parasitic source in high-frequency mobile applications due to the increased inductance caused from the wiring loop, but also a huddle for minimizing IC packaging footprint. To alleviate the concerns, chip bumping technologies such as flip chip bumping and pillar bumping have been suggested as promising chip assembly methods to provide high-density interconnects and lower signal propagation delay [1,2]. Aluminum as metal interconnecting material over the decades in integrated circuits (ICs) manufacturing has been rapidly replaced with copper in majority IC products. A single copper metal layer with various test patterns of lines and vias and $400{\mu}m$ by $400{\mu}m$ interconnected pads are formed. Mask M1 allows metal interconnection patterns on 4" wafers with AZ1512 positive tone photoresist, and Cu/TiN/Ti layers are wet etched in two steps. We employed WPR, a thick patternable negative photoresist, manufactured by JSR Corp., which is specifically developed as dielectric material for multi- chip packaging (MCP) and package-on-package (PoP). Spin-coating at 1,000 rpm, i-line UV exposure, and 1 hour curing at $110^{\circ}C$ allows about $25{\mu}m$ thick passivation layer before performing wafer level soldering. Conventional Si3N4 passivation between Cu and WPR layer using plasma CVD can be an optional. To practice the board level flip chip assembly, individual students draw their own fan-outs of 40 rectangle pads using Eagle CAD, a free PCB artwork EDA. Individuals then transfer the test circuitry on a blank CCFL board followed by Cu etching and solder mask processes. Negative dry film resist (DFR), Accimage$^{(R)}$, manufactured by Kolon Industries, Inc., was used for solder resist for ball grid array (BGA). We demonstrated how Microelectronics Manufacturing Engineering education has been performed by presenting brief intermediate by-product from undergraduate and graduate students. Microelectronics Manufacturing Engineering, once again, is to educating engineers to actively work in the area of semiconductor manufacturing. Through one semester senior level hands-on laboratory course, participating students will have clearer understanding on microelectronics manufacturing and realized the importance of manufacturing yield in practice.

  • PDF

버니어 지연단을 이용한 26ps, 8비트 게이티드 링 오실레이터 시간-디지털 변환기의 설계 (Design of a 26ps, 8bit Gated-Ring Oscillator Time-to-Digital Converter using Vernier Delay Line)

  • 진현배;박형민;김태호;강진구
    • 대한전자공학회논문지SD
    • /
    • 제48권2호
    • /
    • pp.7-13
    • /
    • 2011
  • 본 논문에서는 디지털 위상고정루프(All-digital PLL)를 구성하는 핵심 블록인 시간-디지털 변환기(Time-to-Digital Converter)를 제안하고 구현하였다. 본 연구에서는 게이티드 링 오실레이터 시간-디지털 변환기(GRO-TDC)의 기본 구조에 버니어 지연단(VDL)을 이용하여 다중 위상을 얻음으로써 보다 높은 해상도를 얻을 수 있는 구조를 제안하였다. 게이티드 링 오실레이터(GRO)는 총 7개의 지연셀을 사용하였고, 버니어 지연단(VDL) 3단을 이용하여 총 21개의 다중 위상을 사용하여 시간-디지털 변환기(TDC)를 설계하였다. 제안한 회로는 $0.13{\mu}m$ 1P-6M CMOS 공정을 사용하여 설계 및 구현하였다. 측정결과, 제안한 시간-디지털 변환기(TDC)의 최대 입력 주파수는 100MHz이고, 해상도는 26ps로 측정되었으며, 출력은 8-비트이며, 검출이 가능한 최대 위상 차이는 5ns의 위상 차이까지 검출이 가능하였다. 전력 소비는 측정된 Enable 신호의 크기에 따라 최소 8.4mW에서 최대 12.7mW로 측정되었다.

3GPP LTE FDD/TDD 듀얼 모드 하향 링크 수신기를 위한 개선된 주파수 동기 알고리즘 (An Enhanced Frequency Synchronization Algorithm for 3GPP LTE FDD/TDD Dual Mode Downlink Receiver)

  • 심명준;장준희;최형진
    • 한국통신학회논문지
    • /
    • 제35권1C호
    • /
    • pp.103-112
    • /
    • 2010
  • 본 논문에서는 3GPP(3rd Generation Partnership Project) LTE(Long Term Evolution) FDD(Frequency Division Duplexing) / TDD(Time Division Duplexing) 듀얼 모드 하향 링크 수신기를 위한 주파수 동기 알고리즘을 제안한다. 일반적으로 3GPP LTE OFDMA(Orthogonal Frequency Division Multiple Access) 시스템에서의 대략적 주파수 동기는 PSS(Primary Synchronization Signal)를 이용한 상관 방식이 적용되며, 미세 주파수 동기는 OFDMA 심볼의 보호 구간(CP: Cyclic Prefix) 상관 방식이 적용된다. 그러나 기존의 대략적 주파수 동기 알고리즘들은 페이딩 환경에서 상관 패턴의 열화와 잡음의 제곱으로 인한 SNR(Signal to Noise Ratio) 손실로 충분한 성능 이득을 얻지 못한다. 또한 주파수 분할을 통하여 양방향 송수신되는 FDD 모드와 달리 TDD 모드에서는 상향링크 구간과 하향링크 구간이 시분할로 전송되기 때문에 TDD 모드에서 기존 미세 주파수 동기 알고리즘은 상향링크와 하향링크의 신호 전력의 차이로 인해 안정적인 동작을 수행할 수 없다. 따라서 본 논문에서는 기존 방식의 문제점을 분석하고, 이를 기반으로 3GPP LTE FDD 모드뿐 아니라, TDD 모드에서도 안정적인 동작이 가능한 주파수 동기 알고리즘을 제안하였다. 다양한 환경에서의 컴퓨터 모의실험을 통해 제안된 주파수 동기 알고리즘은 기존 방식들에 비해 우수한 성능을 보이며, 3GPP LTE FDD/TDD 듀얼 모드 하향 링크 수신기에서 안정적인 동작이 가능함을 입증하였다.

Visualization of Flow in a Transonic Centrifugal Compressor

  • Hayami Hiroshi
    • 한국가시화정보학회:학술대회논문집
    • /
    • 한국가시화정보학회 2002년도 추계학술대회 논문집
    • /
    • pp.1-6
    • /
    • 2002
  • How is the flow in a rotating impeller. About 35 years have passed since one experimentalist rotating with the impeller. of a huge centrifugal blower made the flow measurements using a hot-wire anemometer (Fowler 1968). Optical measurement methods have great advantages over the intrusive methods especially for the flow measurement in a rotating impeller. One is the optical flow visualization (FV) technique (Senoo, et al., 1968) and the other is the application of laser velocimetry (LV) (Hah and Krain, 1990). Particle image velocimetries (PIVs) combine major features of both FV and LV, and are very attractive due to the feasibility of simultaneous and multi-points measurements (Hayami and Aramaki, 1999). A high-pressure-ratio transonic centrifugal compressor with a low-solidity cascade diffuser was tested in a closed loop with HFC134a gas at 18,000rpm (Hayami, 2000). Two kinds of measurement techniques by image processing were applied to visualize a flow in the compressor. One is a velocity field measurement at the inducer of the impeller using a PIV and the other is a pressure field measurement on the side wall of the cascade diffuser using a pressure sensitive paint (PSP) measurement technique. The PIV was successfully applied for visualization of an unsteady behavior of a shock wave based on the instantaneous velocity field measurement (Hayami, et al., 2002b) as well as a phase-averaged velocity vector field with a shock wave over one blade pitch (Hayami, et al., 2002a. b). A violent change in pressure was successfully visualized using a PSP measurement during a surge condition even though there are still some problems to be overcome (Hayami, et al., 2002c). Both PIV and PSP results are discussed in comparison with those of laser-2-focus (L2F) velocimetry and those of semiconductor pressure sensors. Experimental fluid dynamics (EFDs) are still growing up more and more both in hardware and in software. On the other hand, computational fluid dynamics (CFDs) are very attractive to understand the details of flow. A secondary flow on the side wall of the cascade diffuser was visualized based either steady or unsteady CFD calculations (Bonaiuti, et al.,2002). EFD and CFD methods will be combined to a hybrid method being complementary to each other. Measurement techniques by image processing as well as CFD calculations give a huge amount of data. Then, data mining technique will become more important to understand the flow mechanism both for EFD and CFD.

  • PDF