• 제목/요약/키워드: low-complexity design

검색결과 348건 처리시간 0.027초

고차 변조를 사용하는 Load-Modulation MIMO 시스템 설계와 성능 평가 (Design and Performance Evaluation of Load-Modulation MIMO System Using High-Order Modulation)

  • 이동형;안창영;유흥균
    • 한국통신학회논문지
    • /
    • 제40권11호
    • /
    • pp.2121-2130
    • /
    • 2015
  • 본 논문에서는 단일 RF 단을 사용하여 다중 스트림을 전송할 수 있는 LM-MIMO (load-modulation multiple-input multiple-output) 시스템에 대하여 알아보고, 이 시스템에서 사용하는 부하변조 (load modulation) 방법이 고차 m-PSK (phase shift keying) 심볼이나 고차 m-QAM (quadrature amplitude modulation) 심볼을 효과적으로 생성할 수 있는지 확인한다. 그리고 부하변조를 사용하는 LM-MIMO 시스템의 성능을 평가한다. LM-MIMO 시스템은 안테나가 확장되어도 단일 RF 단만을 요구하기 때문에 저복잡도, 저전력의 시스템 구성을 할 수 있다. 시뮬레이션의 결과를 살펴보면, T 모델 (model)을 사용하는 부하변조는 고차 m-PSK 변조와 고차 m-QAM 변조를 효과적으로 지원할 수 있다. 또한 부하변조를 사용하는 LM-MIMO 시스템이 기존의 이상적인 m-PSK나 m-QAM 변조를 사용하는 MIMO 시스템과 유사한 성능을 낼 수 있음을 확인하였다. 또한 $4{\times}4$ LM-MIMO 시스템이 기존의 $4{\times}4$ MIMO 시스템과 유사한 성능을 내는 것을 확인하였다.

A Novel High Performance Scan Architecture with Dmuxed Scan Flip-Flop (DSF) for Low Shift Power Scan Testing

  • Kim, Jung-Tae;Kim, In-Soo;Lee, Keon-Ho;Kim, Yong-Hyun;Baek, Chul-Ki;Lee, Kyu-Taek;Min, Hyoung-Bok
    • Journal of Electrical Engineering and Technology
    • /
    • 제4권4호
    • /
    • pp.559-565
    • /
    • 2009
  • Power dissipation during scan testing is becoming an important concern as design sizes and gate densities increase. The high switching activity of combinational circuits is an unnecessary operation in scan shift mode. In this paper, we present a novel architecture to reduce test power dissipation in combinational logic by blocking signal transitions at the logic inputs during scan shifting. We propose a unique architecture that uses dmuxed scan flip-flop (DSF) and transmission gate as an alternative to muxed scan flip-flop. The proposed method does not have problems with auto test pattern generation (ATPG) techniques such as test application time and computational complexity. Moreover, our elegant method improves performance degradation and large overhead in terms of area with blocking logic techniques. Experimental results on ITC99 benchmarks show that the proposed architecture can achieve an average improvement of 30.31% in switching activity compared to conventional scan methods. Additionally, the results of simulation with DSF indicate that the powerdelay product (PDP) and area overhead are improved by 28.9% and 15.6%, respectively, compared to existing blocking logic method.

반복 복호수 감소에 의한 저전력 터보 복호기의 설계 (Design of a Low Power Turbo Decoder by Reducing Decoding Iterations)

  • 백서영;김식;백서영
    • 한국통신학회논문지
    • /
    • 제29권1C호
    • /
    • pp.1-8
    • /
    • 2004
  • 본 논문에서는 사용 전원이 제한적인 이동통신 기기에 사용되는 터보 복호기의 전력 소모 원인이 되는 반복 복호 횟수를 줄이기 위한 알고리듬을 제안한다. 기존의 반복 횟수를 제어하는 방법의 경우, CRC를 사용하는 방법은 하드웨어 복잡도가 낮은 반면 BER 성능의 감소가 큰 단점이 있으며 LLR을 이용하는 방법은 BER 성능이 임계값에 의존적이며 임계값을 계산하는 추가적인 하드웨어가 필요한 단점이 있다. 제안된 알고리듬은 터보 코드의 우수한 오류 정정 성능을 이용하여 하나의 데이더 프레임에 대한 연속된 두 번의 복호 출력이 동일한 경우 복호를 종료하는 방법으로 간단한 버퍼와 계수기를 이용하여 하드웨어의 부담을 최소화하는 구현이 가능하며 BER 성능의 감소 없이 전력 소모를 줄일 수 있음을 확인하였다. 실험 결과, 제안한 방법은 BER 성능의 감소 없이 반복 복호 횟수를 60% 정도 줄이는 것으로 나타났으며, 반복 복호 횟수의 감소 정도에 비례하여 소모 전력도 절약된다.

토공구간 성토체의 Wetting Collapse에 관한 연구 (Wetting-Induced Collapse in Rock Fill Materials for Embankment)

  • 이성진;이일화;임은상;신동훈
    • 한국철도학회:학술대회논문집
    • /
    • 한국철도학회 2007년도 추계학술대회 논문집
    • /
    • pp.1287-1296
    • /
    • 2007
  • Recently, the high speed railway comes into the spotlight as the important and convenient traffic infrastructure. In Korea, Kyung-Bu high speed train service began in about 400km section at 2004, and the Ho-Nam high speed railway will be constructed by 2017. The high speed train will run with a design maximum speed of 300-350km/hr. Since the trains are operated at high speed, the differential settlement of subgrade under the rail is able to cause a fatal disaster. Therefore, the differential settlement of the embankment must be controlled with the greatest care. Furthermore, the characteristics and causes of settlements which occurred under construction and post-construction should be investigated. A considerable number of studies have been conducted on the settlement of the natural ground over the past several decades. But little attention has been given to the compression settlement of the embankment. The long-term settlement of compacted fills embankments is greatly influenced by the post-construction wetting. This is called 'hydro collapse' or 'wetting collapse'. In spite of little study for this wetting collapse problem, it has been recognized that the compressibility of compacted sands, gravels and rockfills exhibit low compressibility at low pressures, but there can be significant compression at high pressures due to grain crushing by several researchers(Marachi et al. 1969, Nobari and Duncan 1972, Noorany et al. 1994, Houston et al. 1993, Wu 2004). The characteristics of compression of fill materials depend on a number of factors such as soil/rock type, as-compacted moisture, density, stress level and wetting condition. Because of the complexity of these factors, it is not easy to predict quantitatively the amount of compression without extensive tests. Therefore, in this research I carried out the wetting collapse tests, with focusing in various soil/rock type, stress levels, wetting condition more closely.

  • PDF

시스톨릭 어레이 구조와 CORDIC을 사용한 고속/저전력 Extended QRD-RLS 등화기 설계 및 구현 (Design and Implementation of Hi-speed/Low-power Extended QRD-RLS Equalizer using Systolic Array and CORDIC)

  • 문대원;장영범;조용훈
    • 대한전자공학회논문지TC
    • /
    • 제47권6호
    • /
    • pp.1-9
    • /
    • 2010
  • 이 논문에서는 시스톨릭 어레이 구조를 갖는 고속/저전력 Extended QRD-RLS 등화기 구조를 제안한다. 기존의 시스톨릭 어레이 구조를 갖는 Extended QRD-RLS 등화기는 입력행렬의 QR분해를 위해서 벡터모드 CORDIC을 사용하여 벡터의 각도를 계산하고, 회전모드 CORDIC에서는 이 각도를 전달받아 벡터를 회전시킨다. 제안된 등화기 구조에서는 벡터모드 CORDIC과 회전모드 CORDIC이 정반대방향으로 회전하는 것을 이용하여 구현 하드웨어의 크기를 현저히 감소시켰다. 이와 더불어 제안구조에서는 벡터모드 CORDIC과 회전모드 CORDIC을 동시에 동작함으로써 계산시간을 1/2로 감소시킬 수 있었다. 제안구조의 HDL 코딩과 칩 설계를 통하여 기존의 시스톨릭 어레이 구조와 비교하여 23.8%의 구현면적 감소를 확인하였다.

다중시간분할 방식 기반의 에드혹 망 전송기술 분석 (Analysis of TDM-based Ad Hoc Network Transmission Technologies)

  • 정종문;조형원;진기용;조민희;김지현;정운철;주성순
    • 한국통신학회논문지
    • /
    • 제34권8A호
    • /
    • pp.618-624
    • /
    • 2009
  • 무선 센서 네트워크(WSNs)로부터 유비쿼터스 센서 네트워크(USNs)으로 향한 진화를 위해서는 보다 많은 데이터-트래픽 전송량, 많은 수의 사용자 지원, 강화된 내부연산 능력, 그리고 보다 긴 수명에 대한 요구가 강해지고 있다. 그리하여 효율적으로 통신 시간을 동등하게 제어하는 기술과 적은 소비 전력이 USN 미디엄 엑세스 제어(MAC) 프로토콜에 있어서 가장 중요한 디자인 목표가 되어 몇 가지의 다중시간분할방식(TDM) MAC 프로토콜들이 제시 되었다. 하지만 존재하는 프로토콜들의 장점과 단점을 분석하는 것은 쉽지 않기 때문에 보다 발전된 MAC 프로토콜을 만드는 것은 도전적인 과제이다. 이러한 목적으로 본 논문에서는 기존의 에드혹 망 다중시간분할방식 프로토콜들의 복잡도를 유도하였고 비교 분석한 결과를 제시한다. 프로토콜의 복잡도는 전력 소비량과 직접적인 관계를 갖기 때문에 에드혹 망의 MAC 프로토콜의 효율성을 평가하는 데에 많은 연관성을 가진다.

IEEE 802.11n 무선 랜 표준용 LDPC 복호기 설계 (A Design of LDPC Decoder for IEEE 802.11n Wireless LAN)

  • 정상혁;신경욱
    • 대한전자공학회논문지SD
    • /
    • 제47권5호
    • /
    • pp.31-40
    • /
    • 2010
  • 본 논문에서는 IEEE 802.11n 무선 랜 표준용 LDPC 복호기 프로세서를 설계하였다. 설계된 프로세서는 IEEE 802.11n 표준의 블록길이 1,944와 부호화율 1/2의 패리티 검사 행렬을 지원하며, 하드웨어 감소를 위해 최소합 알고리듬과 layered 구조를 적용하였다. 최소합 알고리듬의 특징을 이용한 검사노드 메모리 최소화 방법을 고안하여 적용하였으며, 이를 통해 기존방법의 메모리 크기의 25%만을 사용하여 구현하였다. 설계된 프로세서를 $0.35-{\mu}m$ CMOS 셀 라이브러리로 합성한 결과, 200,400 게이트와 19,400 비트의 메모리로 구현되었으며, 80 MHz@2.5V로 동작하여 약 135 Mbps의 성능을 갖는다. 설계된 회로는 FPGA 구현을 통해 하드웨어 동작 검증과 복호성능을 분석하였으며, 이를 통해 설계된 LDPC 복호기의 유용성을 입증하였다.

H.264 복호기를 위한 효율적인 예측 연산기 설계 (Design of Prediction Unit for H.264 decoder)

  • 이찬호
    • 대한전자공학회논문지SD
    • /
    • 제46권7호
    • /
    • pp.47-52
    • /
    • 2009
  • H.264 영상 압축 표준은 높은 압축률과 화질로 널리 이용되고 있다. 이러한 H.264 복호기에서 움직임 보상기는 가장 연산 시간이 오래 걸리고 복잡한 유닛이다. 이러한 움직임 보상기의 성능은 보간 연산기와 참조 픽셀을 외부에서 읽어 오는 동작의 효율성에 의해 결정된다. 따라서 고성능 보간 연산기를 설계하고 참조 메모리와 데이터의 관리를 통해 데이터 재활용을 늘려 외부 메모리 접근 횟수를 줄이는 것이 필요하다. 본 논문에서는 2 차원 회전 레지스터 파일과 움직임 벡터 예측기, 그리고 저복잡도 고성능의 보간 연산기를 이용한 효율적인 움직임 보상기 구조를 제안한다. 2 차원 회전 레지스터는 참조 메모리에서 읽어 온 픽셀 데이터를 보관하면서 보간 연산기에 필요한 픽셀 데이터를 신속하게 공급하고 재활용될 데이터를 효과적으로 처리할 수 있는 기능을 가지고 있다. 제안된 구조에 따라 움직임 보상기를 설계하고 인트라 예측기와 통합하여 예측 연산기를 구현하여 동작과 성능을 검증하였다.

여대생의 기능성화장품 구매 및 사용실태와 요구도 (A Study of Consumption Practices and Needs for Cosmeceuticals of Female University Students)

  • 윤지주;권수애
    • 한국생활과학회지
    • /
    • 제13권2호
    • /
    • pp.271-282
    • /
    • 2004
  • The purposes of this study were to research the behavior of consumption and needs about the female university students to provide useful information which would help finding the marketing source of cosmeceuticals. The sample was consisted of 464 female university students who had experiences of using the cosmeceuticals. Data were analyzed by factor analysis, frequency, x2-test, t-test, ANOVA(LSD) using SPSSWIN. The results were as follows: When the female university students purchased the cosmeceuticals, they considered the effectiveness and the price, so were satisfied with good effect and low price. The most important marketing methods in cosmeceuticals for female university students were through the internet and mail order shopping. Whereas, demerit factors of internet shopping were founded to be the complexity of exchange or refund and the little chance of free samples for trial. The good marketing strategies might be sending trial samples, future payment system after trial period, and/or supporting the event held in the university. Besides, it might be a consideration to have an event for the improvement by public trial. Anti-aging cosmeceutical was the most preferred item for female students, sun protection and whitening cosmetics next in order. Therefore, a target customer for cosmeceuticals might be lowered in age. The purchasing cost system and therapeutic effect of cosmeceuticals had to be developed for 20's. It was necessary to be safe and effective. The factors affecting the level of satisfaction for cosmeceuticals could be categorized into 4; market environment, simplicity of purchase, product merit and additional service. The needs for cosmeceuticals showed significant differences according to grade and kinds of product.

  • PDF

SOA와 WOA의 통합 아키텍처 설계에 관한 연구 (A Study of Design for the Integrated Architecture of SOA and WOA)

  • 박소현;유해영
    • 정보처리학회논문지D
    • /
    • 제17D권5호
    • /
    • pp.317-326
    • /
    • 2010
  • IT 자원의 상호운용성 및 재활용성 등의 장점을 지니고 있는 서비스 지향 아키텍처(SOA : Service Oriented Architecture)는 새로운 비즈니스 환경변화에 가장 빠르게 대응할 수 있는 최적의 대안으로 각광받고 있다. 그러나 SOA는 구현의 복잡성 및 그에 따른 높은 비용 등의 문제점들을 갖고 있다. 이러한 문제점들의 보완을 위해 웹 지향 아키텍처(WOA: Web Oriented Architecture)가 제안되어 각광받고 있지만, 이 또한 보안 및 안정적인 메시지 전달 등의 문제점들을 안고 있다. 이에 본 논문에서는 SOA와 WOA의 핵심 개념인 서비스를 내 외부 서비스로 분류후 각각을 SOA와 WOA에 적용하고, SOA와 WOA가 지닌 장점을 바탕으로 유연성이 강조된 통합 아키텍처 설계하였다. 제안한 아키텍처는 구현이 보다 간편하고, 서비스 지향적이며, 고객의 요구사항을 충분히 만족시킬 수 있다. 이를 검증하기 위해 AHP (Analytic Hierarchy Process) 기법을 통하여 제안한 아키텍처 설계의 유용성을 평가하였다.