• 제목/요약/키워드: fully-differential 회로

검색결과 43건 처리시간 0.022초

트랜지스터 차동쌍 폴딩 기법을 적용한 250-MSamples/s 8-비트 폴딩 아날로그-디지털 변환기의 설계 (A Design of 250-MSamples/s 8-Bit Folding Analog to Digital Converter using Transistor Differential Pair Folding Technique)

  • 이돈섭;곽계달
    • 대한전자공학회논문지SD
    • /
    • 제41권11호
    • /
    • pp.35-42
    • /
    • 2004
  • 본 논문에서는 저 전력, 고속 동작을 위하여 트랜지스터 차동쌍 폴딩 회로를 사용하는 CMOS 폴딩 ADC를 설계하였다. 본 논문에서는 제안한 트랜지스터 차동쌍 폴딩 회로에 대한 동작원리와 기존의 폴딩 회로에 비해 어떤 장점을 가지고 있는지 설명한다. 이 회로를 적용하여 설계한 ADC에서는 폴딩신호를 처리하기 위하여 16 개의 정밀한 전압비교기와 32 개의 인터폴레이션 저항을 사용하므로 저 전력, 고속동작이 가능하고, 작은 칩 면적으로 제작할 수 있다. 설계공정은 0.25㎛ double-poly 2metal n-well CMOS 공정을 사용하였다. 모의실험결과 2.5V 전원전압을 인가하고 250MHz의 클럭 주파수에서 45mW의 전력을 소비하였으며 측정값을 통하여 계산된 INL은 ±0.15LSB, DNL은 ±0.15LSB, SNDR은 10MHz 입력신호에서 50dB로 측정되었다.

공통모드 전압 보정기능을 갖는 LCD 드라이버용 듀얼모드 LVDS 전송회로 (Dual-Level LVDS Circuit with Common Mode Bias Compensation Technique for LCD Driver ICs)

  • 김두환;김기선;조경록
    • 한국콘텐츠학회논문지
    • /
    • 제6권3호
    • /
    • pp.38-45
    • /
    • 2006
  • 본 논문은 LCD driver IC의 전송선 당 데이터 전송률을 2배로 하기 위한 이중 저전압 차동신호 전송 (DLVDS) 회로를 제안한다. 제안된 회로에서는 2-비트 데이터를 하나의 송신기에서 입력 받고, 2-비트 데이터를 듀얼레벨을 갖는 차동신호로 전송한다. 따라서 기존의 저전압 차동신호 전송기법(LVDS)의 특징을 유지하면서 2-비트 데이터를 2개의 전송선을 통하여 전송할 수 있다. 제안된 송신기는 전류원 피드백 회로를 이용하여 출력의 공통모드 바이어스 흔들림을 보상했다. 그리하여 기존의 회로의 입력 바이어스와 기준 바이어스 전압 차이로 출력의 공통모드 바이어스 흔들림이 발생하는 문제가 해결되었다. 수신기에서는 디코드 회로를 통해 원래의 2-비트 입력 데이터를 복원할 수 있다. 제안된 회로는 $0.25{\mu}m$ CMOS 공정으로 설계하였고, 시뮬레이션 결과 1-Gbps/2-line의 전송률을 갖고, 2.5V의 전원에서 35-mW의 전력소모를 나타냈다.

  • PDF

완전-차동 선형 OTA를 사용한 새로운 계측 증폭기 설계 (A Design of Novel Instrumentation Amplifier Using a Fully-Differential Linear OTA)

  • 차형우
    • 전자공학회논문지
    • /
    • 제53권1호
    • /
    • pp.59-67
    • /
    • 2016
  • 저가, 광대역, 그리고 넓은 이득 제어 범위를 갖는 전자 계측 시스템을 실현하기 위한 완전-차동 선형(fully-differential linear operational transconductance amplifier : FLOTA)를 사용한 새로운 계측 증폭기(instrumentation amplifier : IA)를 설계하였다. 이 IA는 한 개의 FLOTA, 두 개의 저항 그리고 한 개의 연산 증폭기(operational amplifier : op-amp로 구성된다. 동작 원리는 FLOTA에 인가되는 두 입력 전압의 차가 각각 동일한 차동 전류로 변환되고 이 전류는 op-amp의 (+)단자의 저항기와 귀환 저항기를 통과시켜 단일 출력 전압을 구하는 것이다. 제안한 IA의 동작 원리를 확인하기 위해 FLOTA를 설계하였고 상용 op-amp LF356을 사용하여 IA를 구현하였다. 시뮬레이션 결과 FLOTA를 사용한 전압-전류 특성은 ${\pm}3V$의 입력 선형 범위에서 0.1%의 선형오차와 2.1uA의 오프셋 전류를 갖고 있었다. IA는 1개의 저항기의 저항 값 변화로 -20dB~+60dB의 이득을 갖고 있으며, 60dB에 대한 -3dB 주파수는 10MHz이였다. 제안한 IA의 외부의 저항기의 정합이 필요 없고 다른 저항기로 오프셋을 조절할 수 있는 장점을 갖고 있다. 소비전력은 ${\pm}5V$ 공급전압에서 105mW이였다.

완전-차동형 바이폴라 전류 감산기와 이를 이용한 전류-제어 전류 증폭기의 설계 (A Design of Fully-Differential Bipolar Current Subtracter and its Application to Current-Controlled Current Amplifier)

  • 차형우
    • 대한전자공학회논문지SD
    • /
    • 제38권11호
    • /
    • pp.836-845
    • /
    • 2001
  • 고정도 전류-모드 신호 처리를 위한 새로운 완전-차동형 바이폴라 전류 감산기(FCS)와 이를 이용한 전류-제어 전류 증폭기(CCCA)를 설계했다. 완전-차동 전류 출력을 얻기 위해, FCS는 낮은 전류-입력 임피던스를 갖는 두 개의 전류 폴로워가 좌우 대칭적으로 구성되어 있다. CCCA는 출력전류를 바이어스 전류로 제어하기 위해 완전 차동형 전류 감산기(FCS)와 단일 전류 출력단을 갖는 전류 이득 증폭기(CGA)로 구성되었다. 시뮬레이션 결과 FCS는 5 Ω의 전류-입력 임피던스와 우수한 선형성을 갖는다는 것을 확인하였다. 또한, CCCA는 바어이스 전류를 100μA에서 20 mA까지 가변했을 경우 20 MHz의 3-dB 차단 주파수를 갖는다는 것을 확인하였다. FCS와 CCCA의 전력 소비는 각각 1.8 mW와 3 mW이다.

  • PDF

전송선 감소를 위한 듀얼레벨 저전압 차동신호 전송(DLVDS) 기법 (Dual-Level LVDS Technique for Reducing the Data Transmission Lines)

  • 김두한;양성현;조경록
    • 대한전자공학회논문지SD
    • /
    • 제42권8호
    • /
    • pp.1-6
    • /
    • 2005
  • 본 논문은 LCD driver IC의 전송선 수를 줄이기 위한 이중 저전압 차동신호 전송(DLVDS) 회로를 제안한다. 제안된 회로에서는 2-비트 원시 데이터를 하나의 송신기에서 입력 받고, 2-비트 데이터를 듀얼레벨을 갖는 차동신호로 전송한다. 따라서 기존의 저전압 차동신호 전송기법(LVDS)의 특징을 유지하면서 2-비트 원시 데이터를 2개의 전송선을 통하여 전송할 수 있다. 수신기에서는 디코드 회로를 통해 원래의 2-비트 원시 입력 데이터를 복원할 수 있다. 제안된 회로는 $0.25\mu m$ CMOS 공정으로 설계하여, 1-Gbps/2-line의 전송률을 갖고, 2.5V의 전원에서 35-mW의 전력소모를 나타냈다.

부분반사 전면 및 완전반사 후면을 갖는 반무한 방파제 또는 방파제 개구부에 의한 파의 산란 (Wave Scattering by a Semi-infinite Breakwater or a Breakwater Gap with Partially Reflective Front and Fully Reflective Back)

  • 서경덕;김한나
    • 한국해안해양공학회지
    • /
    • 제19권3호
    • /
    • pp.183-193
    • /
    • 2007
  • 부분반사 전면 및 완전반사 후면을 갖는 반무한 방파제 및 방파제 개구부에 의한 파의 산란 현상에 대한 해석 해를 유도하였다. 이는 수심이 일정하고 파가 방파제에 직각으로 입사하는 경우에 적용 가능하며, 선형파 이론에 근거하여 변수 변환 및 좌표 변환을 통해 지배 방정식을 상미분 방정식으로 전환하여 구하였다. 본 연구에서 유도된 해석 해는 유한 요소 수치 모델의 결과와 비교하여 그 정확도를 비교하였는데, 꽤 정확한 결과를 보인다는 것을 알 수 있었다. 유도된 해석 해를 이용하여 방파제에서의 반사율에 따른 항 입구에서의 정온도에 미치는 효과를 조사하였다.

고성능 연산 증폭기의 설계 자동화 (Design Automation of High-Performance Operational Amplifiers)

  • 유상대
    • 센서학회지
    • /
    • 제6권2호
    • /
    • pp.145-154
    • /
    • 1997
  • 회로 시뮬레이션과 국부적 탐색을 갖는 시뮬레이티드 아닐링을 사용한 새로운 탐색 전략에 기초하여 고성능 연산 증폭기의 설계 자동화를 위한 기법을 제안하였다. 임의의 연산 증폭기 구조와 성능 규격에 대해서, 이산 설계 변수들을 갖는 비용 함수의 이산 최적화를 통해 연산 증폭기의 설계가 이루어진다. 설계 시간의 단축을 위해서 전용 회로 시뮬레이터와 몇 가지 휴리스틱을 사용하였다. 스마트 센서와 10 비트 25 MS/s 파이프라인 A/D 변환기에 사용 가능한 저전력 고속 전차동 CMOS 연산 증폭기의 설계를 통해서, 제안된 기법을 사용하여 개발된 설계 도구는 적은 설계 지식과 설계 노력을 가지고 고성능 연산 증폭기를 설계하는데 사용될 수 있음을 보였다.

  • PDF

TMS320F28377D 기반 아날로그-디지털 신호 처리 시스템 (Analog-Digital Signal Processing System Based on TMS320F28377D)

  • 김형우;남기곤;최준영
    • 대한임베디드공학회논문지
    • /
    • 제14권1호
    • /
    • pp.33-41
    • /
    • 2019
  • We propose an embedded solution to design a high-speed and high-accuracy 16bit analog-digital signal processing interface for the control systems using various external analog signals. Choosing TMS320F28377D micro controller unit (MCU) featuring high-performance processing in the 32-bit floating point operation, low power consumption, and various I/O device supports, we design and build the proposed system that supports both 16-bit analog-digital converter (ADC) interface and high precision digital-analog converter (DAC) interface. The ADC receives voltage-level differential signals from fully differential amplifiers, and the DAC communicates with MCU through 50 MHz bandwidth high-fast serial peripheral interface (SPI). We port the boot loader and device drivers to the implemented board, and construct the firmware development environment for the application programming. The performance of the entire implemented system is demonstrated by analog-digital signal processing tests, and is verified by comparing the test results with those of existing similar systems.

Thermal Stability of Lithiated Silicon Anodes with Electrolyte

  • Park, Yoon-Soo;Lee, Sung-Man
    • Bulletin of the Korean Chemical Society
    • /
    • 제32권1호
    • /
    • pp.145-148
    • /
    • 2011
  • The thermal behavior of lithiated Si anodes has been investigated using differential scanning calorimetry (DSC). In particular, the effect of Si particle size on the thermal stability of a fully lithiated Si electrode was investigated. For DSC measurements, a lithiated Si anode was heated in a hermetically sealed high-pressure pan with a polyvinylidene fluoride (PVDF) binder and a 1 M $LiPF_6$ solution in an ethylene carbonate (EC)-diethyl carbonate (DEC) mixture. The thermal evolution around $140^{\circ}C$ increases with lithiation and with decreasing particle size; this phenomenon is attributed to the thermal decomposition of the solid electrolyte interface (SEI) film. Exothermic peaks, following a broad peak at around $140^{\circ}C$, shift to a lower temperature with a decrease in particle size, indicating that the thermal stability of the lithiated Si electrode strongly depends on the Si particle size.

Localized Eigenmodes in a Triangular Multicore Hollow Optical Fiber for Space-division Multiplexing in C+L Band

  • Hong, Seongjin;Oh, Kyunghwan
    • Current Optics and Photonics
    • /
    • 제2권3호
    • /
    • pp.226-232
    • /
    • 2018
  • We propose a triangular-multicore hollow optical fiber (TMC-HOF) design for uncoupled mode-division and space-division multiplexing. The TMC-HOF has three triangular cores, and each core has three modes: $LP_{01}$ and two split $LP_{11}$ modes. The asymmetric structure of the triangular core can split the $LP_{11}$ modes. Using the proposed structures, nine independent modes can propagate in a fiber. We use a fully vectorial finite-element method to estimate effective index, chromatic dispersion, differential group delay (DGD), and confinement loss by controlling the parameters of the TMC-HOF structure. We confirm that the proposed TMC-HOF shows flattened chromatic dispersion, low DGD, low confinement loss, low core-to-core crosstalk, and low crosstalk between adjacent modes. The proposed TMC-HOF can provide a common platform for MDM and SDM applications.