• Title/Summary/Keyword: fir 필터

검색결과 366건 처리시간 0.028초

승산기가 없는 구조의 FIR필터의 설계에 관한 연구 (A Study on the Design of FIR Filters with Multiplierless Structures)

  • 신재호
    • 한국통신학회논문지
    • /
    • 제15권2호
    • /
    • pp.166-175
    • /
    • 1990
  • 기존 FIR 필터에는 回路가 複雜하고 高價의 乘算器가 많이 所要되기 때문에 實現에 제약을 받는다. 本 論文에서는 小型, 低價, 低電力消費, 高速 디지털필터로 實現하기에 적합하면서 乘算器를 사용하지 않는 FIR 필터 構造를 제시한다. 그 構造는 {0,{\pm}$2^n$;n=integer} 에서 두 개의 원소조합으로 표시되는 係數를 갖는 트랜스버설필터와 積分器로 구성된다. 컴퓨터 시뮬레이션에 의해 성능을 검토하였는바, 기존의 有限語長 FIR 필터의 경우와 비교하여 유사한 정도의 양호한 應答特性이 나타났다.

  • PDF

IF 디지털 다운 컨버터의 블록 FIR 필터링 아키텍처 (A Block FIR Filtering Architecture for IF Digital Down Converter)

  • 장영범
    • 대한전자공학회논문지SP
    • /
    • 제37권5호
    • /
    • pp.115-123
    • /
    • 2000
  • 본 논문에서는, 고속의 필터링이 요구되는 IF 디지털 다운 컨버터를 위한 새로운 블록 FIR(Finite Impulse Response) 필터링 아키텍처를 제안한다 디지털 다운 컨버터는 디지털 믹서, 데시메이션 필터, 그 리고 다운 샘플러로 구성된다 본 논문이 제안하는 아키텍처는 블록 필터링의 병렬처리 구조를 이용하여 데시메이션 필터를 구성함으후서 블록 필터링 아키텍처에서 구조적으로 생겨나는 업 샘플링이 직렬로 연결되는 다운 샘플러와 상쇄되어 구조가 간략하게 되어짐을 보인다 이와 더불어 블록 FIR 구조를 이용하여 필터계수의 갯수가 블록의 크기의 역비례로 감소되어, 계산량이 그 만큼 감소되어짐을 보인다. 끝으로, 디지털 믹서의 0이 필터의 병렬입력을 0으로 만드는 것을 이용하여 아키텍처의 복잡도가 더욱 감소됨을 보이게된다.

  • PDF

FIR ADM 디지털 필터의 성능 해석 및 설계 (Performance Analysis and Design of Fir ADM Digital Filters)

  • 선우종성;은종관
    • 대한전자공학회논문지
    • /
    • 제19권4호
    • /
    • pp.38-48
    • /
    • 1982
  • 본 논문에서는 적응 델타 변조기 (ADM)를 A/D 변환기로 사용하는 FIR ADM 디지탈 필터의 성능과 구현 방법을 연구하였다. 이 필터는 지금까지 사용되는 PCM 필터와는 달리 승산이 필요 없을 뿐만 아니라 또한 저전력 소모, 크기 및 가격면 등에서 여러 가지 장점이 있다. 필터의 성능 해석을 위하여 필터의 mean-squared error의 식과 원하는 성능을 갖기 위한 필터의 word Length의 식을 유도하였고 이를 computer simulation에 의해서 입증하였다. 또한 디지탈 필터의 성능을 최적화 하기 위해서 parameter값들을 simulation에 의해서 최적화 하였다. 마지막으로 단일 및 다수의 신호를 동시에 처리할 수 있는 FIR ADM 디지탈 필터의 설계에 관해서 고찰하였다.

  • PDF

FIR 필터링에 대한 HMM 파라미터 적응기법 (HMM Parameter Adaptation to FIR Filtering)

  • 김남수;김동국
    • 한국음향학회:학술대회논문집
    • /
    • 한국음향학회 1999년도 학술발표대회 논문집 제18권 2호
    • /
    • pp.25-28
    • /
    • 1999
  • 본 연구에서는 finite impulse response (FIR) 필터에 의해 인식기의 입력 특징벡터가 필터링되는 경우에 hidden Markov model (HMM) 파라미터를 적응시키는 새로운 기법을 제안한다. 제안한 적응 기법은 필터링에 의해 변환된 특징벡터에 대해 HMM 파라미터를 다시 학습시킬 필요가 없으며 주어진 FIR필터 계수만을 사용하여 HMM 파라미터를 적응시킬 수 있다. 개발된 FIR필터링에 대한 HMM 파라미터 적응 기법은 연속 숫자음 인식 실험에서 재학습 방법과 비교 실험한 결과 low-pass 필터의 경우에 재학습 방법과 비슷한 인식 성능을 나타내었다.

  • PDF

이산신호의 보간을 위한 혼성 FIR/IIR필터에 의한 다상회로의 설계 (Design of the Polyphase Network for the Interpolation of Discrete Signals with the Hybrid FIR/IIR Digital Filter)

  • 박종연
    • 한국통신학회논문지
    • /
    • 제8권2호
    • /
    • pp.43-47
    • /
    • 1983
  • FIR필터와 IIR필터를 각각 독립적으로 설계하여 결합한 혼성 FIR/IIR필터에 의하여 이산신호의 보간을 위한 다상회로를 설계하였다. 제안된 다상회로는 백색 가우시안 잡음을 이용한 평가방법을 통하여 이산신호의 보간 필터로서의 유용성이 확인되었다.

  • PDF

변형된 창함수를 사용한 FIR 디지털 필터에 관한 연구 (A Study on the FIR Digital Filter using Modified Window Function)

  • 강경덕;배상범;김남호;류지구
    • 융합신호처리학회논문지
    • /
    • 제4권1호
    • /
    • pp.49-55
    • /
    • 2003
  • 현대산업사회의 발전에 따라 신호처리 분야 중 디지털필터의 사용은 급격히 증가하고 있으며, 특히 디지털 영상처리, 디지털 음성처리, CATV 및 각종 통신 분야 등에서 카메라의 Detail processor, Y/C separator, Ghost제거 필터, 표준변환기(NTSC-PAL), Noise reducer 등으로 많이 사용되고 있다. 이러한 디지털필터에는 일반적으로 IIR(infinite impulse response)과 FIR(finite impulse response) 필터가 있으며, 본 논문에서는 구현이 용이하고 선형위상특성을 갖는 FIR 디지털필터를 설계하였다. FIR 디지털필터 설계에 있어서 통과대역의 차단주파수 부근에서 깁스(gibbs) 현상에 의해 생긴 리플을 완화하기 위해 window함수를 사용한다. 그러나, 기존의 window는 고정된 값으로 되어 있으므로 설계목적에 적합한 window함수를 선택함에 있어 다소 문제점이 있다. 따라서, 본 논문에서는 설계목적에 따라 서 융통성있게 선택이 가능한 파라메터를 부가한 변형된 Hanning window를 설계하였으며, 타당성을 입증하기 위해 디지털필터를 설계하여 기존의 Hamming, Hanning, Blackman, Kaiser window와 비교하였으며, 판단기준으로 peak side-lobe와 천이특성 등을 사용하였다.

  • PDF

수직 공통패턴을 사용한 고속/저전력 CSD 선형위상 FIR 필터 구조 (A High-speed/Low-power CSD Linear Phase FIR Filter Structure Using Vertical Common Sub-expression)

  • 장영범;양세정
    • 한국통신학회논문지
    • /
    • 제27권4A호
    • /
    • pp.324-329
    • /
    • 2002
  • Digital If(Intermediate frequency) 처리단과 같은 고속과 저전력을 요구하는 필터에서 덧셈기만을 사용하여 CSD(Canonical Signed Digit)형의 필터계수들을 구현하는 구조가 널리 연구되고 있다. 본 논문에서는 CSD형의 선형위상 FIR(Finite Impulse Response) 필터에서 수직의 공통패턴을 공유하는 구조를 제안한다. 선형위상 FIR 필터를 CSD형의 코드를 사용하여 구현할 때에, 선형위상의 계수대칭의 특성 때문에 수평 공통패턴의 방식이 사용되어 왔다. 그러나 본 논문에서는 선형위상 필터는 근접해 있는 계수들끼리 근사의 값을 갖기 때문에 MSB가 같다는 것을 이용하여 수직 공통패턴을 사용하는 방식을 제안하였다. 제안된 방식은 구현의 정세도가 낮을수록, 구현하는 탭의 길이가 길수록 더욱 효과가 큼을 예제를 통하여 보였다. 따라서 제안된 방식은 고 고속/저전력 구현을 요하는 이동 통신용 필터에서 사용하기에 적합한 필터임을 보였다.

VHDL을 이용한 시스톨릭 FIR 디지털필터의 구현

  • 이재진;송기용
    • 한국정보기술응용학회:학술대회논문집
    • /
    • 한국정보기술응용학회 2002년도 추계공동학술대회 정보환경 변화에 따른 신정보기술 패러다임
    • /
    • pp.343-349
    • /
    • 2002
  • 본 논문에서는 모듈성과 확장성을 갖는 시스톨릭 어레이를 이용한 FIR(finite impulse response) 디지털필터의 구현에 대하여 기술한다. 차분방정식 혹은 전달함수가 주어질 때 기본소자를 이용한 FIR 디지털필터 설계를 위한 2차원 DG(dependence graph)로부터 1차원 시스톨릭 어레이를 유도한 후 유도된 시스톨릭 어레이를 RT 수준에서 VHDL로 모델링하여 동작을 검증하였다 검증된 시스톨릭 어레이를 이용한 FIR 디지털필터는 Hynix에서 제공하는 0.35$\mu\textrm{m}$ 셀 라이브러리와 FPGA칩인 XCV200E을 사용하여 합성 및 구현되었다.

  • PDF

VHDL을 이용한 시스톨릭 FIR 디지털필터의 구현

  • 이재진;송기용
    • 한국산업정보학회:학술대회논문집
    • /
    • 한국산업정보학회 2002년도 추계공동학술대회
    • /
    • pp.343-349
    • /
    • 2002
  • 본 논문에서는 모듈성과 확장성을 갖는 시스톨릭 어레이를 이용한 FIR(finite impulse response) 디지털필터의 구현에 대하여 기술한다. 차분방정식 혹은 전달함수가 주어질 때 기본소자를 이용한 FIR 디지털필터 설계를 위한 2차원 DG(dependence graph)로부터 1차원 시스톨릭 어레이를 유도한 후 유도된 시스톨릭 어레이를 RT 수준에서 VHDL로 모델링하여 동작을 검증하였다. 검증된 시스톨릭 어레이를 이용한 FIR 디지털필터는 Hynix에서 제공하는 0.35$\mu\textrm{m}$ 셀 라이브러리와 FPGA칩인 XCV200E을 사용하여 합성 및 구현되었다.

  • PDF

이산형 상태공간 모델에서의 무진동 최소최대 필터 (New Deadbeat Minimax Filters for Discrete State Models without A Priori Initial State Information)

  • 한수희;권욱현
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2000년도 추계학술대회 논문집 학회본부 D
    • /
    • pp.624-628
    • /
    • 2000
  • 이 논문에서는 이산형 상태 공간 모델에서의 새로운 FIR 필터를 제안한다. 선형성, 무진동성, FIR 구조, 초기 조건과의 무관성등을 디자인 과정에서 고려해서 성능 지표를 최소화 하는 필터를 구한다. 성능지표로는 구간에서 외란 에너지와 현재 추정 에러의 최대 이득으로 생각하며, 이 지표는 일반적인 성능지표와는 다르다. 제안된 필터는 배치 형태로 먼저 구하고, 점화식 형태로 바꿀 수 있음을 보인다. 제안한 필터는 확률론적 시스템의 이동 구간 무편향 FIR 필터(RHUFF)와 유사함을 보인다.

  • PDF