• 제목/요약/키워드: Stacked ADC

검색결과 2건 처리시간 0.015초

3차원 적층 구조 저항변화 메모리 어레이를 활용한 CNN 가속기 아키텍처 (CNN Accelerator Architecture using 3D-stacked RRAM Array)

  • 이원주;김윤;구민석
    • 전기전자학회논문지
    • /
    • 제28권2호
    • /
    • pp.234-238
    • /
    • 2024
  • 본 논문은 낮은 구동 전류 특성과 3차원 적층 구조로 확장시킬 수 있는 장점을 가진 3차원 적층형 이중 팁 RRAM을 CNN 가속기 아키텍처에 접목하는 연구를 수행한 논문이다. 3차원 적층형 이중 팁을 적층 형태의 병렬연결로 시냅스 어레이에 사용하여 멀티-레벨을 구현하였다. 이를 Network-on-chip 형태의 가속기 내에 DAC, ADC, 버퍼 및 레지스터, shift & add 회로 등 다양한 하드웨어 블록들과 함께 구성하여 CNN 가속기에 대한 시뮬레이션을 수행하였다. 시냅스 가중치와 활성화 함수의 양자화는 16-bit으로 가정하였다. 해당 가속기 아키텍처를 위한 병렬 파이프라인을 통해 CNN 연산을 시뮬레이션한 결과, 연산효율은 약 370 GOPs/W를 달성하였으며, 양자화에 의한 정확도 열화는 3 % 이내가 되는 결과를 나타냈다.

광대역 디지털 수신기 동적 범위 확장을 위한 A/D 변환모듈 연구 (A/D Conversion Module for Dynamic Range Expansion of Wideband Digital Receiver)

  • 고민호;김형주
    • 한국전자파학회논문지
    • /
    • 제29권12호
    • /
    • pp.986-991
    • /
    • 2018
  • 본 논문은 광대역 디지털 수신기의 동적 범위 개선을 위한 A/D 변환 모듈을 설계 및 제작하였다. 동적 범위 확장을 위한 A/D 변환 모듈은 입력신호 레벨에 따라 정상 경로와 증폭 경로로 신호를 분기하여 디지털 신호로 변환하는 방식이다. 제작 및 측정 결과, A/D 변환 모듈의 정상 경로는 입력 레벨 -57 dBm~-12 dBm 신호를 디지털 신호로 변환하고, 증폭 경로는 입력 레벨 -30 dBm~+12 dBm 신호를 왜곡 없이 디지털 신호로 변환하여 69 dB의 입력 동적 범위 특성을 나타내었다. 또한 순시 대역폭 100 MHz에서 일정한 출력 특성을 나타내고 있음을 확인하였다.