• 제목/요약/키워드: Spurious Signal

검색결과 107건 처리시간 0.025초

Single-Balanced Low IF Resistive FET Mixer for the DBF Receiver

  • Ko Jee-Won;Min Kyeong-Sik
    • Journal of electromagnetic engineering and science
    • /
    • 제4권4호
    • /
    • pp.143-149
    • /
    • 2004
  • This paper describes characteristics of the single-balanced low IF resistive FET mixer for the digital beam forming(DBF) receiver. This DBF receiver based on the direct conversion method is designed with Low IF I and Q channel. A radio frequency(RF), a local oscillator(LO) and an intermediate frequency(IF) considered in this research are 1950 MHz, 1940 MHz and 10 MHz, respectively. Super low noise HJ FET of NE3210S01 is considered in design. The measured results of the proposed mixer are observed IF output power of -22.8 dBm without spurious signal at 10 MHz, conversion loss of -12.8 dB, isolation characteristics of -20 dB below, 1 dB gain compression point(PldB) of -3.9 dBm, input third order intercept point(IIP3) of 20 dBm, output third order intercept point(OIP3) of 4 dBm and dynamic range of 30 dBm. The proposed mixer has 1.0 dB higher IIP3 than previously published single-balanced resistive and GaAs FET mixers, and has 3.0 dB higher IIP3 and 4.3 dB higher PldB than CMOS mixers. This mixer was fabricated on 0.7874 mm thick microstrip $substrate(\varepsilon_r=2.5)$ and the total size is $123.1\;mm\times107.6\;mm$.

A 67.5 dB SFDR Full-CMOS VDSL2 CPE Transmitter and Receiver with Multi-Band Low-Pass Filter

  • Park, Joon-Sung;Park, Hyung-Gu;Pu, Young-Gun;Lee, Kang-Yoon
    • JSTS:Journal of Semiconductor Technology and Science
    • /
    • 제10권4호
    • /
    • pp.282-291
    • /
    • 2010
  • This paper presents a full-CMOS transmitter and receiver for VDSL2 systems. The transmitter part consists of the low-pass filter, programmable gain amplifier (PGA) and 14-bit DAC. The receiver part consists of the low-pass filter, variable gain amplifier (VGA), and 13-bit ADC. The low pass filter and PGA are designed to support the variable data rate. The RC bank sharing architecture for the low pass filter has reduced the chip size significantly. And, the 80 Msps, high resolution DAC and ADC are integrated to guarantee the SNR. Also, the transmitter and receiver are designed to have a wide dynamic range and gain control range because the signal from the VDSL2 line is variable depending on the distance. The chip is implemented in 0.25 ${\mu}m$ CMOS technology and the die area is 5 mm $\times$ 5 mm. The spurious free dynamic range (SFDR) and SNR of the transmitter and receiver are 67.5 dB and 41 dB, respectively. The power consumption of the transmitter and receiver are 160 mW and 250 mW from the supply voltage of 2.5 V, respectively.

협대역 마이크로파 광전송을 위한 전광 이중 전계흡수 광변조기의 선형특성 (Linearity of All Optical Dual EA Modulator for Narrow-band Microwave Optical Transmissions)

  • 이규웅;한상국
    • 전자공학회논문지D
    • /
    • 제36D권6호
    • /
    • pp.87-96
    • /
    • 1999
  • 협대역 마이크로파 아날로그 광전송을 위한, 이중 변조구조를 이용한 새로운 전광 전계흡수 광변조기의 선형화 방법이 제안되었으며, 이론적으로 고찰되었다. 주-변조기와 소자 길이, 흡수층의 밴드갭 파장 그리고 DC 바이어스 전압을 달리하는 부-변조기의 주-변조기와의 이중 변조구조를 적용하여, 주-변조기의 3차 비선형 왜곡 성분인 CTB(composite triple beat distortion)를 최소화하는 동작점이 작은 바이어스전압으로 이동함과 더불어 ~30dB의 CYB의 억제효과를 얻을 수 있었다. CTB의 억제에 따라 협대역 채널 대역에서의 ~20dB 동작영역의 향상을 이룰 수 있었다.

  • PDF

SFDR 70dBc의 성능을 제공하는 10비트 100MS/s 파이프라인 ADC 설계 (A 10-bit 100Msample/s Pipeline ADC with 70dBc SFDR)

  • 여선미;문영주;박경태;노형환;박준석;오하령;성영락;정명섭
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2008년도 제39회 하계학술대회
    • /
    • pp.1444-1445
    • /
    • 2008
  • 최근 Wireless Local Area Network(WLAN), Wide-band Code Division Multiple Access(WCDMA), CDMA2000, Bluetooth 등 다양한 모바일 통신 시스템에 대한 수요가 증가하고 있다. 이와 같은 모바일 통신 시스템에는 70dB이상의 SFDR(Spurious Free Dynamic Range)을 가진 ADC(Analog-to-Digital Converter)가 사용된다. 본 논문에서는 모바일 통신 시스템을 위한 SFDR 70dBc의 성능을 제공하는 10비트, 100Msps 파이프라인 ADC를 제안한다. 제안한 ADC는 요구되는 해상도 및 속도 사양을 만족시키기 위해 3단 파이프라인 구조를 채택하였으며, 입력단 SHA(Sample and Hold)회로에는 Nyquist 입력에서도 10비트 이상의 정확도로 신호를 샘플링하기 위해 부트스트래핑 기법 기반의 샘플링 스위치를 적용하였다. residue amplifier 회로에는 전력을 줄이기 위해 8배 residue amplifier 대신 3개의 2배 ressidue amplifier를 사용하였다. ADC의 높은 사양을 만족시키기 위해서는 높은 이득을 가지는 op-amp가 필수적이다. 제안한 ADC 는 0.18um CMOS 공정으로 설계되었으며, 100Msps의 동작 속도에서 70dBc 수준의 SFDR과 60dB 수준의 SNDR(Signal to Noise and Distortion Ratio)을 보여준다.

  • PDF

고해상도 Cinematic PIV의 개발 (Development of a High Resolution Digital Cinematic Particle Image Velocimetry)

  • 박경현;김경천
    • 대한기계학회논문집B
    • /
    • 제25권11호
    • /
    • pp.1535-1542
    • /
    • 2001
  • A high resolution digital cinematic Particle Image Velocimetry(PIV) has been developed. The system consists of a high speed CCD camera, a continuous Ar-ion laser and a computer with camera controller. To improve the spatial resolution, we adopt a Recursive Technique for velocity interrogation. At first, we obtain a velocity vector fur a larger interrogation window size based on the conventional two-frame cross-correlation PIV analysis using the FFT algorithm. Based on the knowing velocity information, more spatially resolved velocity vectors are obtained in the next iteration step with smaller interrogation windows. When the correct velocity vector at the first step is found to be critical, a Multiple Correlation Validation(MCV) technique is applied to decrease the spurious vectors. The MCV technique turns out to improve SNR(Signal to Noise Ratio) of the correlation table. The developed cinematic PIV method has been applied to the measurement of the unsteady flow characteristics of a Rushton turbine mixer. A total of 3,245 instantaneous velocity vectors were successfully obtained with 4 ms time resolution. The acquired spatial resolution corresponds to the conventional high resolution digital PIV system using a 1K ${\times}$ 1K CCD camera.

결함 기저면 구조를 이용한 무선 랜 차단대역을 포함하는 Ultra-Wide Band(UWB) 대역통과 필터 설계 (The Design of Ultra-Wide Band(UWB) Band Pass Filler with WLAN Notched Band Using Defected Ground Structure)

  • 박창현;조성식;박정아;김갑기
    • 한국정보통신학회:학술대회논문집
    • /
    • 한국해양정보통신학회 2008년도 추계종합학술대회 B
    • /
    • pp.299-302
    • /
    • 2008
  • 본 논문에서는 결함 기저면 구조(DGS)를 이용하여 WLAN 차단 필터 포함하는 소형의 초광대역 대역통과 필터를 제안하였다. H-모형의 슬롯은 IDC(Inter-Digital Capacitor)의 커플링을 이용하여 대역통과 필터의 성능을 향상시키기 위하여 채택하였고, 끝이 점점 작아지는 결함 접지 구조 3쌍은 대역 신호를 제외한 전송이 0이 되기 위하여 형성된 것이다. 또한 구부러진 슬롯은 원하지 않는 WLAN 무선 신호들을 걸러내도록 개발하였다. 이러한 세 구조들의 조합으로 소형의 UWB 대역통과 필터를 얻을 수 있었다.

  • PDF

수동형 태그 기반 RFID 리더기의 성능 개선 (Performance Improvement in Passive Tag Based RFID Reader)

  • 이승학;천종훈;박종안
    • 한국통신학회논문지
    • /
    • 제31권11A호
    • /
    • pp.1159-1166
    • /
    • 2006
  • 본 논문에서는 수동형 태그 기반 908.5~914MHz RFID 리더기의 수신 감도를 개선하고자 수신부에 서큘레이터, LNA 그리고 SAW필터를 사용하는 개선된 수신부 시스템을 설계하였다. 그리고 시뮬레이션을 통하여 동작 주파수 및 리더기와 태그 상호간 특성에 따른 수신부 성능을 분석하였다. 분석결과 상용 시스템은 24개의 캐패시턴스(C)와 6개의 인덕터(L)를 사용함으로써 감도 손실을 가져왔으나, 본 연구에서는 설계된 시스템은 서큘레이터 사용에 의해 상호 간섭을 최소화할 뿐만 아니라 LNA 사용으로 수신 감도를 크게 향상시키는 결과를 얻을 수 있었다. 또한 SAW 필터에 의해 송 수신부 간섭을 최적화시킴으로써 시스템 감도가 더욱 개선되었음을 확인하였다.

무전지 SAW 기반 마이크로 통합센서 및 무선 측정기술 개발 (Development of Batteryless SAW-based Integrated Microsensor and Wireless Measurement Technique)

  • 오해관;김태현;왕웬;양상식;이기근
    • 전기학회논문지
    • /
    • 제56권8호
    • /
    • pp.1430-1435
    • /
    • 2007
  • We developed a 440MHz surface acoustic wave (SAW) microsensor integrated with pressure-temperature sensors and ID tag. Two piezoelectric substrates were bonded, in which ${\sim}150\;{\mu}m$ cavity was structured. Four sides were completely sealed by JSR photoresist (PR). Pressure sensor was placed on the top substrate, whereas ill tag and temperature sensor were placed on the bottom substrate. Using network analyzer, the developed microsensor was wirelessly tested. Sharp reflection peaks with high S/N ratio, small signal attenuation, and small spurious peaks were observed. All the reflection peaks were well matched with the coupling of mode (COM) simulation results. With a 10mW RF power from the network analyzer, a ${\sim}1$ meter readout distance was observed. Eight sharp ON reflection peaks were observed for ID tag. Temperature sensor was characterized from $20^{\circ}C$ to $200^{\circ}C$. A large phase shift per unit temperature change was observed. The evaluated sensitivity was ${\sim}10^{\circ}/^{\circ}C$.

DGS형 무선 랜 차단대역을 포함하는 UWB(Ultra-Wide Band) 대역통과 여파기 설계 (The Design of Ultra-Wide Band(UWB) Band Pass Filter with WLAN Notched Band of DGS(Defected Ground Structure)-Type)

  • 김갑기
    • 한국정보통신학회논문지
    • /
    • 제12권11호
    • /
    • pp.1909-1913
    • /
    • 2008
  • 본 논문에서는 결함 기저면 구조(DGS)를 이용하여 WLAN 차단 필터 포함하는 소형의 초광대역 대역통과 필터를 제안 하였다. H-모형의 슬롯은 IDC(Inter-Digital Capacitor)의 커플링을 이용하여 대역통과 필터의 성능을 향상시키기 위하여 채택 하였고, 끝이 점점 작아지는 결함 접지 구조 3쌍은 대역신호를 제외한 전송이 0이 되기 위하여 형성된 것이다. 또한 구부러진 슬롯은 원하지 않는 WLAN 무선 신호들을 걸러내도록 개발하였다. 이러한 세 구조들의 조합으로 소형의 UWB 대역통과 필터를 얻을 수 있었다.

능동 위상 배열 레이더의 디지털 수신기 제작 및 측정 (Design and Measurement of Active Phased Array Radar Digital Receiver)

  • 김태환;이성주;이동휘;홍윤석;조춘식
    • 한국전자파학회논문지
    • /
    • 제22권3호
    • /
    • pp.371-379
    • /
    • 2011
  • 최근의 다기능 레이더는 능동 위상 배열 안테나 구조를 이용하고 있다. 열약한 클러터 환경에서 표적을 탐지하기 위해서는 레이더 수신기의 동적 영역이 커야 한다. 능동 위상 배열 안테나 구조를 이용한 구조의 레이더는 SNR(Signal-to-Noise Ratio)를 향상시키지만, SFDR(Spurious Free Dynamic Range)은 개선되지 않는다. 본 논문에서는 높은 SFDR을 갖는 X-밴드 능동 위상 배열 레이더의 다채널 디지털 수신기를 설계하고 제작하였다. 32개의 T/R(Transmit/Receive) 모듈이 한 채널의 디지털 수신기와 연결되어 있다. 디지털 수신기내에 RF부, ADC부, 로컬 분배부 및 디지털 하향변환부가 존재하고, 한 개의 조립체 내에 2채널의 디지털 수신기가 포함되어 있다. 상용 FIFO 보드를 이용하여, 디지털 출력 신호에 대해, 디지털 수신기 주요 특성을 측정하였다. 제작된 디지털 수신기의 이득은 33 dB이고, SFDR은 81 dBc 이상이다.