• 제목/요약/키워드: Silicon etching

검색결과 740건 처리시간 0.028초

주파수와 대역폭 조정이 가능한 bandstop 공진기 (Frequency and bandwidth tuneable bandstop resonator)

  • ;김정무;김용권
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 2005년도 제36회 하계학술대회 논문집 C
    • /
    • pp.2392-2394
    • /
    • 2005
  • This paper presents a tuneable bandstop resonator with two possible configurations, it can be used to tune its center frequency, or it can be used to tune its bandwidth. The tuneable bandstop resonator has potential application in microwave communications receivers, where it can be used to tune out interfering signals. The proposed resonator is comb actuated, where the resonator's displacement produces different values of frequency or bandwidth, this is achieved by decoupling electromagnetic energy from a main transmission line. The proposed fabrication process for the resonator is by anodic bonding pyrex glass and tow resistivity silicon, where the comb resonator structure is patterned by deep reactive ion etching (DRIE). This paper presents the resonator and actuator design in both configurations, as well as the fabrication process intended for its development.

  • PDF

Influence of Surface Texturing on the Electrical and Optical Properties of Aluminum Doped Zinc Oxide Thin Films

  • Lee, Jaeh-Yeong;Shim, Joong-Pyo;Jung, Hak-Kee
    • Journal of information and communication convergence engineering
    • /
    • 제9권4호
    • /
    • pp.461-465
    • /
    • 2011
  • An aluminum doped zinc oxide (AZO) film for front contacts of thin film solar cells, in this work, were deposited by r.f. magnetron sputtering, and then etched in diluted hydrochloric acid solution for different times. Effects of surface texturing on the electro-optical properties of AZO films were investigated. Also, to clarify the light trapping of textured AZO film, amorphous silicon thin film solar cells were fabricated on the textured AZO/glass substrate and the performance of solar cells were studied. After texturing, the spectral haze at the visible range of 400 ~750 nm increased substantially with the etching time, without a change in the resistivity. The conversion efficiency of amorphous Si solar cells with textured AZO film as a front electrode was improved by the increase of short-circuit current density ($J_{sc}$), compared to cell with flat AZO films.

$p^+$ 컨틸레버 빔을 이용한 다결정 실리론 압저항 가속도계의 제작 (Fabrication of a Polysilicon Piezoresistive Accelerometer Using $p^+$ Cantilever Beams)

  • 지영훈;양의혁;양상식
    • 대한전기학회:학술대회논문집
    • /
    • 대한전기학회 1994년도 추계학술대회 논문집 학회본부
    • /
    • pp.416-418
    • /
    • 1994
  • In this study, a silicon piezoresistive accelerometer is designed and fabricated using $p^+$ etch stop layer. The accelerometer consists of a seismic mass and tour cantilevers, and is fabricated mainly by the anisotropic etching method using EPW as an etchant. Eight piezoresistors are properly arranged and connected to make a bridge circuit so that acceleration in only one direction may be measured. The etch stop method is adequate to the mass-production and the precise thickness control of the diaphragms as well, whet compared with the electrochemecal etch stop method.

  • PDF

SPM을 이용한 접촉조건 변화에 따른 미소응착 특성 연구 (Effect of Contact Conditions on the Micro-adhesion Characteristics using SPM)

  • 윤의성;박지현;양승호;공호성
    • 한국윤활학회:학술대회논문집
    • /
    • 한국윤활학회 2000년도 제32회 추계학술대회 정기총회
    • /
    • pp.18-22
    • /
    • 2000
  • An experimental study was carried out to investigate the effect of nano-contact condition on the nano-adhesion phenomena. SPM(scanning probe microscope) tips with different radius of curvature were fabricated by a series of masking and etching processes. DLC(diamond-like carbon) and W-DLC (tungsten-incorporated diamond-like carbon) were coated on (100) silicon wafer by PACVD(plasma assisted chemical vapor deposition). Pull-off forces of Pure Si-wafer, DLC and W-DLC were measured with SPM(scanning probe microscope). Also, the same series of tests were carried out with the tips with different radius of curvature. Results showed that DLC and W-DLC showed much lower pull-off force than Si-wafer and Pull-off force increased with the tip radius.

  • PDF

Full 3D Level Set Simulation of Nanodot Fabrication using FIBs

  • Kim, Heung-Bae
    • Applied Science and Convergence Technology
    • /
    • 제25권5호
    • /
    • pp.98-102
    • /
    • 2016
  • The level set method has recently become popular in the simulation of semiconductor processes such as etching, deposition and photolithography, as it is a highly robust and accurate computational technique for tracking moving interfaces. In this research, full three-dimensional level set simulation has been developed for the investigation of focused ion beam processing. Especially, focused ion beam induced nanodot formation was investigated with the consideration of three-dimensional distribution of redeposition particles which were obtained by Monte-Carlo simulation. Experimental validations were carried out with the nanodots that were fabricated using focused $Ga^+$ beams on Silicon substrate. Detailed description of level set simulation and characteristics of nanodot formation will be discussed in detail as well as surface propagation under focused ion beam bombardment.

비접촉식 이온에너지 분석장치와 반도체 장치에의 응용 (Noninvasive monitoring of ion energy distribution function and its application to semicounductor processing)

  • 이상원;홍보한;허승회;정진욱
    • 한국표면공학회:학술대회논문집
    • /
    • 한국표면공학회 2007년도 춘계학술발표회 초록집
    • /
    • pp.9-10
    • /
    • 2007
  • 본 논문에서는 비접촉식 이온에너지 해석 방법(Noninvasive Ion Energy Analysis, NIEA)을 이용하여 이온에너지 분포함수를 계산하고, 이 분포의 정보를 몇 가지 양으로써 특성지을 수 있는 모니터링 인자를 제안 하였다. 이온 에너지 분포에 영향을 미치는 외부 조건들인 rf 전력, 압력, 전극 간격을 변화시키며 해당 에너지 분포함수의 형태 변화 및 모니터링 인자들의 변화 양상을 관찰 하였다. NIEA 방법으로 측정한 이온 에너지와 공정과의 연관성을 알아보기 위해 poly silicon etching을 수행하며 이온 에너지 분포를 측정하였으며, 이온 에너지와 etch rate이 같은 경향을 나타내는 것을 확인 하였다.

  • PDF

SILICON DIOXIDE FILMS FOR INTERMETAL DIELECTRIC APPLICATIONS DEPOSITED BY AN ECR HIGH DENSITY PLASMA SYSTEM

  • Denison, D.R.;Harshbarger, W.R.
    • 한국진공학회지
    • /
    • 제4권S1호
    • /
    • pp.130-137
    • /
    • 1995
  • Deopsition of thermal quality SiO2 using a high density plasma ECR CVD process has been demonstrated to give void and seam free gap fill of high aspect ratio metallization structures with a simple oxygen-silane chemistry. This is achieved by continuous sputter etching of the film during the deposition process. A two-step process is utilized to deposit a composite layer for higher manufacturing efficiency. The first step, which has a deposition rate of approximately 0.5 $\mu$m/min., is used to provide complete gap fill between the metal lines. The second step, which has a deposition rate of up to 1.5 $\mu$m/min., is used to deposit a total thickness of 2.0$\mu$m for the intermetal dielectric film. The topography of this composite film is very compatible with subsequent chemicl mechanical polishing(CMP) planarization processing.

  • PDF

복합 산화법과 MEMS 기술을 이용한 RF용 두꺼운 산화막 에어 브리지 및 공면 전송선의 제조 (Fabrication of Thick Silicon Dioxide Air-Bridge and Coplanar Waveguide for RF Application Using Complex Oxidation Process and MEMS Technology)

  • 김국진;박정용;이동인;이봉희;배영호;이종현;박세일
    • 센서학회지
    • /
    • 제11권3호
    • /
    • pp.163-170
    • /
    • 2002
  • 본 논문에서는 양극반응과 복합 산화법($H_2O/O_2$ 분위기에서 $500^{\circ}C$, 1시간 열산화와 $1050^{\circ}C$, 2분간 RTO(Rapid Thermal Oxidation) 공정)을 이용한 두꺼운 OPSL(Oxidized Porous Silicon Layer)을 형성하여 이를 마이크로머시닝 기술을 이용함으로써 $10\;{\mu}m$ 두께의 OPS(Oxidized Porous Silicon) 에어 브리지를 제조하고, 그 위에 전송선로를 형성하여 그 RF 특성을 조사하였다. OPS 에어 브리지 위에 형성된 CPW(Coplanar Waveguide)의 손실이 OPSL 위에 형성된 전송선의 삽입손실보다 약 2dB 정도 적은 것을 보여주었으며, 반사손실은 OPSL 위에 형성된 전송선의 반사손실보다 적으며 약 -20 dB를 넘지 않고 있다. 본 연구에서 개발한 산화된 다공질 실리콘 멤브레인 및 에어 브리지 구조는 CMOS 공정 후에 사용 가능하며, 초고주파 회로 설계시 편리성과 유용성을 제시하고 있다.

저온 산화공정에 의해 낮은 Dit를 갖는 실리콘 산화막의 제조 (Preparation of the SiO2 Films with Low-Dit by Low Temperature Oxidation Process)

  • 전법주;정일현
    • 공업화학
    • /
    • 제9권7호
    • /
    • pp.990-997
    • /
    • 1998
  • ECR 산소플라즈마를 이용하여 저온 확산법에 의해 서로 다른 종류의 기판에 마이크로파 출력, 기판의 위치 등을 실험변수로 실리콘 산화막을 제조하고, 열처리 전 후 물리 화학적 특성을 분석하여 Si/O 의 조성비, 산화막 표면의 morphology와 전기적 특성과의 관계를 살펴보았다. 마이크로파 출력이 높은 영역에서, 산화속도는 증가하지만 식각으로 인하여 표면조도가 증가하였다. 따라서 막내에 결함이 증가하고 기판자체에 걸리는 DC bias의 증가로 기상에 존재하는 산소 양이온이 다량 함유되어 산화막의 질이 저하되었다. 기판의 종류에 따라 기상에 존재하는 산소 양이온의 함량은 Si(100) $Si/SiO_2$계면에 존재하는 결함들은 줄일 수 있으나, 고정전하와 계면포획전하 밀도는 열처리와 무관하고 단지 기상에 존재하는 반응성 산소이온의 양과 기판자체 DS bias에 의존하였다. 마이크로파 출력이 300, 400 W인 실험조건에서 표면조도가 낮고, 계면결함밀도가 ${\sim}9{\times}10^{10}cm^{-2}eV^{-1}$$Si/SiO_2$계면에서 결함이 적은 양질의 산화막이 얻어졌다.

  • PDF

3차원 실장용 TSV 고속 Cu 충전 및 Non-PR 범핑 (High-Speed Cu Filling into TSV and Non-PR Bumping for 3D Chip Packaging)

  • 홍성철;김원중;정재필
    • 마이크로전자및패키징학회지
    • /
    • 제18권4호
    • /
    • pp.49-53
    • /
    • 2011
  • TSV(through-silicon-via)를 이용한 3차원 Si 칩 패키징 공정 중 전기 도금을 이용한 비아 홀 내 Cu 고속 충전과 범핑 공정 단순화에 관하여 연구하였다. DRIE(deep reactive ion etching)법을 이용하여 TSV를 제조하였으며, 비아홀 내벽에 $SiO_2$, Ti 및 Au 기능 박막층을 형성하였다. 전도성 금속 충전에서는 비아 홀 내 Cu 충전율을 향상시키기 위하여 PPR(periodic-pulse-reverse) 전류 파형을 인가하였으며, 범프 형성 공정에서는 리소그라피(lithography) 공정을 사용하지 않는 non-PR 범핑법으로 Sn-3.5Ag 범프를 형성하였다. 전기 도금 후, 충전된 비아의 단면 및 범프의 외형을 FESEM(field emission scanning electron microscopy)으로 관찰하였다. 그 결과, Cu 충전에서는 -9.66 $mA/cm^2$의 전류밀도에서 60분간의 도금으로 비아 입구의 도금층 과성장에 의한 결함이 발생하였고, -7.71 $mA/cm^2$에서는 비아의 중간 부분에서의 도금층 과성장에 의한 결함이 발생하였다. 또한 결함이 생성된 Cu 충전물 위에 전기 도금을 이용하여 범프를 형성한 결과, 범프의 모양이 불규칙하고, 균일도가 감소함을 나타내었다.