• Title/Summary/Keyword: SON 알고리즘

Search Result 558, Processing Time 0.024 seconds

A Sparse Code Motion for Redundancy Code Elimination in Code Optimization (코드 최적화에서 중복코드 제거를 위한 희소코드모션에 관한 연구)

  • Yu, Heui-Jong;Shin, Hyun-Deok;Lee, Dae-Sik;Sim, Son-Kweon;Jang, Jae-Chun;Ahn, Heui-Hak
    • Proceedings of the Korea Information Processing Society Conference
    • /
    • 2003.11a
    • /
    • pp.321-324
    • /
    • 2003
  • 본 논문에서는 코드 최적화를 위하여 계산적으로나 수명적으로 제한이 없는 희소 코드 모션 알고리즘을 제안한다. 이 알고리즘은 지나친 레지스터의 사용을 막기 위하여 불필요한 코드 모션을 억제한다. 또한, 본 논문에서는 기존 알고리즘의 술어의 의미가 명확하지 않은 것을 개선하였고 노드 단위 분석과 명령어 단위 분석을 혼용했기 때문에 발생하는 모호함도 개선하였다. 따라서, 제안한 알고리즘은 불필요하게 중복된 수식이나 배정문의 수행을 피하게 함으로써, 프로그램의 불필요한 재계산이나 재실행을 하지 않게 하여 프로그램의 능률 및 실행시간을 향상시킨다.

  • PDF

An Effective Algorithm for Constructing the Dominator Tree from Irreducible Directed Graphs (감축 불가능한 유향그래프로부터 지배자 트리를 구성하기 위한 효과적인 알고리즘)

  • Lee, Dae-Sik;Sim, Son-Kweon;Ahn, Heui-Hak
    • The Transactions of the Korea Information Processing Society
    • /
    • v.7 no.8
    • /
    • pp.2536-2542
    • /
    • 2000
  • The dominator tree presents the dominance frontier from directed graph to the tree. we present the effective algorithm for constructing the dominator tree from arbitrarY directed graph. The reducible flow graph was reduced to dominator tree after dominator calculation. And the irreducible flow graph was constructed to dominator-join graph using join-edge information of information table. For reducing the dominator tree from dominator-join graph, we present the effective sequency reducible algorithm and delay reducible algorithm.

  • PDF

Comparison for the variable step-size FDICA with BSS algorithm in reverberant condition (반향환경에서의 가변 적응 상수를 이용한 FDICA와 여러 BSS 알고리즘과의 비교)

  • Park Keun-Soo;Park Jang-Sik;Son Kyung-Sik
    • Proceedings of the Korea Contents Association Conference
    • /
    • 2005.05a
    • /
    • pp.369-373
    • /
    • 2005
  • This paper proposes a variable step size parameter method in frequency domain ICA (FDICA). The FDICA and the temporal analysis (TA) algorithm are experimented for blind source separation (BSS). This paper will compare the separation qualities of these two algorithms in various reverberation environments. Furthermore, it is shown that the proposed technique has the better separation performance than those of two methods especially in recorded data.

  • PDF

A study on improvement of Support Vector Machine with Incremental Local Outlier Factor (Incremental Local Outlier Factor를 이용한 Support Vector Machine의 성능 개선에 관한 연구)

  • Kim, Min-Kyu;Son, Su-Il;Yoo, Suk-In
    • Proceedings of the Korean Information Science Society Conference
    • /
    • 2011.06c
    • /
    • pp.354-357
    • /
    • 2011
  • Support Vector Machine (SVM)은 주어진 데이터 중에서 각 클래스를 잘 표현하는 Support Vector (SV)를 계산함으로써 새로운 데이터를 분류하는 알고리즘이다. SVM은 전체 데이터 분포를 고려하지 않기 때문에 잘못된 데이터에 의해 분류가 잘못될 가능성이 적다. 하지만, SV가 잘못되었을 경우에는 정확도가 감소하게 되는 문제점이 있다. 본 논문에서는 SV가 잘못 주어진 데이터일 가능성을 고려, 아웃라이어 검출 알고리즘인 Local Outlier Factor (LOF) 알고리즘을 이용해 주어진 데이터 중 잘못된 데이터를 제거함으로써 SVM의 분류 정확도를 높이는 알고리즘을 제안하였다. 추가적으로, Incremental LOF를 이용해 새로운 데이터 중 판단하기 어려운 데이터를 제거함으로써 SVM의 정확도를 보다 향상시켰다. 제안된 방법은 두 개의 클래스를 가진 데이터에 대해서 실험하였다.

Robust Controller Design for Interval uncertainty system (구간 불확실 플랜트에서의 강인 제어기 설계)

  • Lee, Jin-Kyu;Son, Sang-Gyun;Won, Yong-Kyu;Chung, Yang-Woong;Chu, Chan-Soo
    • Proceedings of the KIEE Conference
    • /
    • 2000.07d
    • /
    • pp.2639-2641
    • /
    • 2000
  • 계수적 구간 불확실 플랜트를 안정화하는 강인 제어기의 설계의 방법으로서 고정차수 극 배치(FOPA : Fixed Order Pole Assighnment) 알고리즘을 이용할 수 있다. FOPA 알고리즘에 의해서 강인제어기 계수의 집합은 선형제약조건으로 표현되고, 이 조건을 만족하는 임의의 한점은 주어진 불확실 시스템을 안정화한다. 본 논문에서는 선형제약조건으로 주어진 제어기 계수의 집합에서 외란의 에너지를 최소화하는 제어기를 구하는 알고리즘을 제안한다. 일반적으로 전역 최적해을 구하는 문제는 BMI(bilinear matrix inequalities)로 표현되지만 제어기의 계수를 고정했을 때는 LMI(lineal matrix inequalities)로 간략화되기 때문에 제어기계수에 대한 최소화와 성능지수에 대한 최소화를 반복함으로써 국부 최적해를 구할 수 있다. 제안한 알고리즘의 효용성을 보이기 위해 제어기 설계 예를 보이고, 그 성능을 비교 분석한다.

  • PDF

Optimal Algorithm for Multi-Functional Protection Devices in Distribution Systems with PV Systems (태양광발전의 수배전반용 보호기기의 최적 알고리즘 개발)

  • Son, Joon-Ho;Rho, Dae-Seok
    • Proceedings of the KAIS Fall Conference
    • /
    • 2010.05a
    • /
    • pp.378-380
    • /
    • 2010
  • 본 논문에서는 태양광이 연계된 배전계통에 있어서 발생 가능한 보호협조의 문제점을 해결하기 위하여 통합 보호기기의 최적 알고리즘을 제시한다. 현재의 배전계통 보호 방식은 단 방향 조류방식으로 구성되어 있으나, 태양광전원의 수용가 설비의 연계에 의하여 역방향의 전력조류가 발생될 수 있으며, 또한 사고 시에는 태양광전원의 사고전류 공급으로 양방향으로 사고전류가 흐를 수 있다. 따라서 본 논문에서는 양방향의 사고전류에 대한 새로운 수용가 보호 알고리즘을 탑재한 보호기기의 양방향 알고리즘을 제시한다.

  • PDF

A current profiling method for IPM in single-phase source inverter without Electrolytic Capacitor (전해 캐패시터가 없는 단상 입력 인버터를 위한 매입형 동기전동기의 구동 전류 파형 생성 방법)

  • Son, YoungRack;Lee, Wook-Jin;Ha, Jung-Ik
    • Proceedings of the KIPE Conference
    • /
    • 2012.07a
    • /
    • pp.401-402
    • /
    • 2012
  • 본 논문에서는 전해 캐패시터가 없는 단상 입력 인버터 시스템의 출력 전류 파형 생성 알고리즘을 제안한다. 제안된 알고리즘은 모터 제정수에 의한 전압 변화를 고려하여 계통 전류 형태를 정현파에 가깝게 만드는 출력 전류 지령을 구할 수 있다. 운전 조건에 맞는 최적 출력 전류를 수치 해석을 통해 구하고, 이를 참조표로 만들어 사용한다. 제안된 구동 전류 파형 생성 알고리즘에 대해 설명하고, 모의 실험을 통해 제안된 알고리즘의 타당성을 검증했다.

  • PDF

A Study on the Algorithms of Highways Analysis Using Graph Theory (그래프 이론을 이용한 고속도로 분석 알고리즘에 관한 연구)

  • Hail Oh;Suho Son;Sookyeong Jang;Kisoeb Park;moonseong Kim;Gwangyeon Lee
    • Proceedings of the Korean Society of Computer Information Conference
    • /
    • 2023.01a
    • /
    • pp.293-296
    • /
    • 2023
  • 본 논문에서는 고속도로의 교통망의 연결성을 분석하고 예측하기 위하여 그래프 이론을 이용하여 접근성 지표의 알고리즘을 제안한다. 먼저 2025년 고속도로 교통망을 그래프로 나타낸 운송네트워크를 구한다. 그리고 그래프 이론의 연결수, 비교거리, 접근지표, 연결도, 산포지수, 지름 등의 개념을 이용하여 2025년 고속도로 교통망의 연결성을 분석하고 예측하기 위하여 주어진 운송네트워크로부터 다양한 접근성 지표를 쉽게 얻을 수 있는 알고리즘을 제시한다. 이를 통하여 고속도로의 운송네트워크에서 교통의 중심이 되는 도시를 찾을 수 있다.

  • PDF

MPCitH 기반 영지식 증명과 대칭키 프리미티브 기반 일방향 함수를 결합 양자 내성 전자서명 AIMer 소개

  • Jincheol Ha;Seongkwang Kim;Mincheol Son
    • Review of KIISC
    • /
    • v.34 no.2
    • /
    • pp.5-12
    • /
    • 2024
  • 양자 컴퓨팅 환경을 대비한 암호 시스템에 대한 중요성이 대두되면서 국내외로 양자 내성 암호 시스템 표준 알고리즘을 선정하려는 노력이 이루어지고 있다. AIMer는 MPCitH 기반 영지식 증명 시스템인 BN++을 개선하고 대칭키 프리미티브기반의 일반향 함수 AIM2를 결합하여 만들어진 전자서명으로, 현재 NIST의 양자 내성 전자서명 추가 라운드 및 양자내성 암호 국가 공모전(KpqC) 2라운드를 진행 중인 알고리즘이다. 많은 양자 내성 암호 시스템이 격자 문제에 안전성을 기반하고 있는 것에 비해 AIMer 전자서명은 사용하는 대칭키 프리미티브 기반 일방향 함수 AIM2의 일방향성에 안전성을 기반하고 있으며, 성능적인 측면에서도 현재까지 선정된 NIST 표준 알고리즘 및 KpqC 2라운드 후보 알고리즘 내에서는 비격자 문제 기반 전자서명 중 공개키 크기와 서명 크기를 합쳤을 때 가장 작은 크기를 가지고 있다.

A Parallel Algorithm for Measuring Graph Similarity Using CUDA on GPU (GPU에서 CUDA를 이용한 그래프 유사도 측정을 위한 병렬 알고리즘)

  • Son, Min-Young;Kim, Young-Hak;Choi, Sung-Ja
    • KIISE Transactions on Computing Practices
    • /
    • v.23 no.3
    • /
    • pp.156-164
    • /
    • 2017
  • Measuring the similarity of two graphs is a basic tool to solve graph problems in various applications. Most graph algorithms have a high time complexity according to the number of vertices and edges. Because Graphics Processing Units (GPUs) have a high computational power and can be obtained at a low cost, these have been widely used in graph applications to improve execution time. This paper proposes an efficient parallel algorithm to measure graph similarity using the CUDA on a GPU environment. The experimental results show that the proposed approach brings a considerable improvement in performance and efficiency when compared to CPU-based results. Our results also show that the performance is improved significantly as the size of the graph increases.