• 제목/요약/키워드: SI-GaAs Substrate

검색결과 135건 처리시간 0.025초

MOCVD를 이용한 GaAs/Si태양전지의 제작과 특성에 관한 연구 (A Study on Fabrication and Properties the GaAs/Si Solar Cell using MOCVD)

  • 신일철;임중열;차인수
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 1997년도 춘계학술대회 논문집
    • /
    • pp.1-7
    • /
    • 1997
  • The goals of the present study lie in presenting the direction of researches and developments for GaAs based solar cells, as well as in taking a step toward the establishment of GaAs MOCVD technologies. On the other hand, the GaAs on Si substrates has been recognized as a lightweight alternative to pure GaAs substrate for space application, because its density is less than the 7alf of GaAs or Ge. So, GaAs/Si has twofold weight advantage to GaAs monolithic cell. It was concluded that the development the development of MOCVD technologies should be ahead of GaAs solar cells.

  • PDF

Sapphire SiC, Si 기판에 따른 AlGaN/GaN HEMT의 DC 전기적 특성의 시뮬레이션과 분석 (Simulation and analysis of DC characteristics in AlGaN/GaN HEMTs on sapphire, SiC and Si substrates)

  • 김수진;김동호;김재무;최홍구;한철구;김태근
    • 전기전자학회논문지
    • /
    • 제11권4호
    • /
    • pp.272-278
    • /
    • 2007
  • 본 논문에서는 최근 고출력 및 고온 분야의 반도체 분야에 널리 이용되고 있는 AlGaN/GaN 고 전자 이동도 트랜지스터 (High Electron Mobility Transistor, HEMT) 에 대해 DC (direct current) 특성과 열 특성을 기판을 달리하며 시뮬레이션을 수행하였다. 일반적으로 HEMT 소자의 전자 이동도 및 열전도 특성은 기판의 영향이 그 특성을 크게 좌우한다. 이러한 문제점으로 인해 GaN 기반의 HEMT 소자의 기판에 대한 연구가 활발히 진행되고 있다. 따라서, 일반적인 Drift-Diffusion 모델과 열 모델을 이용하여 Si, sapphire, SiC (silicon carbide)으로 각각 기판을 변화시키며 시뮬레이션을 하였다. 열 모델 시뮬레이션은 온도를 각각 300, 400, 500K로 변화시키며 그 결과를 비교, 해석 하였다. 전류-전압 (I-V) 특성을 T= 300 K, $V_{GS}$=1 V의 조건에서 시뮬레이션 한 결과, 드레인 포화전류 ($I_{D,max}$)의 값과 sapphire 기판은 189 mA/mm, SiC 기판은 293 mA/mm, Si 기판은 258 mA/mm 를 나타내었다. 또한 T= 500 K에서 최대 전달컨덕턴스($G_{m,max}$)는 각각 38, 50, 31 mS/mm 를 나타내었다.

  • PDF

GaAs/Si Heteroepitaxy 구조에서 GaAs의 초기 핵생성에 관한 이론적 고찰 (A Theoretical Study of GaAs Nucleation in GaAs/Si Heteroepitaxy Structure)

  • 최덕균
    • 한국결정성장학회지
    • /
    • 제1권1호
    • /
    • pp.51-59
    • /
    • 1991
  • GaAs를 Si 웨이퍼에 성장시킬 때 초기단계의 핵생성에 대하여 computer simulation을 통해 이론적으로 고찰하였다. 기존의 핵생성이론과는 달리 초기의 미세한 핵의 경우 핵을 구성하는 ledge와 ledge간의 상호작용은 핵의 크기 및 모양에 의하여 결정되는 ledge간의 거리에 따라 변화함을 알 수 있었다. 따라서 여러 형태의 핵에 대하여 분석하여 본 결과 다층의 피라미드 형태로 GaAs 핵이 생성될 때 가장 낮은 excess에너지가 요구되었고 이와 같은 결과는 이러한 형태가 필연적으로 포함하게 되는 에너지가 낮은 Ga(111) facet 때문인 것으로 밝혀졌다. 그러므로 GaAs/Si에서 가장 문제가 되고 있는 전위결함도 초기의 핵생성에 크게 기인함을 알 수 있다.

  • PDF

AlAsxSb1-x 단계 성분 변화 완충층을 이용한 Si (100) 기판 상 Al0.3Ga0.7As/GaAs 다중 양자 우물 형성 (Formation of Al0.3Ga0.7As/GaAs Multiple Quantum Wells on Silicon Substrate with AlAsxSb1-x Step-graded Buffer)

  • 이은혜;송진동;연규혁;배민환;오현지;한일기;최원준;장수경
    • 한국진공학회지
    • /
    • 제22권6호
    • /
    • pp.313-320
    • /
    • 2013
  • 실리콘(Silicon, Si) 기판과 $Al_{0.3}Ga_{0.7}As$/GaAs 다중 양자 우물(multiple quantum wells, MQWs) 간의 격자 부정합 해소를 위해 $AlAs_xSb_{1-x}$ 층이 단계 성분 변화 완충층(step-graded buffer, SGB)으로 이용되었다. $AlAs_xSb_{1-x}$ 층 상에 형성된 GaAs 층의 RMS 표면 거칠기(root-mean-square surface roughness)는 $10{\times}10{\mu}m$ 원자 힘 현미경(atomic force microscope, AFM) 이미지 상에서 약 1.7 nm로 측정되었다. $AlAs_xSb_{1-x}$/Si 기판 상에 AlAs/GaAs 단주기 초격자(short period superlattice, SPS)를 이용한 $Al_{0.3}Ga_{0.7}As$/GaAs MQWs이 형성되었다. $Al_{0.3}Ga_{0.7}As$/GaAs MQW 구조는 약 10 켈빈(Kalvin, K)에서 813 nm 부근의 매우 약한 포토루미네선스(photoluminescence, PL) 피크를 보였고, $Al_{0.3}Ga_{0.7}As$/GaAs MQW 구조의 RMS 표면 거칠기는 약 42.9 nm로 측정되었다. 전자 투과 현미경(transmission electron microscope, TEM) 단면 이미지 상에서 AlAs/GaAs SPS 로부터 $Al_{0.3}Ga_{0.7}As$/GaAs MQWs까지 격자 결함들(defects)이 관찰되었고, 이는 격자 결함들이 $Al_{0.3}Ga_{0.7}As$/GaAs MQW 구조의 표면 거칠기와 광 특성에 영향을 주었음을 보여준다.

MBE법으로 성장된 CdTe(211)/Si 기판을 이용한 MOVPE HgCdTe 박막의 특성 향상 (Improvement of HgCdTe Qualities grown by MOVPE using MBE grown CdTe/Si as Substrate)

  • 김진상;서상희
    • 센서학회지
    • /
    • 제12권6호
    • /
    • pp.282-288
    • /
    • 2003
  • MBE 방법으로 Si 기판위에 성장된 CdTe(211) 박막위에 MOVPE 법으로 HgCdTe 박막을 성장하였다. 성장된 박막의 표면은 hillock 등의 결함이 없는 매우 균일한 형상을 보였다. HgCdTe 박막표면의 EPD(etch pit density) 및 (422) 결정면의 이중 결정 x-선 회절 피크의 반치폭으로 본 결정성은 GaAs 기판위에 성장된 HgCdTe 박막에 비하여 우수하였다. GaAs 기판 위에 MOVPE 법으로 성장된 HgCdTe는 기판처리 과정에서 유입된 p-형 불순물로 인해 p-형 전도성을 나타내었으나 (211)CdTe 기판 위에 성장된 박막은 77K에서 $8{\times}10^{14}/cm^3$의 운반자 농도를 갖는 n-형 전도성을 보였다. 본 연구의 결과는 최근 요구되고 있는 $1024{\times}1024$급 이상의 화소를 갖는 대면적 HgCdTe 적외선 소자 제작에 널리 적용될 것으로 판단된다.

질화갈륨 전력반도체와 Si CMOS 소자의 단일기판 집적화를 위한 Si(110) CMOS 공정개발 (Development of Si(110) CMOS process for monolithic integration with GaN power semiconductor)

  • 김형탁
    • 전기전자학회논문지
    • /
    • 제23권1호
    • /
    • pp.326-329
    • /
    • 2019
  • 차세대 전력반도체 소재인 질화갈륨(GaN)이 증착된 GaN-on-Si 기판의 기술성숙도가 높아지면서 Si CMOS 소자와의 단일기판 집적화에 대한 관심이 고조되고 있다. CMOS 특성이 상대적으로 저하되는 (111)Si 보다 (110)Si의 CMOS소자가 집적화 관점에서 유리할 것으로 판단되며, 따라서 향후 전개될 GaN-on-(110)Si 플랫폼을 활용한 GaN 전력반도체 스위치소자와 Si CMOS소자의 단일기판 집적화에 적용될 수 있도록 국내 Si CMOS 파운드리 공정을 (110)Si 기판에 진행하였다. 제작된 CMOS소자의 기본특성 및 인버터체인 회로특성, 그리고 게이트 산화막의 신뢰성 분석을 통해 향후 국내 파운드리공정을 활용한 (110)Si CMOS기술과 GaN의 집적화의 가능성을 검증하였다.

Fabrication of the catalyst free GaN nanorods on Si grown by MOCVD

  • Ko, Suk-Min;Cho, Yong-Hoon
    • 한국진공학회:학술대회논문집
    • /
    • 한국진공학회 2010년도 제39회 하계학술대회 초록집
    • /
    • pp.232-232
    • /
    • 2010
  • Recently light emitting diodes (LEDs) have been expected as the new generation light sources because of their advantages such as small size, long lifetime and energy-saving. GaN, as a wide band gap material, is widely used as a material of LEDs and GaN nanorods are the one of the most widely investigated nanostructure which has advantages for the light extraction of LEDs and increasing the active area by making the cylindrical core-shell structure. Lately GaN nanorods are fabricated by various techniques, such as selective area growth, vapor-liquid-solid (VLS) technique. But these techniques have some disadvantages. Selective area growth technique is too complicated and expensive to grow the rods. And in the case of VLS technique, GaN nanorods are not vertically aligned well and the metal catalyst may act as the impurity. So we just tried to grow the GaN nanorods on Si substrate without catalyst to get the vertically well aligned nanorods without impurity. First we deposited the AlN buffer layer on Si substrate which shows more vertical growth mode than sapphire substrate. After the buffer growth, we flew trimethylgallium (TMGa) as the III group source and ammonia as the V group source. And during the GaN growth, we kept the ammonia flow stable and periodically changed the flow rate of TMGa to change the growth mode of the nanorods. Finally, as the optimization, we changed the various growth conditions such as the growth temperature, the working pressure, V/III ratio and the doping level. And we are still in the process to reduce the diameter of the nanorods and to extend the length of the nanorods simultaneously. In this study, we focused on the shape changing of GaN nanorods with different growth conditions. So we confirmed the shape of the nanorods by scanning electron microscope (SEM) and carried out the Photoluminescence (PL) measurement and x-ray diffraction (XRD) to examine the crystal quality difference between samples. Detailed results will be discussed.

  • PDF

RF 및 Microwave 응용을 위한 SU-8 공정 연구 (A Study on SU-8 Fabrication Process for RF and Microwave Application)

  • 왕종;김남영
    • 한국전기전자재료학회:학술대회논문집
    • /
    • 한국전기전자재료학회 2009년도 하계학술대회 논문집
    • /
    • pp.65-66
    • /
    • 2009
  • This paper describes a procedure developed to fabricate negative photo resist SUMS to a semi-insulating (SI)-GaAs-based substrate. SU-8 is attractive for micromachine multi-layer circuit fabrication, because it is photo-polymerizable resin, leading to safe, and economical processing. This work demonstrates SUMS photo resist can be used for RFIC/MMIC application.

  • PDF

GaN-on-Si 기술을 위한 탄화텅스텐 버퍼층의 성장에 관한 연구 (Investigation on the Growth of Tungsten Carbide Layer as a Buffer for GaN-on-Si Technology)

  • 조성민;최정훈;최성국;조영지;이석환;장지호
    • 한국전기전자재료학회논문지
    • /
    • 제30권1호
    • /
    • pp.1-6
    • /
    • 2017
  • Tungsten carbide (WC) has been suggested as a new buffer layer for the GaN-on-Si technology. We have investigated and optimized the sputtering condition of WC layer on the Si-substrate. We confirmed the suppression of the Si melt-back phenomenon. In addition, surface energy of WC/Si layer was measured to confirm the possibility as a buffer layer for GaN growth. We found that the surface energy(${\gamma}=82.46mJ/cm^2$) of WC layer is very similar to that of sapphire substrate(${\gamma}=82.71mJ/cm^2$). We grow GaN layer on the WC buffer by using gas-source MBE, and confirm that it is available to grow a single crystalline GaN layer.

나노 구조의 패턴을 갖는 n-type GaN 기판을 이용한 380 nm UV-LED의 광 추출 효율 개선 (Improvement in Light Extraction Efficiency of 380 nm UV-LED Using Nano-patterned n-type Gan Substrate)

  • 백광선;조민성;이영곤;;송영호;김승환;김재관;전성란;이준기
    • 한국재료학회지
    • /
    • 제21권5호
    • /
    • pp.273-276
    • /
    • 2011
  • Ultraviolet (UV) light emitting diodes (LEDs) were grown on a patterned n-type GaN substrate (PNS) with 200 nm silicon-di-oxide (SiO2) nano pattern diameter to improve the light output efficiency of the diodes. Wet etched self assembled indium tin oxide (ITO) nano clusters serve as a dry etching mask for converting the SiO2 layer grown on the n-GaN template into SiO2 nano patterns by inductively coupled plasma etching. PNS is obtained by n-GaN regrowth on the SiO2 nano patterns and UV-LEDs were fabricated using PNS as a template. Two UV-LEDs, a reference LED without PNS and a 200 nm PNS UV-LEDs were fabricated. Scanning Electron microscopy (SEM), Transmission Electron Microscopy (TEM), X-Ray Diffraction (XRD), Photoluminescence (PL) and Light output intensity- Input current- Voltage (L-I-V) characteristics were used to evaluate the ITO-$SiO_2$ nanopattern surface morphology, threading dislocation propagation, PNS crystalline property, PNS optical property and UVLED device performance respectively. The light out put intensity was enhanced by 1.6times@100mA for the LED grown on PNS compared to the reference LED with out PNS.